6bitFlashADC电路的设计_第1页
6bitFlashADC电路的设计_第2页
6bitFlashADC电路的设计_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、    6bitflashadc电路的设计    李婷 黎涛 苏庆 魏一方摘 要:模数转换器(adc)是模拟信号和数字信号之间重要的接口电路。随着科学技术的快速发展,对adc的性能要求越来越高,adc的性能甚至成为衡量器件设备好坏的关键因素。本文的目标是设计一个6bit高速flash adc,同时利用底极板采样技术、d触发器和与门构成的毛刺消除电路改善了adc的失真和毛刺现象。在100mhz的采样频率下进行电路仿真,得到信号噪声失真比(sndr)达36.7904db。关键词:6bit flash adc;sndr;底极板采样;毛刺消除信息学科的发展带动了

2、数字通信的发展,而且理论和实践都已经证明,数字通信具有可靠、方便、经济和保密等优点。要实现数字通信,首先要考虑的就是如何将自然界中的模拟信号转换为数字信号,故adc的发展显得尤为重要,为此,人们开始发展adc。本文6bit flash adc 电路的设计的难点主要在比较器,要解决亚稳态误差和毛刺现象。于是采用与门阵列及d触发器构成的电路,可有效改善问题。同时将参考电压内置于比较器中,从而避免了使用无源器件进行参考电压的产生。11 工作原理flash adc是运算速度最快的adc,一个n位flash adc有2n-1个比较器。每个比较器均有一个基准电压。对给定的输入电压,当它高于比较器基准电压时

3、,逻辑输出为“1”,而当它低于比较器基准电压时,逻辑输出为“0”。因此,2n-1个比较器的输出在行为上类似于水银温度计,故该点的输出码则被称为“温度计”码。由于2n-1个数据输出并不便于实际应用,因此需要经过解码器处理来产生n位二进制输出,同时要考虑消除误差的问题。本文是设计一个6bit的flash adc电路,电路主体为三个部分,分别为采样保持电路、量化电路、dac(设计不作要求),其原理及电路图将在第二部分进行说明。2 采样保持电路3 量化电路采用63个比较器,每个比较器含有一个内置参考电压,比较器的两路输入为模拟信号,输出则为二进制信号0或1。当“+”输入端电压高于“-”输入端时,電压比

4、较器输出为高电平;当“+”输入端电压低于“-”输入端时,电压比较器输出为低电平。为了减少输出波形的毛刺,则在每一个比较器输出端接一个毛刺消除电路,如图2所示:从比较器序列输出的是一组温度计码。为使温度计码转换成计算机能够处理的二进制码,需要一个温度计编码电路作为桥梁,当输入信号与参考信号电压大小差值极小时,比较器不能迅速稳定到正确的逻辑电平,这种亚稳态进而无法给予确定的高低电平给下级电路。可通过在温度计码和二进制码中间引入格雷码来降低亚稳态造成的数字输出错误。2如图3所示:4 总电路结构将以上各部分进行级联可得由采样模块、量化模块和dac电路模块构成的总电路结构,如图4所示:5 仿真结果为了看到最后的波形,加一个理想dac在最后,输出波形如图5所示,sndr为36.7904db。6 结论本论文中6bit flash adc电路是用65nm工艺完成设计,通过电路层面进行仿真验证得到sndr为36.7904db,较接近于理想值。本电路相较于通过无源器件产生参考电压的flash adc在面积和性能上的到一定的改善。参考文献:1薛香艳,周雪荣,叶凡,任俊彦.一种采用标准数字单元实现的5bit 100ms/s全数字闪烁型模数转换器j.复旦学报(自然科学版),20

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论