版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、第三章 信号描述本章介绍MPC8349E的外部信号。本章内容的组织如下:l 信号概述和提供多项功能的信号对照表,包括两个列表:一个是根据功能部件排序的列表,另一个是按字母顺序排序的列表。l 复位配置信号的列表l 复位时输出信号状态的列表 注意信号名上面的横线表示该信号是低有效的,例如,/IRQ_OUT(中断输出)。低有效信号是指当它们为低电平时信号有效,当为高电平时信号无效。非低有效,例如IRQ(中断输入),是指当它们为高电平时信号有效,当为低电平时信号无效。在本文档中,所有的内部信号都用小写斜体字表示。例如,sys_logic_clk是一个内部信号。仅在需要了解设备的外部功能时才参考这些信号
2、。3.1 信号概述MPC8349E信号分为以下几组:l DDR存储器接口信号l PCI接口信号l DUART接口信号l I2C接口信号l 串行外围接口信号l Ethernet管理接口信号l TSEC1接口信号l TSEC2接口信号l 本地总线接口信号l USB 2.0端口接口信号l 全局定时器接口信号l PIC接口信号l JTAG、Test、PMC和系统控制信号l 时钟信号图3-1和图3-2列出了MPC8349E的外部信号和信号的分组情况。关于标明引脚序号的引脚布局图和所有电气和机械规范的列表,请参考MPC8349E 集成处理器硬件规范。注意,本文档的每一章都提供了每一个信号的详细信息,描述了
3、每一个信号在有效和无效时,以及信号为输入或输出时的行为。图 3-1. MPC8349E信号分组 (1 of 2)图 3-2. MPC8349E信号分组 (2 of 2)下面的表格汇总了信号的功能。表3-1汇总了按功能分组的信号,表3-2汇总了按字母顺序分组的信号。这些表格详细说明了信号的名称、接口、(备用)复用(alternate function)?功能、信号的数量,以及信号是输入信号、输出信号还是双向信号。最后,表格给出了到说明信号功能的那些表的指针。表3-1. MPC8349E按功能部件的信号参考名称说明功能部件信号数量I/O表/页备用功能表/页MDQ0:63 DDR 数据DDR 64I
4、/O9-3/9-5MECC0:4 DDR 错误纠正码DDR5I/O9-3/9-5MSRCID0:49-3/9-5MECC5 DDR 错误纠正码DDR1I/O9-3/9-5MDVAL9-3/9-5MECC6:7 DDR 错误纠正码DDR2I/O9-3/9-5MDM0:7 DDR 数据掩码DDR8O9-3/9-5MDM8 DDR ECC数据掩码DDR1O9-3/9-5MDQS0:7 DDR 数据选通DDR8I/O9-3/9-5MDQS8 DDR ECC数据选通DDR1I/O9-3/9-5MBA0:2 DDR 存贮体选择?bankDDR3O9-3/9-5MA0:14 DDR 地址DDR15O9-3/
5、9-5/MWE DDR 写允许DDR1O9-3/9-5/MRAS DDR 行地址选通DDR1O9-3/9-5/MCASDDR 列地址选通DDR1O9-3/9-5/MCS0:3 DDR 片选 (2/DIMM)DDR4O9-3/9-5MCKE0:1 DDR 时钟允许DDR2O9-4/9-8MCK0:5, /MCK0:5W DDR 差分时钟(3对/DIMM)DDR12O9-4/9-8MODT0:3 DRAM On-Die终止DDR4O9-3/9-5MDIC0:1 驱动器阻抗校准DDR2I/O9-3/9-5/PCI1_INTA PCI1 中断输出PCI11O13-3/13-6IRQ_OUT/PCI1_
6、RESET_OUT PCI1 复位PCI11O13-3/13-6PCI1_AD31:0 PCI1 地址/数据PCI132I/O13-3/13-6PCI1_C/BE3:0 PCI1 命令/字节允许PCI14I/O13-3/13-6PCI1_PARPCI1 奇偶校验PCI1113-3/13-6/PCI1_FRAMEPCI1 帧PCI11I/O13-3/13-6/PCI1_TRDY PCI1 目标设备就绪PCI11I/O13-3/13-6/PCI1_IRDY PCI1 发起者就绪PCI11I/O13-3/13-6/PCI1_STOP PCI1 停止PCI11I/O13-3/13-6/PCI1_DEV
7、SEL PCI1 设备选择PCI11I/O13-3/13-6PCI1_IDSELPCI 内部设备选择PCI11I13-3/13-6/PCI1_SERR PCI1 系统错误PCI11I/O13-3/13-6/PCI1_PERRPCI1 奇偶校验错误PCI11I/O13-3/13-6/PCI1_REQ0PCI1 请求0PCI11I/O13-3/13-6/PCI1_REQ1 PCI1 请求1PCI11I13-3/13-6CPCI1_HS_ES13-3/13-6/PCI1_REQ2:4 PCI1 请求24PCI13I13-3/13-6 /PCI_GNT0 PCI1 准许0PCI11I/O13-3/13
8、-6 /PCI_GNT1 PCI1 准许1PCI11O13-3/13-6CPCI1_HS_LED 13-3/13-6/PCI_GNT2 PCI1 准许2PCI11O13-3/13-6CPCI1_HS_ENUM 13-3/13-6/PCI_GNT3:4 PCI1 准许34PCI12O13-3/13-6/PCI2_RESET_OUT PCI2 复位PCI21I/O13-3/13-6GPIO20 21-1/21-2PCI2_AD31:0 PCI2 地址/数据PCI232I/O13-3/13-6PCI163:32 13-3/13-6PCI2_C/BE3:0 PCI2 命令/字节允许PCI24I/O13
9、-3/13-6PCI1_C/BE7:4 13-3/13-6PCI2_PAR PCI2 奇偶校验PCI21I/O13-3/13-6PCI1_PAR64 13-3/13-6/PCI2_FRAME PCI2 帧PCI21I/O13-3/13-6GPIO21 21-1/21-2/PCI2_TRDY PCI2 目标设备就绪PCI21I/O13-3/13-6GPIO22 21-1/21-2/PCI2_IRDY PCI2 发起者就绪PCI21I/O13-3/13-6GPIO23 21-1/21-2/PCI2_STOP PCI2 停止PCI21I/O13-3/13-6GPIO24 21-1/21-2/PCI2
10、_DEVSEL PCI2 设备选择PCI21I/O13-3/13-6GPIO25 21-1/21-2/PCI2_SERR PCI2 系统错误PCI21I/O13-3/13-6/PCI1_ACK64 13-3/13-6/PCI2_PERRPCI2 奇偶校验错误PCI21I/O13-3/13-6/PCI1_REQ64 13-3/13-6/PCI2_REQ0:2 PCI2 请求0-2PCI23I/O13-3/13-6GPIO26:8 21-1/21-2/PCI2_GNT0:2 PCI2 准许02PCI23I/O13-3/13-6GPIO29:11 21-1/21-2M66EN PCI 66MHz定时
11、开/关PCI1/PCI21I13-3/13-6 UART_SOUT1:2 DUART 串行数据输出DUART2O18-2/18-4MSRCID0:1/LSRCID0:19-3/9-5UART_SIN1:2 DUART 串行数据输入DUART2I/O18-2/18-4MSRCID2:3/LSRCID2:39-3/9-5/UART_CTS1 DUART 发送清除DUART1I/O18-2/18-4MSRCID4/LSRCID49-3/9-5/UART_CTS2 DUART 发送清除DUART1I/O18-2/18-4MDVAL/LDVAL9-3/9-5/UART_RTS1:2 DUART 发送就绪
12、DUART2O18-2/18-4IIC1_SDAI2C 串行数据I2C11I/O17-2/17-4IIC1_SCL I2C 串行时钟I2C11I/O17-2/17-4IIC2_SDAI2C 串行数据I2C21I/O17-2/17-4IIC2_SCL I2C 串行时钟I2C21I/O17-2/17-4SPIMOSI SPI 主设备出从设备入SPI1I/O19-2/19-7/LCS610-2/10-6SPIMISO SPI 主设备入从设备出SPI1I/O19-2/19-7/LCS7 10-2/10-6SPICLK SPI 时钟SPI1I/O19-2/19-7/SPISEL SPI 从设备选择SPI
13、1I19-2/19-7TSEC1_COL TSEC1 冲突检测TSEC11I/O15-1/15-9GPIO220 21-1/21-2TSEC1_CRS TSEC1 载波侦听TSEC11I/O15-1/15-9GPIO221 21-1/21-2TSEC1_GTX_CLK TSEC1 发送时钟输出TSEC11O15-1/15-9TSEC1_RX_CLK TSEC1 接收时钟TSEC11I15-1/15-9TSEC1_RX_DVTSEC1 接收数据有效TSEC11I15-1/15-9TSEC1_RXD7:4 TSEC1 接收数据74TSEC14I/O15-1/15-9GPIO222:25 21-1/
14、21-2TSEC1_RXD3:0 TSEC1 接收数据30TSEC14I15-1/15-9TSEC1_RX_ER TSEC1 接收错误TSEC11I/O15-1/15-9GPIO226 21-1/21-2TSEC1_TX_ER TSEC1 发送错误TSEC11I/O15-1/15-9GPIO231 21-1/21-2TSEC1_TX_CLK TSEC1 发送时钟读入TSEC11I15-1/15-9TSEC1_TXD7:4 TSEC1 发送数据74TSEC14I/O15-1/15-9GPIO227:30 21-1/21-2TSEC1_TXD3 TSEC1 发送数据3TSEC11I/O15-1/1
15、5-94-1/4-1TSEC1_TXD2:0 TSEC1 发送数据20TSEC13O15-1/15-9TSEC1_TX_EN TSEC1 发送允许TSEC11O15-1/15-9TSEC2_COL TSEC2 冲突检测TSEC21I/O15-1/15-9GPIO121 21-1/21-2TSEC2_CRS TSEC2 载波侦听TSEC21I/O15-1/15-9GPIO122 21-1/21-2TSEC2_GTX_CLK TSEC2 发送时钟输出TSEC21O15-1/15-9TSEC2_RX_CLK TSEC2 接收时钟TSEC21I15-1/15-9TSEC2_RX_DV TSEC2 接收
16、数据有效TSEC21I/O15-1/15-9GPIO123 21-1/21-2TSEC2_RXD7:4 TSEC2 接收数据74TSEC24I/O15-1/15-9GPIO126:2921-1/21-2TSEC2_RXD3:0 TSEC2 接收数据30TSEC24I/O15-1/15-9GPIO113:1621-1/21-2TSEC2_RX_ER TSEC2 接收错误TSEC21I/O15-1/15-9GPIO12521-1/21-2TSEC2_TXD7 TSEC2 发送数据7TSEC21I/O15-1/15-9GPIO131 21-1/21-2TSEC2_TXD6 TSEC2 发送数据6TS
17、EC21O15-1/15-9DR_TERM_SEL 16-4/16-9TSEC2_TXD5 TSEC2 发送数据5TSEC21O15-1/15-9DR_OPMODE116-4/16-9TSEC2_TXD4 TSEC2 发送数据4TSEC21O15-1/15-9DR_OPMODE016-4/16-9TSEC2_TXD3:0 TSEC2 发送数据30TSEC24I/O 15-1/15-9GPIO117:20 21-1/21-2TSEC2_TX_ER TSEC2 发送错误TSEC21I/O 15-1/15-9GPIO124 21-1/21-2TSEC2_TX_EN TSEC2 发送允许TSEC21I
18、/O 15-1/15-9GPIO11221-1/21-2TSEC2_TX_CLK TSEC2 发送时钟读入TSEC21I/O 15-1/15-9GPIO13021-1/21-2EC_GTX_CLK125 千兆位参考时钟TSEC1/TSEC21IEC_MDCEthernet 管理数据时钟Ethernet 管理1OEC_MDIOEthernet 管理数据输入/输出Ethernet 管理1I/OLAD0:31 LBC 地址/数据LBC32I/O10-2/10-6LDP0 LBC 数据奇偶校验0LBC1I/O 10-2/10-6/CKSTOP_OUT 4-3/4-5LDP1 LBC 数据奇偶校验1LB
19、C1I/O 10-2/10-6/CKSTOP_IN 4-3/4-5LDP2LBC 数据奇偶校验2LBC1I/O 10-2/10-6/LCS4 10-2/10-6LDP3LBC 数据奇偶校验3LBC1I/O 10-2/10-6/LCS510-2/10-6LA27:31 LBC 端口地址LBC5O 10-2/10-6 /LCS0:3 LBC 片选03LBC4O10-2/10-6 LWE0:3 LBC 写允许/字节通道数据掩码/字节选择LBC4O10-2/10-6LSDDQM0:3/LBS0:33-4/3-19LBCTLLBC 数据缓冲控制LBC1O10-2/10-6 LALELBC 地址锁存允许L
20、BC1O10-2/10-6 LGPL0/LSDA10 SDRAM 地址10/ LBC UPM 通用线路0LBC1I/O 10-2/10-6cfg_reset_source 04-1/4-1LGPL1/LSDWE SDRAM 写允许/ LBC通用线路1LBC1I/O 10-2/10-6cfg_reset_source 14-1/4-1LGPL2/LSDRAS/LOE LBC 输出允许/ SDRAM RAS/通用线路2LBC1O10-2/10-64-1/4-1LGPL3/LSDCASLBC 通用线路3/ SDRAM CASLBC1I/O I10-2/10-6cfg_reset_source 24-
21、1/4-1LGPL4/LGTA/LUPWAIT/LPBSELBC 通用线路4/ GPCM终止访问/ UPM等待/奇偶校验字节选择LBC1I/O 10-2/10-64-1/4-1LGPL5 LBC 通用线路5LBC1I/O 10-2/10-64-1/4-1LCKE LBC 时钟允许LBC1O10-2/10-6 LCLK0:2 LBC 时钟0-2LBC3O10-2/10-6 LSYNC_OUTLBC DLL同步输出LBC2O 10-2/10-6 LSYNC_INLBC DLL同步输入LBC2O10-2/10-6 MPH1_D0_ENABLEN USB 主机1 数据位 0USB端口11I/O 16-
22、3/16-7DR_D0_ENABLEN16-4/16-9MPH1_D1_SER_TXD USB 主机1 数据位1USB端口11I/O 16-3/16-7DR_D1_SER_TXD16-4/16-9MPH1_D2_VMO_SE0 USB 主机1 数据位2USB端口11I/O 16-3/16-7DR_D2_VMO_SE016-4/16-9MPH1_D3_SPEED USB 主机1 数据位3USB端口11I/O 16-3/16-7DR_D3_SPEED16-4/16-9MPH1_D4_DP USB 主机1 数据位4USB端口11I/O 16-3/16-7DR_D4_DP16-4/16-9MPH1_D
23、5_DM USB 主机1 数据位5USB端口11I/O 16-3/16-7DR_D5_DM16-4/16-9MPH1_D6_SER_RCV USB 主机1 数据位6USB端口11I/O 16-3/16-7DR_D6_SER_RCV16-4/16-9MPH1_D7_DRVVBUSUSB 主机1 数据位7USB端口11I/O 16-3/16-7DR_D7_DRVVBUS16-4/16-9MPH1_NXT USB 主机1 下一个数据USB端口11I 16-3/16-7DR_SESS_VLD_NXT16-4/16-9MPH1_DIR_DPPULLUPUSB 主机1 数据总线方向USB端口11I/O 1
24、6-3/16-7DR_XCVR_SEL_DPPULLUP16-4/16-9MPH1_STP_SUSPENDUSB 主机1 数据停止/挂起USB端口11O 16-3/16-7DR_STP_SUSPEND 16-4/16-9MPH1_PWRFAULT USB 主机1 电源故障输入USB端口11I 16-3/16-7DR_RX_ERROR_PWRFAULT16-4/16-9MPH1_PCTL0 USB 主机1 端口控制 0USB端口11O 16-3/16-7DR_TX_VALID_PCTL016-4/16-9MPH1_PCTL1 USB 主机1 端口控制 1USB端口11O 16-3/16-7DR_
25、TX_VALIDH_PCTL116-4/16-9MPH1_CLK USB 主机1 接口时钟USB端口11I 16-3/16-7DR_CLK16-3/16-7MPH0_D0_ENABLEN USB 主机0 数据位0USB端口11I/O 16-3/16-7DR_D8_CHGVBUS 16-4/16-9MPH0_D1_SER_TXD USB 主机0 数据位1USB端口11I/O 16-3/16-7DR_D9_DCHGVBUS16-4/16-9MPH0_D2_VMO_SE0 USB 主机0 数据位2USB端口11I/O 16-3/16-7DR_D10_DPPD16-4/16-9MPH0_D3_SPEE
26、D USB 主机0 数据位3USB端口01I/O 16-3/16-7DR_D11_DMPD16-4/16-9MPH0_D4_DPUSB 主机0 数据位4USB端口01I/O 16-3/16-7DR_D12_VBUS_VLD16-4/16-9MPH0_D5_DM USB 主机0 数据位5USB端口01I/O 16-3/16-7DR_D13_SESS_END16-4/16-9MPH0_D6_SER_RCV USB 主机0 数据位6USB端口01I/O 16-3/16-7DR_D1416-4/16-9MPH0_D7_DRVVBUSUSB 主机0 数据位7USB端口01I/O 16-3/16-7DR_
27、D15_IDPULLUP16-4/16-9MPH0_NXT USB 主机0 下一个数据USB端口01I16-3/16-7DR_RX_ACTIVE_ID 16-4/16-9MPH0_DIR_DPPULLUPUSB 主机0 数据总线方向USB端口01I/O16-3/16-7DR_RESET16-4/16-9MPH0_STP_SUSPENDUSB 主机0 数据停止/挂起USB端口01I/O16-3/16-7DR_TX_READY16-4/16-9MPH0_PWRFAULT USB 主机0 电源故障输入USB端口01I16-3/16-7DR_RX_VALIDH16-4/16-9MPH0_PCTL0 U
28、SB 主机0 端口控制0USB端口01I/O16-3/16-7DR_LINE_STATE016-4/16-9MPH0_PCTL1 USB 主机0 端口控制1USB端口01I/O16-3/16-7DR_LINE_STATE116-4/16-9MPH0_CLK USB 主机0 接口时钟USB端口01I16-3/16-7DR_RX_VALID16-4/16-9GTM1_TIN1/GTM2_TIN2定时器输入1/2 全局定时器 1I/O5-53/5-60GPIO10/DMA_DREQ021-1/21-212-1/12-2/GTM1_TGATE1/GTM2_TGATE2定时器门控1/2全局定时器1I/O
29、 5-53/5-60GPIO11/DMA_DACK021-1/21-212-1/12-2/GTM1_TOUT1 定时器输出1全局定时器1I/O 5-53/5-60GPIO12/DMA_DDONE021-1/21-212-1/12-2GTM1_TIN2/GTM2_TIN1定时器输入2/1全局定时器1I/O5-53/5-60GPIO13/DMA_DREQ121-1/21-212-1/12-2/GTM1_TGATE2/GTM2_TGATE1定时器门控2/1 全局定时器1I/O5-53/5-60GPIO14/DMA_DACK121-1/21-212-1/12-2/GTM1_TOUT2/GTM2_TOU
30、T1定时器输出2/1全局定时器1I/O5-53/5-60GPIO15/DMA_DDONE121-1/21-212-1/12-2GTM1_TIN3/GTM2_TIN4定时器输入3/4 全局定时器1I/O5-53/5-60GPIO16/DMA_DREQ221-1/21-212-1/12-2/GTM1_TGATE3/GTM2_TGATE4定时器门控3/4 全局定时器1I/O5-53/5-60GPIO17/DMA_DACK221-1/21-212-1/12-2/GTM1_TOUT3 定时器输出3全局定时器1I/O5-53/5-60GPIO18/DMA_DDONE221-1/21-212-1/12-2G
31、TM1_TIN4/GTM2_TIN3定时器输入4/3全局定时器1I/O5-53/5-60GPIO19/DMA_DREQ321-1/21-212-1/12-2/GTM1_TGATE4/GTM2_TGATE3定时器门控4/3 全局定时器1I/O5-53/5-60GPIO110/DMA_DACK321-1/21-212-1/12-2/GTM1_TOUT4/GTM2_TOUT3定时器输出4/3全局定时器1I/O5-53/5-60GPIO111/DMA_DDONE321-1/21-212-1/12-2/MCP_OUT机器检查中断输出IPIC1O 8-2/8-6/IRQ0/MCP_IN 外部中断0IPIC
32、1I/O8-2/8-6GPIO21221-1/21-2/IRQ1 外部中断1IPIC1I/O8-2/8-6GPIO213/DDR_SR_REQ21-1/21-2/IRQ2:5 外部中断25 IPIC4I/O8-2/8-6GPIO214:1721-1/21-2/IRQ6 外部中断6IPIC1I/O8-2/8-6GPIO218/CKSTOP_OUT21-1/21-24-3/4-5/IRQ7 外部中断7IPIC1I/O8-2/8-6GPIO219/CKSTOP_IN21-1/21-24-3/4-5TCK测试时钟JTAG1I 20-2/20-2TDI 测试数据输入JTAG1I 20-2/20-2TDO
33、 测试数据输出JTAG1O 20-2/20-2TMS 测试模式选择JTAG1I 20-2/20-2/TRST 测试复位JTAG1I 20-2/20-2TEST1 测试模式TEST 1I20-2/20-2TEST_SEL2 测试选择TEST 1I20-2/20-2/QUIESCE 静默状态PMC1O 5-6 4/5-74/PORESET上电复位系统控制1I4-1/4-1/HRESET硬复位系统控制1I/O4-1/4-1/SRESET 软复位系统控制1I/O4-1/4-1PCI_CLK_OUT0:2 PCI 时钟输出02时钟3O 4-2/4-3PCI_CLK_OUT3 PCI 时钟输出3时钟1O4
34、-2/4-3/LCS610-2/10-6PCI_CLK_OUT4 PCI 时钟输出4时钟1O4-2/4-3/LCS710-2/10-6PCI_CLK_OUT5:7 PCI 时钟输出57时钟3O4-2/4-3CLK_IN 时钟输入时钟1I4-2/4-3PCI_CLOCK/PCI_SYNC_INPCI 时钟/PCI 时钟同步输入时钟1I4-2/4-3PCI_SYNC_OUT PCI 时钟同步输出时钟1O4-2/4-3RTC/PIT_CLOCK 定时器时钟/实时时钟PIT/RTC1I4-2/4-31 /TEST的正确设置参见MPC8349E H/W规范2 TEST_SEL的正确设置参见MPC8349
35、E H/W规范表3-2按字母排序列出了信号表3-2. MPC8349E按字母排序的信号参考名称说明功能部件信号位数I/O表/页备用功能表/页CLK_IN 时钟输入时钟1I4-2/4-3EC_GTX_CLK125 千兆位参考时钟TSEC1/TSEC21IEC_MDC Ethernet 管理数据时钟Ethernet 管理1OEC_MDIO Ethernet 管理数据输入/输出Ethernet 管理1I/O/GTM1_TGATE1/GTM2_TGATE2定时器门控1/2 全局定时器1I/O5-53/5-60GPIO11/DMA_DACK021-1/21-212-1/12-2/GTM1_TGATE2/
36、GTM2_TGATE1定时器门控2/1 全局定时器1I/O5-53/5-60GPIO14/DMA_DACK121-1/21-212-1/12-2/GTM1_TGATE3/GTM2_TGATE4定时器门控3/4 全局定时器1I/O5-53/5-60GPIO17/DMA_DACK221-1/21-212-1/12-2/GTM1_TGATE4/GTM2_TGATE3定时器门控4/3全局定时器1I/O5-53/5-60GPIO110/DMA_DACK321-1/21-212-1/12-2GTM1_TIN1/GTM2_TIN2定时器输入1/2全局定时器1I/O5-53/5-60GPIO10/DMA_DR
37、EQ021-1/21-212-1/12-2GTM1_TIN2/GTM2_TIN1定时器输入2/1全局定时器1I/O5-53/5-60GPIO13/DMA_DREQ121-1/21-212-1/12-2GTM1_TIN3/GTM2_TIN4定时器输入3/4全局定时器1I/O5-53/5-60GPIO16/DMA_DREQ221-1/21-212-1/12-2GTM1_TIN4/GTM2_TIN3定时器输入4/3 全局定时器1I/O5-53/5-60GPIO19/DMA_DREQ321-1/21-212-1/12-2/GTM1_TOUT1 定时器输出1全局定时器1I/O5-53/5-60GPIO1
38、2/DMA_DDONE021-1/21-212-1/12-2/GTM1_TOUT2/GTM2_TOUT1定时器输出2/1全局定时器1I/O5-53/5-60GPIO15/DMA_DDONE121-1/21-212-1/12-2/GTM1_TOUT3 定时器输出3 全局定时器1I/O5-53/5-60GPIO18/DMA_DDONE221-1/21-212-1/12-2/GTM1_TOUT4/GTM2_TOUT3定时器输出4/3全局定时器1I/O5-53/5-60GPIO111/DMA_DDONE321-1/21-212-1/12-2/HRESET硬复位系统控制1I/O4-1/4-1IIC1_S
39、DAI2C 串行数据I2C11I/O17-2/17-4IIC1_SCL I2C 串行时钟I2C11I/O17-2/17-4IIC2_SDAI2C 串行数据I2C21I/O17-2/17-4IIC2_SCL I2C 串行时钟I2C21I/O17-2/17-4/IRQ0/MCP_IN 外部中断0IPIC1I/O8-2/8-6GPIO21221-1/21-2/IRQ1 外部中断1IPIC1I/O8-2/8-6GPIO213/DDR_SR_REQ21-1/21-2/IRQ2:5 外部中断25 IPIC4I/O8-2/8-6GPIO214:1721-1/21-2/IRQ6 外部中断6IPIC1I/O8-
40、2/8-6GPIO218/CKSTOP_OUT21-1/21-24-3/4-5/IRQ7 外部中断7IPIC1I/O8-2/8-6GPIO219/CKSTOP_IN21-1/21-24-3/4-5LA27:31 LBC 端口地址LBC5O10-2/10-6 LAD0:31 LBC 地址/数据32I/O10-2/10-6LALELBC 地址锁存允许LBC1O10-2/10-6 LBCTLLBC 数据缓冲控制LBC1O10-2/10-6 LCKE LBC 时钟允许LBC1O10-2/10-6 LCLK0:2 LBC 时钟0-2LBC3O10-2/10-6 /LCS0:3 LBC 片选03LBC4O
41、10-2/10-6 LDP0 LBC 数据奇偶校验0LBC1I/O10-2/10-6/CKSTOP_OUT 4-3/4-5LDP1 LBC 数据奇偶校验1LBC1I/O10-2/10-6/CKSTOP_IN 4-3/4-5LDP2LBC 数据奇偶校验2LBC1I/O10-2/10-6/LCS4 10-2/10-6LDP3LBC 数据奇偶校验3LBC1I/O10-2/10-6/LCS510-2/10-6LGPL0/LSDA10 SDRAM地址位10/LBC UPM 通用线路0LBC1I/O10-2/10-6cfg_reset_sourc 04-1/4-1LGPL1/LSDWE SDRAM写允许/
42、 LBC通用线路1LBC1I/O10-2/10-6cfg_reset_source14-1/4-1LGPL2/LSDRAS/LOE LBC输出允许/ SDRAM RAS/通用线路2LBC1O10-2/10-64-1/4-1LGPL3/LSDCASLBC通用线路3/SDRAM CASLBC1I/O10-2/10-6cfg_reset_source24-1/4-1LGPL4/LGTA/LUPWAIT/LPBSELBC通用线路4/GPCM终止访问/UPM等待/奇偶校验字节选择LBC1I/O10-2/10-64-1/4-1LGPL5 LBC通用线路5LBC1I/O10-2/10-64-1/4-1LSY
43、NC_INLBC DLL同步输入LBC2I10-2/10-6 LSYNC_OUTLBC DLL同步输出LBC2O10-2/10-6 LWE0:3 LBC 写允许/字节通道数据掩码/字节选择LBC4O10-2/10-6LSDDQM0:3/LBS0:33-4/3-19M66EN PCI 66MHz定时开/关PCI1/PCI21I13-3/13-6 MA0:14 DDR 地址DDR15O9-3/9-5MBA0:2 DDR 存贮体?bank选择DDR3O9-3/9-5/MCASDDR 列地址选通DDR1O9-3/9-5MCK0:5, /MCK0:5W DDR 差分时钟(3对/DIMM)DDR12O9-4/9-8MCKE0:1 DDR 时钟允许DDR2O9-4/9-8/MCP_OUT机器检查中断输出IPIC1O8-2/8-6/MCS0:3 DDR 片选 (2/DIMM)DDR4O9-3/9-5MDIC0:1 驱动器阻抗校准DDR2I/O9-3/9-5MDM0:
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2024版企业税收风险管理与防范合同3篇
- 2024年版会议室租赁合同(含多媒体设备)
- 2024年度水产养殖环境监测与改善技术服务合同3篇
- 小学黑板课程设计
- 2024年度人工智能语音识别技术研发许可合同5篇
- 2024全新科技公司居间合作框架协议下载3篇
- 2024年度农产品加工项目让与担保合同样本3篇
- 2024年度债权转让与股权收购合同2篇
- 2024年林地出租:特定管理合同版B版
- 2024年度商业银行与信用卡持卡人之间的信用卡还款合同内容3篇
- 西门子s7_200PLC基本指令
- 海关廉政规定
- 高血压中医临床路径
- 关于审理保险合同纠纷案件若干问题的解答(二)
- 第四章 残积物及风化壳
- 《体验民主》
- 分布式光伏发电项目现场踏勘信息表
- 黑龙江省普通高中学生学籍档案3
- PSAM卡发卡程序使用手册
- SQL Server 2000查询分析器的使用
- 一汽集团战略性人力资源培训体系设计
评论
0/150
提交评论