门电路和组合逻辑电路课件_第1页
门电路和组合逻辑电路课件_第2页
门电路和组合逻辑电路课件_第3页
门电路和组合逻辑电路课件_第4页
门电路和组合逻辑电路课件_第5页
已阅读5页,还剩130页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页二进制数可用二进制数可用iiKB2 表示;表示;N进制数可用进制数可用iiNKN 表示;表示;第第 位系数位系数基数基数权权十进制数可用十进制数可用iiKD10 表示;表示;如:如:210122(101.11)1 20 21 21 21 2 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页二进制与十进制间的转换二进制与十进制间的转换43210BD(11011)1 21 20 21 21 2(27) 二进制二进制十

2、进制十进制十进制十进制二进制二进制43210D43210(27)22222ddddd27132余余)( 10d2余余)( 11d632余余)( 02d12余余)( 13d20余余)( 14d确定确定 的方法的方法dBB01234D)11011()( )27( ddddd下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 所谓门就是一种开关,它能按照一定的条件去所谓门就是一种开关,它能按照一定的条件去控制信号的通过或不通过。控制信号的通过或不通过。 门电路的输入和输出之间存在一定的逻辑关系门电路的输入和输出之间存在一定的逻辑关系(因果关系因果关系),所以门电路又称为,所以门电路又称为逻辑

3、门电路逻辑门电路。 基本逻辑关系为基本逻辑关系为三种。三种。 下面通过例子说明逻辑电路的概念及下面通过例子说明逻辑电路的概念及的意义。的意义。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页220V+- Y = A B000101110100ABYBYA下一页下一页总目录总目录 章目录章目录返回返回上一页上一页BY220VA+- Y = A + B000111110110ABY下一页下一页总目录总目录 章目录章目录返回返回上一页上一页101AY0Y220VA+-R下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 电平

4、的高电平的高低一般用低一般用“1”和和“0”两种状两种状态区别,若规态区别,若规定定高电平为高电平为“1”,低电平,低电平为为“0”则称为则称为正逻辑正逻辑。反之。反之则称为则称为负逻辑负逻辑。若无特殊说明,若无特殊说明,均采用正逻辑。均采用正逻辑。100VUCC高电平高电平低电平低电平下一页下一页总目录总目录 章目录章目录返回返回上一页上一页输入输入A、B、C全为高电平全为高电平“1”,输出输出 Y 为为“1”。输入输入A、B、C不全为不全为“1”,输出输出 Y 为为“0”。0V0V0V0V0V3V+U 12VRDADCABYDBC3V3V3V0V0000001010101100100001

5、1001001111ABYC0V3V下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 逻辑逻辑即:有即:有“0”出出“0”, 全全“1”出出“1”Y=A B C&ABYC00000010101011001000011001001111ABYC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页0V0V0V0V0V3V3V3V3V0V00000011101111011001011101011111ABYC3V3V-U 12VRDADCABYDBC输入输入A、B、C全为低电平全为低电平“0”,输出输出 Y 为为“0”。输入输入A、B、C有一个为有一个为“1”,输出输出 Y

6、为为“1”。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(3)逻辑关系:)逻辑关系:逻辑逻辑即:有即:有“1”出出“1”, 全全“0”出出“0”Y=A+B+CABYC 100000011101111011001011101011111ABYC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页+UCC-UBBARKRBRCYT 1 0饱和饱和逻辑表达式:逻辑表达式:Y=A“0”10“1”“0”“1”AY逻辑符号逻辑符号1AY下一页下一页总目录总目录 章目录章目录返回返回上一页上一页有有“0”出出“1”,全,全“1”出出“0”&ABCY&ABC00010011

7、101111011001011101011110ABYCY=A B C1Y下一页下一页总目录总目录 章目录章目录返回返回上一页上一页有有“1”出出“0”,全,全“0”出出“1”1Y00010010101011001000011001001110ABYCABC 1YABC 1Y=A+B+C下一页下一页总目录总目录 章目录章目录返回返回上一页上一页&AB&CD1Y 1YABC 1DY=A B + C D下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ABY1有有“0”出出“0”,全全“1”出出“1”有有“1”出出“1”,全全“0”出出“0”&ABY1 1ABY2Y

8、2下一页下一页总目录总目录 章目录章目录返回返回上一页上一页&ABY1 1ABY3 1ABY4&ABY2ABY1Y2Y3Y4信号输入端信号输入端控制端控制端控制端为控制端为高电平高电平时,与门、与非时,与门、与非门开门门开门控制端为控制端为低电平低电平时,或门、或非时,或门、或非门开门门开门下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 T4Y R3AB CR4R2R1 T3T2+5V T1D3E2E3E1BC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页000100111011110110010

9、11101011110ABYCY=A B CY&ABC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页如如: 74LS00(四四2输入与非门输入与非门 )GNDTTL门电路芯片简介门电路芯片简介&1413121110 9 8 1 2 3 4 5 6 7 &管脚管脚UCC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页常用常用TTL逻辑门电路逻辑门电路名称名称国际常用国际常用系列型号系列型号国产部标型号国产部标型号说明说明四四2输入与非门输入与非门74LS00T1000四四2输入或门输入或门四四2异或门异或门四四2输入或非门输入或非门四四2输入与门输入

10、与门双双4输入与非门输入与非门双双4输入与门输入与门六反相器六反相器8输入与非门输入与非门74LS3274LS0274LS0874LS8674LS2174LS2074LS3074LS04T186T1008T1086T1021T1002一个组件内部一个组件内部有四个门,每有四个门,每个门有两个输个门有两个输入端一个输出入端一个输出端。端。一个组件内有一个组件内有两个门,每个两个门,每个门有门有4个输入端。个输入端。只一个门,只一个门,8个个输入端。输入端。有有6个反相器。个反相器。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页

11、下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 门电路门电路 符符 号号 表示式表示式与门与门&ABYABY1或门或门非门非门1YAY=ABY=A+BY= A与非门与非门&ABYY= AB或非门或非门ABY1Y= A+B异或门异或门=1ABYY= A B下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页1. A 0 =0 A=0 2. A 1=1 A=A0 A 3. A A=A1 A A A A A 5. A+0=A 0 A 4.0 AA下一页下一页总目录总目录 章目录章目录返回返回上一页上一页1 A

12、 7. .A+ A = A6. A+1=18.1 AAAA A A AA 9.下一页下一页总目录总目录 章目录章目录返回返回上一页上一页交换律交换律结合律结合律10. A+B=B+A11. A B=B A13. A+B+C=A+ ( B+C ) =(A+B)+C12. ABC=(AB) C =A (BC) 分配律分配律14. A(B+C )=AB+AC15. A+BC=(A+B)(A+C)A+1=1 A A=A.下一页下一页总目录总目录 章目录章目录返回返回上一页上一页16. A(A+B)=A吸收律吸收律17.ABBAA )(18.AABA 19.BABAA 20.ABAAB 21.ABABA

13、 )(BABAAABAA )(下一页下一页总目录总目录 章目录章目录返回返回上一页上一页反演律(摩根定律)反演律(摩根定律)21.ABABA )(BAAB 22.证明:证明:23.110011111100列状态表证明:列状态表证明:AB00011011111001000000ABBA 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下面举例说明这四种表示方法。下面举例说明这四种表示方法。 任何一件具体事物的因果关系都可以用一个逻辑任何一件具体事物的因果关系都可以用一个逻辑函数描述函数描述 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 设:开关闭合其状态为设:开关闭合其状

14、态为“1”,断开为,断开为“0”灯亮状态为灯亮状态为“1”,灯灭为,灯灭为“0” 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页取取 Y=“1”( 或或Y=“0” ) 列逻辑式列逻辑式取取 Y = “1”(1) 由逻辑状态表写出逻辑式由逻辑状态表写出逻辑式对应于对应于Y=1,一种组合中输入变量一种组合中输入变量之间是之间是“与与”关系关系 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一

15、页总目录总目录 章目录章目录返回返回上一页上一页 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页YCBA1&111CBA下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页例例1:化简化简应用应用ABAAB 和和1 AA例例2:化简化简应用应用),(AABB 将将AA 与某乘积项相乘,后展开,合并化简与某乘积项相乘,后展开,合并化简下一页

16、下一页总目录总目录 章目录章目录返回返回上一页上一页例例3:化简化简例例4:化简化简利用利用AABA 可将可将AB项消去。项消去。利用利用AAA 加入相同项后,合并化简。加入相同项后,合并化简。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页例例5:化简化简下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页BA0101BCA0010011110AB00011110CD00011110下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ABC00100111101111 0 0 0 0 C 0 0 1 10 1 0

17、 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ABC00100111101111下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ABC00100111101111用卡诺图表示并化简。用卡诺图表示并化简。解:解:1.卡诺图卡诺图2.合并最小项合并最小项3.写出最简写出最简“与或与或”逻辑式逻辑式下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ABC00100111101111解:解:三个圈最小项分别为:三个圈最小项分别为:合并最小项合并最小项下一页下一页总目录总目录 章目录章目录返回返回上一

18、页上一页00ABC100111101111解:解:AB00011110CD000111101111(1)(2)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页解:解:AB00011110CD000111101111111111下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页(2) 应用应用“与非与非”门构成门构成“或或”门电路门电路(1) 应用应用“与非与非”门构成门构成“与与”门电路门电路AY&B&BAY&由逻辑代数运算法则:由逻辑代数运算法则:由逻辑代数运算法则:由逻辑代数运算法则:下一页

19、下一页总目录总目录 章目录章目录返回返回上一页上一页&YAYBA&由逻辑代数运算法则:由逻辑代数运算法则:下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页确定确定下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Y = Y2 Y3= A AB B AB.A B.A B.A. .A BBY1.AB&YY3Y2.G1G2G3G4下一页下一页总目录总目录 章目录章目录返回返回上一页上一页反演律反演律反演律反演律下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ABY001 100111001=

20、A B下一页下一页总目录总目录 章目录章目录返回返回上一页上一页.A B.Y = AB AB .AB.BAYA B = AB +AB下一页下一页总目录总目录 章目录章目录返回返回上一页上一页=A B =1ABY逻辑符号逻辑符号=A BABY001 100100111下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页BAACDDBADCBAY解解:首先把:首先把Y化成最小项之和的形式化成最小项之和的形式)()()(CCBACDBBADCCBADCBAY)()( DDCBADDCBACDBAABCDDCBADBCADCBADCBAD

21、CBADCBACDBACDBAABCDDCBADBCADCBAmmmmmmm下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 1 1 1 1 0 1 0 0 1 0 0 1 0 0 1 00001111000011110CDAB 画出四变量的卡诺图,在对应于函数式中各最画出四变量的卡诺图,在对应于函数式中各最小小 的位置上填入的位置上填入1 ,其余位置上填入,其余位置上填入0 ,就得到,就得到如下如下Y 的卡诺图的卡诺图下一页下一页总目录总目录 章目录章目录返回返回上一页上一页用卡诺图化简的思想就是利用基本定律用卡诺图化简的思想就是利用基本定律把互反的变量消

22、去把互反的变量消去,使两个乘积项合并为一个乘积项。使两个乘积项合并为一个乘积项。1. 将取值为将取值为 “1”的相邻小方格圈成矩形,相邻小方格的相邻小方格圈成矩形,相邻小方格包括最上行与最下行及最左列与最右列同列或同行包括最上行与最下行及最左列与最右列同列或同行两端的两个小方格,圈内小方格个数应为两端的两个小方格,圈内小方格个数应为 2n 个个;2. 圈的个数应最少,圈内小方格个数应尽可能多圈的个数应最少,圈内小方格个数应尽可能多;3. 每圈一个新的圈时,必须包含至少一个从未圈过的最每圈一个新的圈时,必须包含至少一个从未圈过的最小项小项; 每一个取值为每一个取值为 “1” 的小方格可被圈多次的

23、小方格可被圈多次;4. 相邻的两项可合并为一项,并消去一个因子;化简后相邻的两项可合并为一项,并消去一个因子;化简后的逻辑式是各化简项的逻辑和。的逻辑式是各化简项的逻辑和。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页00CDAB01101110110100000000000BDDCCBA例:用卡诺图化简逻辑函数例:用卡诺图化简逻辑函数画出四变量的卡诺图111 1把函数 所具有的最小项为的填入相应的小方格中1 1111 11 11 1将函数式中没有出现最小项的位置填圈取值为圈取值为1的小方格的小方格,个数为个数为n,小方格尽可能地多取。小方格尽可能地多取。消去取值不同的变量消去取值

24、不同的变量将得到的三个最小项相加,得将得到的三个最小项相加,得下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ABCD0001 11 1000010000010 0011 10 00100 001110下一页下一页总目录总目录 章目录章目录返回返回上一页上一页例:化简例:化简Y(A,B,C,D)= (0,2,3,5,6,8,9,10,11,12,13,14,15)ABCD0001 11 10000111101111111111111000DCBDBCBDCA下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Y&1.BA&C101AA=AC +BCY=AC BC

25、 设:设:C=1封锁封锁打开打开选通选通A信号信号下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Y&1.BA&C001设:设:C=0选通选通B信号信号B=AC +BCY=AC BC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 (取取 Y=“1”( 或或Y=“0” ) 列逻辑式列逻辑式取取 Y = “1” 对应于对应于Y=1, 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页总目录总目录 章目录章目录返回返回上一页上

26、一页ABC00100111101111 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页YCBA011001111101&11&1010下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 开工为开工为“1”,不开工为,不开工为“0”; G1和和 G2运行为运行为“1”,不运行为,不运行为“0”。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页0111 0 0 1 0 100011 0 11 0 10 0 1 0 1 0 0 1 1 1

27、 0 0 1 1 01 1 10 0 0A B C G1 G2下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ABC001001111011111 0 10 0 1 0 1 0 0 1 1 1 0 0 1 1 01 1 10 0 00111 0 0 1 0A B C G1 G2 100011 0 1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 ABC00100111101111下一页下一页总目录总目录 章目录章目录返回返回上一页上一页A BCA BC&G1G2G1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页试用与非门和反相器设计一个试用与非门和反相

28、器设计一个3输入输入(I0、I1、I2),3输出输出(L0、L1、L2) 的信号排队电路。它的功能是:的信号排队电路。它的功能是:1. 用逻辑状态表表示上述逻辑关系;用逻辑状态表表示上述逻辑关系;2. 写出各输出的逻辑关系式写出各输出的逻辑关系式; 3. 设计出逻辑电路。设计出逻辑电路。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页210210100IIILIILIL 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页0 0 0 0 11+10101010不考虑低位不考虑低位来的进位来的进位半加器实现半加器实现全加器实现全加器实现6.6.1 加法器加法器6.6 常用组合逻辑

29、集成器件常用组合逻辑集成器件下一页下一页总目录总目录 章目录章目录返回返回上一页上一页A B S C0 0 0 00 1 1 01 0 1 01 1 0 1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页.ABSC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ABABCABBABA ABBABA BABBAA BBBABAAABABAS)()()()(&ABSC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页输入输入-1表示低位来的进位表示低位来的进位下一页下一页总目录总目录 章目录章目录返回返回上一页上一页0 0 0 0 00 0 1 1 00 1 0

30、 1 00 1 1 0 1 0 0 01 0 1 0 1 1 0 0 1 1 1 1 1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页&=11CiSi&AiBiCi-1SiCi下一页下一页总目录总目录 章目录章目录返回返回上一页上一页四位全加器逻辑四位全加器逻辑图:图:0C0A0S1BCICOCICOCICOCICO2A1A3B0B2B3A3S2S1S4C3C2C1C 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 n 位二进制代码有位二进制代码有 2n 种组合,可以表示种组合,可以表示 2n 个个信息。信息。下一页下一页总目录总目录 章目录章目录返回返

31、回上一页上一页编码器编码器下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页0 0 01 0 0I0I1I2I3I5I6I输入输入输输 出出Y2 Y1 Y0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Y2 = I4 + I5 + I6 +I7 = I4 I5 I6 I7.= I4+ I5+ I6+ I7Y1 = I2+I3+I6+I7 = I2 I3 I6 I7. . .= I2 + I3 + I6+ I7Y0 = I1+ I3+ I5+ I7 = I1 I3 I5 I7.= I1 + I3+ I5 + I7下一

32、页下一页总目录总目录 章目录章目录返回返回上一页上一页10000000111I7I6I5I4I3I1I2Y2Y1Y0下一页下一页总目录总目录 章目录章目录返回返回上一页上一页表示十进制数表示十进制数10个个编码器编码器下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 00011101000011110001101100000000111下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Y3 = I8+I9下一页下一页总目录总目录 章目录章目录返回返回上一页上一页10000000011101101001& 1 1 1 1 1 1 I1 I2 I3 I4 I5 I6 I7

33、 I8 I9下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页十键十键8421码编码器的逻辑图码编码器的逻辑图+5V&Y3&Y2&Y1&Y01K 10S001S12S23S34S45S56S67S78S89S9I474LS147I5I3I9I8I7I6I2I1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页16 15 14 13 12 11 10 91 2 3 4 5 6

34、7 8下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 A B CY0 Y1 Y2 Y3 Y4 Y5 Y6 Y70 0 0 1 0 0 0 0 0 0 00 0 1 0 1 0 0 0 0 0 00 1 0 0 0 1 0 0 0 0 00 1 1 0 0 0 1 0 0 0 01 0 0 0 0 0 0 1 0 0 01 0 1 0 0 0 0 0 1 0 01 1 0 0 0 0 0 0 0 1 01 1 1 0 0 0 0 0 0 0 1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Y0=A B CY1=A

35、B CY2=A B CY3=A B CY7=A B CY4=A BCY6=A B CY5=A B C下一页下一页总目录总目录 章目录章目录返回返回上一页上一页CBA111&Y0Y1Y2Y3Y4Y5Y6Y70 1 11 0 010000000AABBCC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页常用的二进制译码器有常用的二进制译码器有3/8线译码器是线译码器是CT74LS138 为扩大使用功能,为扩大使用功能,CT74LS138 除了三个输入端外,除了三个输入端外, 增加了使能端增加了使能端S1、S2 、S3 。 当当 S11 且且S2 S3 0 时译码器进行译码工作,时

36、译码器进行译码工作,不满足此条件,输出端输出高电平。不满足此条件,输出端输出高电平。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页CT74LS139型译码器型译码器(a) 外引线排列图;外引线排列图;(b) 逻辑图逻辑图(a)GND1Y31Y21Y11Y01A11A01S876543212Y22Y32Y11Y02A12A02S+UCC109161514131211CT74LS139(b)11111&Y0&Y1&Y2&Y3SA0A1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 输输 入入 输输 出出SA0A1Y01100000110011

37、01110 Y1Y2Y3111011101110111CT74LS139型型译码器译码器013012011010ASAYASAYAASYAASY S = 0时译码器工作时译码器工作输出低电平有效输出低电平有效下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 将输入变量将输入变量A、B、C分别分别对应地接到译码器器的输入对应地接到译码器器的输入端端A2 、A1 、 A0。由状态表或由状态表或逻辑式得出逻辑式得出BCAY 3CBAY 5CABY 6ABCY 7下一页下一页总目录总目录 章目录章目录返回返回上一页上一页二二 十十进进制制代代码码下一页下一页总目录总目录 章目录章目录返回返回

38、上一页上一页gfedcba 由七段发光二极管构成由七段发光二极管构成例:例: 共阴极接法共阴极接法a b c d e f g 0 1 1 0 0 0 01 1 0 1 1 0 1低低电电平平时时发发光光高高电电平平时时发发光光共阳极接法共阳极接法abcgdefdgfecbagfedcba共阴极接法共阴极接法abcdefg下一页下一页总目录总目录 章目录章目录返回返回上一页上一页A3 A2A1A0agfedcb译译码码器器二二 十十进进制制代代码码100101111117个个4位位功能:功能:把把8421二十进制代码译成对应于数码管的七二十进制代码译成对应于数码管的七个字段信号,驱动数码管,显示

39、出相应的十进制数码个字段信号,驱动数码管,显示出相应的十进制数码常用的器件为常用的器件为CT74LS247下一页下一页总目录总目录 章目录章目录返回返回上一页上一页gfedcbaA3 A2 A1 A0a b c d e f g 0 0 0 0 1 1 1 1 1 1 0 00 0 0 1 0 1 1 0 0 0 0 10 0 1 0 1 1 0 1 1 0 1 20 0 1 1 1 1 1 1 0 0 1 30 1 0 0 0 1 1 0 0 1 1 40 1 0 1 1 0 1 1 0 1 1 50 1 1 0 1 0 1 1 1 1 1 60 1 1 1 1 1 1 0 0 0 0 71

40、0 0 0 1 1 1 1 1 1 1 81 0 0 1 1 1 1 1 0 1 1 9下一页下一页总目录总目录 章目录章目录返回返回上一页上一页RI为为0时时,使使a-g=0,全灭全灭。RBI 为为0且且A3A00时时,使使a-g=0,全灭全灭。为为0时时,使使a-g=1, 亮亮“8”,说明工作正常说明工作正常。LT控制端控制端:测试端,用来检测数码管的七段是否正常测试端,用来检测数码管的七段是否正常LTBI:灭灯输入灭灯输入RBI:灭零输入端灭零输入端控制端功能控制端功能下一页下一页总目录总目录 章目录章目录返回返回上一页上一页BS204A0A1A2A3CT74LS247+5V来来自自计计

41、数数器器七段译码器和数码管的连接图七段译码器和数码管的连接图5107abcdefgRBI BI LTA11A22LT3BI4RBI5A36A07GND8911101213141516+UCCCT 74LS247CT74LS247型译码型译码器的外引线排列图器的外引线排列图abcdefg下一页下一页总目录总目录 章目录章目录返回返回上一页上一页IYD0D1D2D3SA1A0A0A1D0D1D2D3S下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页从从多路多路数据中选择其中所需要的数据中选择其中所需要的一路一路数据输出。数据输出。例:例:四选一数据选择器四选一数据选择器输输入入数数据据输出数据输出数据使能端使能端D0D1D2D3WSA1A0控制信号控制信号下一页下一页总目录总目录 章目录章目录返回返回上一页上一页11&111&1YD0D1D

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论