建立时间与保持时间_第1页
建立时间与保持时间_第2页
建立时间与保持时间_第3页
建立时间与保持时间_第4页
建立时间与保持时间_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、标签:无标签关于建立时间和保持时间的完全理解时钟是整个电路最重要、最特殊的信号,系统内大部分器件的动作都是在时钟的 跳变沿上进行,这就要求时钟信号时延差要非常小,否则就可能造成时序逻辑状 态出错;因而明确FPGA设计中决定系统时钟的因素,尽量较小时钟的延时对保 证设计的稳定性有非常重要的意义。建立时间与保持时间建立时间(Tsu : set up time )是指在时钟沿到来之前数据从不稳定到稳定 所需的时间,如果建立的时间不满足要求那么数据将不能在这个时钟上升沿被稳 定的打入触发器;保持时间(Th: hold time)是指数据稳定后保持的时间,如果 保持时间不满足要求那么数据同样也不能被稳定

2、的打入触发器。建立与保持时间 的简单示意图如下图1所示。X 数据 t EU - th时钟t沁:建立时间th:保持时间图1保持时间与建立时间的示意图在FPGA设计的同一个模块中常常是包含组合逻辑与时序逻辑,为了保证在 这些逻辑的接口处数据能稳定的被处理,那么对建立时间与保持时间建立清晰的 概念非常重要。下面在认识了建立时间与保持时间的概念上思考如下的问题。举 一个常见的例子。图2同步设计中的一个基本模型图2为统一采用一个时钟的同步设计中一个基本的模型。图中Teo是触发器的数据输出的延时;Tdelay是组合逻辑的延时;Tsetup是触发器的建立时间;邛 d为时钟的延时。如果第一个触发器 D1建立时

3、间最大为T1max,最小为Timin, 组合逻辑的延时最大为T2max,最小为T2min。问第二个触发器D2立时间T3与 保持时间T4应该满足什么条件,或者是知道了 T3与T4那么能容许的最大时钟 周期是多少。这个问题是在设计中必须考虑的问题,只有弄清了这个问题才能保 证所设计的组合逻辑的延时是否满足了要求。下面通过时序图来分析:设第一个触发器的输入为D1,输出为Q1,第二个触发器的输入为D2,输出为Q2 ;时钟统一在上升沿进行采样,为了便于分析我们讨论两种情况即第一:假设 时钟的延时Tpd为零,其实这种情况在FPGA设计中是常常满足的,由于在FPG A设计中一般是采用统一的系统时钟,也就是利

4、用从全局时钟管脚输入的时钟, 这样在内部时钟的延时完全可以忽略不计。这种情况下不必考虑保持时间,因为 每个数据都是保持一个时钟节拍同时又有线路的延时,也就是都是基于CLOCK的延迟远小于数据的延迟基础上,所以保持时间都能满足要求,重点是要关心建 立时间,此时如果D2的建立时间满足要求那么时序图应该如图3所示。从图中可以看出如果:T-Tco-TdelayT3即: Tdelayv T-Tco-T3那么就满足了建立时间的要求,其中 T为时钟的周期,这种情况下第二个触 发器就能在第二个时钟的升沿就能稳定的采到D2,时序图如图3所示。elkdiTeo J _01Tdelavrii k- ! T 11I1

5、i |龙刀1r11t_1111T-Tcr-Tdeiay8八/fy捌图3符合要求的时序图如果组合逻辑的延时过大使得T-Tco-Tdelay = T3这也就是要求的D2的建立时间。从上面的时序图中也可以看出,D2的建立时间与保持时间与 D1的建立与保 持时间是没有关系的,而只和 D2前面的组合逻辑和D1的数据传输延时有关,这 也是一个很重要的结论。说明了延时没有叠加效应。第二种情况如果时钟存在延时,这种情况下就要考虑保持时间了,同时也需 要考虑建立时间。时钟出现较大的延时多是采用了异步时钟的设计方法,这种方 法较难保证数据的同步性,所以实际的设计中很少采用。此时如果建立时间与保 持时间都满足要求那

6、么输出的时序如图 5所示。图5时钟存在延时但满足时序从图5中可以容易的看出对建立时间放宽了Tpd,所以D2的建立时间需满足要求:Tpd + T-Tco-T2max = T3由于建立时间与保持时间的和是稳定的一个时钟周期,如果时钟有延时,同 时数据的延时也较小那么建立时间必然是增大的,保持时间就会随之减小,如果 减小到不满足D2的保持时间要求时就不能采集到正确的数据,如图 6所示。这时即T( Tpd+T Tco-T2min ) = T4 即 Tco + T2min-Tpd = T4从上式也可以看出如果 Tpd = 0也就是时钟的延时为0那么同样是要求Tco + T2minT4,但是在实际的应用中

7、由于 T2的延时也就是线路的延时远远大于触 发器的保持时间即T4,所以不必要关系保持时间。elkDIQID2I-7co-TcelayT-Tco-Tdelay+ Tpd-TpdTdelay1_Q2图6时钟存在延时且保持时间不满足要求下面用数字来说明一下加深理解(以下举例暂不考虑hold time ):建立时间 Tsetup=Tdelay+ Teo- Tpd假设Teo (触发器固有的建立时间)=2ns假设1,Clock Delay =0,Data delay=0,那么数据port的新数据必须在 时钟port的时钟沿到来之前2ns赶到数据port,才能满足触发器的Tco。假设2,Clock dela

8、y=0,data Delay = 3ns,那么数据port的新数据必须 在时钟port的时钟沿到来之前5ns就得赶到数据port,其中的3ns用来使新数据 从数据port赶到触发器的D端(由于data Delay ),剩下的2ns用来满足触发器 的 Tco。假设 3,Clock delay=1 ns,data Delay = 3ns,由于时钟 port 的时钟沿推 后1ns到达触发器的时钟端,那么数据port的新数据只需在时钟port的时钟沿到 来之前4ns赶到数据port即可。假设4,假设时钟的周期T=4ns,即你的系统需要运行在250M频率上,那么 以上的假设中,假设2显然是不成立的,也就

9、是说在假设 2的情况下,你的系统 运行频率是低于250M的,或者说在250M系统里是有setup time violation的。 在假设2的情况下,由于Tco及Tpd均是FPGA的固有特性,要想满足4ns的T, 那么唯一你能做的就是想方设法减小Tdelay,也就是数据路径的延时。即所谓的找出关键路径,想办法优化之。总结,在实际的设计中,对于一个给定的IC,其实我们很容易看到T,Tpd,T ,Th都是固定不变的(在跨时钟域时,Tpd会有不同),那么我们需要关心的参数就是Tdelay,即数据路径的延时,控制好了这个延时,那我们的设计就不 会存在建立时间和保持时间不满足的情况了!后记:有个著名的笔

10、试题,这样说道:时钟周期为T,触发器D1的建立时间最大为 T1max,最小为Timin,该触发器的数据输出延时为 Tco。组合逻辑电路最大延 迟为T2max,最小为T2min。假设D1在前,D2去采样D1的数据(实际就是对 图2的文字描述),问,触发器 D2的建立时间T3和保持时间应满足什么条件。 这里给出一个简易公式供大家死记一下,以下两个公式确定了 D2的Tsetup和Thold :1) D1 的 Tco + max 数据链路延时 + D2 的 Tsetup T (即 T3 D2 的 Thold (即 T4 Tco + T2min) 其实上面的式2可以从T3+T4=T推出,不过要注意把1)中的T2max改为T2min 即可。总之,建立时间长了,保持时间就短了。实际中,某条数据链路延时是一个定值,只不过要求它落在区间T2min,T2max 0,也就是Tclk-Tffpd(max)-Tcomb(max)-Tsetup 0,可以得到触发器 D2 的Tsetup Tcl-Tffpd(max)-Tcomb(max),由于题目没有考虑Tffpd,所以我们认为 Tffpd=0 ,于是得到 Tsetup 0,也就是Tffpd(mi n)+Tcomb(mi n)-Tho

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论