LVPECL详细讲解_第1页
LVPECL详细讲解_第2页
LVPECL详细讲解_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、lvpecl详细讲解lvpecl即low voltage positive emitter-couple logic,也就是低压正发射极耦合逻辑,使用3.3v或2.5v电源,lvpecl是由pecl演变而来的,pecl即 positive emitter-couple logic,也就是正发射极耦合逻辑的意思,使用5.0v电源,而pecl是由ecl演变而来的,ecl即emitter-couple logic,也就是发射极耦合逻辑,ecl有两个供电电压vcc和vee。当vee接地时,vcc接正电压时,这时的逻辑称为pecl;当当vcc接地时,vee接负电压时,这时的逻辑成为necl,vee一般接

2、-5.2v电源;一般狭义的ecl就是指necl。 ecl分类:ecl/pecl/lvpecl逻辑的优点:1. 输出阻抗低(68ohm),输出阻抗高(可以看作无穷大),所以驱动能力特别强,它可以驱动50130ohm特征阻抗的传输线而交流特性并没有明显的改变。由于驱动能力强,所以支持更远距离的传输,所以背板走线或长线缆传输基本上都使用ecl逻辑。2. ecl器件对电压和温度的变化不如ttl和cmos器件敏感,ecl时钟驱动器产生的各路时钟的并发性更好,skew更小。3. 相对于同为差分信号的lvds,ecl支持的速率更高,受工艺的限制,lvds的逻辑很少有高于1.5ghz的应用,而ecl可以应用高

3、于10ghz的场合,可以说,高于5ghz的场合,基本上是ecl和cml的天下。在所有的数字电路中,ecl的工作速度最高,其延时小于1ns,在中小规模集成电路,高速,超高速数字系统和设备中应用。4. 对传输线阻抗的适应范围更宽。lvds属于电流型驱动,其终端的100ohm匹配电阻兼有产生电压的功能。因此,为了不改变信号的摆幅,终端电阻的阻值必须取100ohm,为了保证较好的信号完整性,lvds的传输线阻抗也必须精确控制在50ohm,否则容易产生反射等si问题。 ecl/pecl/lvpecl逻辑的缺点:跟它的优点一样,ecl的缺点也很明显,那就是功耗大,噪声容限小,抗干扰能力弱。ecl电路的逻辑摆幅只有0.8v,直流噪声容限只有200mv。可以说,ecl的高速性能是用高功耗、低噪声容限为代价换来的。pecl的标准输出负载是50ohm至vcc-2v的电平上,在这种负载条件下,out+与out-的静态电平典型值为vcc-1.3v,out+与out-的输出电流为14ma。 pecl的输出电路结构:pecl的输入是一个具有高输入阻抗的差分对,该差分对的共模电压需要偏置到vcc-1.3v,这样允许的输入信号电平动态最大。有的芯片在内部已经集成了偏置电路

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论