2013-2014(1)《数字电子技术》试题-副本_第1页
2013-2014(1)《数字电子技术》试题-副本_第2页
2013-2014(1)《数字电子技术》试题-副本_第3页
2013-2014(1)《数字电子技术》试题-副本_第4页
2013-2014(1)《数字电子技术》试题-副本_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、一、填空题(每空1分,共20分)1.(10110.01 2 =(2. 由于n位二进制译码器的输出给出了n变量的全部 二进制译码器、或门或者与非门就能获得任何形式输入变量数为 逻辑函数。3. 集电极开路门的特点是:允许多个 OC门的输出端 与”的功能,但使用时必须外接 和。4. 消除竞争-冒险现象的方法有 、和引入选通脉冲等方法。5. JK触发器的功能包括、和6. 在时序逻辑电路中,根据输出信号的特点,时序逻辑电路可分为 两种。7. 施密特触发器的应用主要用于 、8. 根据所采用的存储单元工作原理的不同,随机存储器可分为禾n。二、选择题(每题2分,共20分)1.下列说法正确的是()。,因而用n变

2、量 的组合,实现“线等。(A)双极型数字集成门电路是以场效应管为基本器件构成的集成电路(B)TTL逻辑门电路是以晶体管为基本器件构成的集成电路(C)CM OS集成门电路集成度高,但功耗较高Jl【LE图1(D)TTL逻辑门电路和 CMO麋成门电路不能混合使)部(院学2.由开关组成的逻辑电路如图1所示,设开关 A、B接通为“1,”断开为“ 0,”电2灯亮为“ 1,电灯暗为“0;则该电路为()。(A)与”门(B)或”门2触发器的初始状态为3.设图形为(A)(C)(B)(D)D 0CP_C Q3CP4.下列说法不正确的是()rp-Lma(A)计数器是对时钟脉冲信号CP进行累积计数(B) 计数器包括定时

3、器、分频器、序列信号发生器和寄存器等常用电路(C) 定时器是计满了一定数目的CP脉冲个数以后,电路输出一个信号,这个输出信号的周期等于定时时间(D) 分频器是将频率高的信号作为时钟脉冲CP信号,计满N个CP脉冲信号后,产生一个输出信号 Z5. 将一个最大幅值为 5V的模拟信号转换为数字信号, 要使模拟信号每变化 10mV数字信号的最低位发生变化,应选用()位的A/D转换器。(A) 6 (B)7 (C)8 (D)96. 优先权编码器74148有8条输入线07,3条输出线 为0,其余输入线为1时,处于编码工作状态时,则输出 别为()。(A)0、1、0 (B)0、0、1 (C)17. 五个D触发器构

4、成环形计数器,A.5B.10C.258. 下列说法不正确的是()。(A)逻辑电路可以分为组合逻辑电路和时序逻辑电路两类A0A2o请问当输入线4A2、A1、A0的状态分、1、0(D)1、0、其计数长度为(D.32(C)非”门(D)与非”门(B)组合逻辑电路中任意时刻产生的稳定输出信号,不仅取决于该时刻电路的输入0,已知时钟脉冲 CP波形如图所示,则Q端的波4信号,还取决 于电路原来的状态(C) 时序逻辑电路通常由组合电路和存储电路组成(D) 存储电路是由触发器组成的9. 若ROM有 13根地址输入线,8根数据输出线,则该ROM勺容量为()。100KHZ,欲将存放在该寄存器中的数左移 )时间。(C

5、)100 卩 S (D)800ms(A)64000 位(B)13KX8 位 (C) 8KX8 位 (D)8K 位10. 某移位寄存器的时钟脉冲频率为8位,完成该操作需要(三、判断题(每题 1分, 案填在下面的方格内)(A)10 卩 S (B)80 卩 S共10分,正确的用 T表示,错误的用 F表示,请将答题号12345678910答案1. 模拟信号是时间或数值上的连续函数,如热电偶的电压输出。2. 异或运算关系,当两输入相等时,其输出为0。3. 同一个逻辑函数的各种表示方法间可以相互转换。4. 三态门的输出端可能出现三种状态:高电平、低电平和高阻。5. 普通编码器和优先编码器在某一时刻都只能输

6、入一个编码信号。6. 数据选择器除用作多路开关外,还可以产生逻辑函数。7. RS触发器的特性方程有约束条件,其它的触发器也同样要有。8. 时序电路包含组合电路和存储电路两部分,存储电路是必不可少的。9. 计数器不仅能对时钟脉冲计数,还可用于分频、定时和数字运算等。10. 矩形脉冲的宽度是脉冲电压的最大变化幅度。四、化简题(每小题 5分,共10分)1.用代数法化简逻辑函数 Y = AC(CD + AB) + BC(B +AD +CE)2.用卡诺图化简逻辑函数 Y = AB + BC + AC12五、分析图3所示组合逻辑电路的逻辑功能。(10 分)图3六、写出下图所示电路输出丫勺、丫2的逻辑函数式。(8分)VMABC七、试利用两个集成十进制同步加法计数器74160构成一个二十九进制的计数器,用异步清零端CR归零,简要说明设计思路,并在图中连线。(6 分)CoCT74160CTp74160CP3CTiCTpCPCoDippjD1 D Dj八、图6所示电路,CP

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论