


全文预览已结束
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
快速响应FSK控制环路系统的模拟前端发布时间:2007年2月3日 点击次数:61 来源:Maxim 作者: 本文给出了快速响应fsk控制环路模拟前端的详细设计方案。用两片max176 adc分别量化两个输入通道并控制fsk调制器的pll。这一独特、简单的结构将电路尺寸和环路延迟时间降至最小,从而得到一个简单的fsk调制器。文中介绍了部份经过测试的基本控制回路。 控制回路基础fsk控制回路的模拟前端包括三个主要部件:adc、锁相环(pll)、压控振荡器(vco) (图1)。adc对输入信号进行数字化处理并控制pll。pll锁定频率并稳定vco ,vco针对给定电压输出一个特定频率。总而言之,这些电路将某一模拟电压转换成一个调制频率。fsk是一种结构简单且响应速度快的调制方案。 原理图设计及器件选型图2为模拟前端的结构框图和主要组件,该设计中的adc有两个功能:数字化输入信号、利用adc输出控制pll。这种方法可减少元器件数目,缩小环路延迟时间,从而简化设计。这里,输入信号通过两个12 位adc max176进行数字化处理。使用adc控制pll时需要正确选择pll,并不是所有pll都适合该设计。这里选用motorola的mc145151 pll,因为该器件允许以并行方式装载控制数据。mc145151也工作在设计频率范围内:12.0mhz至12.5mhz。选择1mhz晶振用于mc145151 pll,divide-by-r配置为000 (divide-by-8)。得到的pll步长是125khz (1mhz / 8 = 125khz)。pll 的divide-by-n设置为00000001100xxx。divide-by-n设置为5个数值中的一个(最后三位由adc的数字输出设置)。得到的5个数值是96、97、98、99和100。 本设计使用minicircuits pos-25 vco,因为它在12.0mhz至12.5mhz范围内保持线性。另外,四路双输入与非门ic (74hc00)和双路4位计数器(74hc393)为adc增加时序逻辑,将max176配置为连续转换状态。8位移位寄存器(74hc595)用来移出并行格式的adc数据。带缓冲的可调比例、3位r2r dac可缩短锁定时间,并放宽锁相环对滤波器指标要求。用r2r梯形结构实现分立的3位dac,dac的标称输出对进入vco的电压进行微调。求和放大器(max474)用来对三个电压求和,分别是: 3位r2r dac的输出,该输出被调整至由adc输出设置的微调电压,并与粗调电压相加。这一过程使vco输入电压接近特定输出频率对应的电压。 粗调电压,该电压是预先设定好的,其值接近vco频率预先确定的电压。 相位检测电压,该电压由锁相环设置,并与微调和粗调电压相加。其目的是调整最终电压以将vco锁定到指定频率。 用三个电压之和(而不是仅仅依靠相位检测器输出)设置vco,将大大减小pll锁定时间。当两个adc对接踵而来的信号进行数字化时,它们的组合串行输出可能是四个值当中的一个。输入adc的eoc信号用来表示一个新的12位字的起点。从而得到以下五种可能的位配置(并得到五种除法值):1xx - 或除以100或更大的数,适合vco输出频率大于12.5mhz (增量为1mhz / 8 = 125khz,125khz x 100 = 12.5mhz)000 - 或除以96,适合vco输出频率为12.0mhz (增量为1mhz / 8 = 125khz,125khz x 96 = 12.0mhz)001 - 或除以97,适合vco输出频率为12.125mhz (增量为1mhz / 8 = 125khz,125khz x 97 = 12.125mhz)010和011时重复这一方法。如果知道是哪个adc中的哪一位,可以很容易地确定对应于位格式的频率。使用max176时,eoc信号的上升沿表明下个时钟周期输出将出现一个新字。接收fsk数据时,必须进行适当的解码。adc选择依据adc的选择取决于几个具体设计参数。针对本设计而言,被数字化的信号其带宽相对较低(不到5khz)。选择12位adc 如max176时,采样速率为250ksps或更高,留下很大的信号余量。这里对非线性指标要求不太精确,低功耗特性有助于便携式应用;然而该设计适合连续转换。由于不需要微型控制器,因此简化了adc接口。许多新型adc提供了可降低功耗、节省空间,并简化微型控制器接口的方案。max1286便是具备这些特点的adc,这一双通道12位adc采用8引脚sot23封装。 控制逻辑电路需要串行输出adc,但是,如果带有其它逻辑电路,如并行-串行移位寄存器,那么也可以使用并行输出adc。满足设计要求,具备更高采样率的adc是max1304,它是高速、12位、多路、同时采样adc,并行输出。 为实现精确测量,可以使用分辨率更高的sar adc,如max1069 (14位)或max1169 (16位)。这些多路adc具有较高的直流精度(1 lsb的inl和dnl)、较大的动态范围(90db的snr),以及可选的i2c、spi或并行接口。 为进行原型设计和基本验证,本设计使用了两片max176 adc。max176采用dip封装,易于在面包板上测试。adc包括内部采样/保持电路,0.4s 采集时间、内部基准、3.5s (最大)转换时间以及低至148mw的功耗。总结该设计开发了一个硬件连接的fsk控制回路,工作在连续模式下,以有限的延迟时间发送低频带数据
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 吉林一中2025年高三5月(三模)英语试题含解析
- 四川省成都外国语高级中学2025年高三全州仿真考试历史试题含解析
- 长岭县2025年数学五下期末联考试题含答案
- 江苏建筑职业技术学院《阿拉伯社会》2023-2024学年第二学期期末试卷
- 江苏省苏州市常熟市2025年高三下学期模块考试英语试题含解析
- 上海交通大学《现代汉语专业》2023-2024学年第一学期期末试卷
- 四川文化产业职业学院《诊断学基础实验》2023-2024学年第一学期期末试卷
- 内河船舶安全检查简要概述
- 环境污染案例分析与实践考核试卷
- 内河船舶货运市场调研与预测方法考核试卷
- 山东省高中名校2025届高三4月校际联合检测大联考物理试题及答案
- 蔬菜配送合伙协议书
- 2025年精美礼盒销售合同模板
- 2025年贵州省旅游产业发展集团有限公司招聘笔试参考题库含答案解析
- 浙江省台州市和合联盟2023-2024学年八年级下学期期中考试数学试题(含答案)
- 蒙古语中的时间表达方式研究论文
- 输电线路铁塔基础强度加固方案
- 食品过敏原控制培训资料
- 《图像识别技术及其应用》课件
- 2025年小学生三年级语文家长会标准课件
- 4.2 明确概念的方法 课件-2高中政治统编版选择性必修三逻辑与思维-1
评论
0/150
提交评论