实验4 触发器及其应用.doc_第1页
实验4 触发器及其应用.doc_第2页
实验4 触发器及其应用.doc_第3页
实验4 触发器及其应用.doc_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验八 触发器及其应用一、实验目的1、掌握基本RS、JK、D和T触发器的逻辑功能 2、掌握集成触发器的逻辑功能及使用方法3、熟悉触发器之间相互转换的方法二、实验原理触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。 1、基本RS触发器 表81 输 入输 出Qn+1n+10110100111Qnn00 2、JK触发器 JK触发器的状态方程为Qn+1 JnQn 图82 74LS112双JK触发器引脚排列及逻辑符号 3、D触发器 状态方程为Qn+1Dn 图83 为双D 74LS74的引脚排列及逻辑符号。图83 74LS74引脚排列及逻辑符号三、实验设备与器件 1、5V直流电源 2、双踪示波器 3、连续脉冲源 4、单次脉冲源 5、逻辑电平开关 6、逻辑电平显示器 7、74LS112(或CC4027) 74LS00(或CC4011) 74LS74(或CC4013)四、实验内容1、测试基本RS触发器的逻辑功能按图81,用两个与非门组成基本RS触发器,输入端、接逻辑开关的输出插口,输出端 Q、接逻辑电平显示输入插口,按表87要求测试,记录之。表87Q1100110101002、测试双JK触发器74LS112逻辑功能 (1) 测试D 、D的复位、置位功能 (2) 测试JK触发器的逻辑功能 (3) 将JK触发器的J、K端连在一起,构成T触发器。在CP端输入1HZ连续脉冲,观察Q端的变化。在CP端输入1KHZ连续脉冲,用双踪示波器观察CP、Q、端波形,注意相位关系,描绘之。 表88JKCPQn1Qn0Qn10 001100 101101 001101 10110 3、测试双D触发器74LS74的逻辑功能 (1) 测试D 、D的复位、置位功能 (2) 测试D触发器的逻辑功能按表89要求进行测试,并观察触发器状态更新是否发生在CP脉冲的上升沿(即由01),记录之。表89DCPQn1Qn0Qn1001101011

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论