8225A芯片实现实时闹钟信息工程专业单片机课程设计报告.doc_第1页
8225A芯片实现实时闹钟信息工程专业单片机课程设计报告.doc_第2页
8225A芯片实现实时闹钟信息工程专业单片机课程设计报告.doc_第3页
8225A芯片实现实时闹钟信息工程专业单片机课程设计报告.doc_第4页
8225A芯片实现实时闹钟信息工程专业单片机课程设计报告.doc_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

华东交通大学信息工程专业单片机课程设计报告目录 目录i摘要ii第一章 设计要求11.1课程设计项目名称11.2项目设计目的及技术要求1第二章 总体方案22.2硬件电路设计22.2.1单片机最小系统电路22.2.2复位电路52.2.3 8255可编程并行i/o口接口芯片62.2.4蜂鸣器的工作原理82.3软件设计92.3.1时间调节原理框图92.3.2主程序流程图10第三章 总结11第四章 参考文献12附录13一、仿真图:13二、程序清单:13 摘要20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。 数字钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。由于数字集成电路技术的发展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、携带方便等优点,它还用于计时、自动报时及自动控制等各个领域。尽管目前市场上已有现成的数字钟集成电路芯片出售,价格便宜、使用也方便,但鉴于数字钟电路的基本组成包含了数字电路的主要组成部分,因此进行数字钟的设计是必要的,研究数字钟及扩大其应用,有着非常现实的意义。单片机数字时钟就是其中的一款设计。它具有编程灵活,便于电子钟功能的扩充,即可用该电子钟发出各种控制信号,精确度高等特点,同时可以用该电子钟发出各种控制信号。单片机数字钟是单片机为核心。时钟,本设计是以单片机at89s52配备led数码显示管,数字钟采用24小时制方式显示时间,带有年月日、秒表和闹钟功能。本设计打算采用蜂鸣器做提醒,因没有蜂鸣器所以采用闪灯来提醒。使人不仅仅是通过视觉来感受单片机数字钟带来的方便。而51系列单片机是各单片机中最为典型和最有代表性的一种,通过本次课程设计进一步对单片机学习和应用,从而更熟悉单片机的原理和相关设计并提高了开发软、硬件的能力。本设计主要设计一个基于80c51单片机的电子时钟,并在led上显示相应的时间,通过两个控制键和44键盘来实现时间的调节功能。应用proteus软件实现单片机数字时钟系统的设计与仿真。 关键词:单片机 80c51 数字时钟 汇编语言 c语言ii第一章 设计要求课程设计是工科学生十分重要的实践教学环节,通过课程设计,培养学生综合运用先修课程的理论知识和专业技能,解决工程领域某一方面实际问题的能力。课程设计报告是科学论文写作的基础,不仅可以培养和训练学生的逻辑归纳能力、综合分析能力和文字表达能力,也是规范课程设计教学要求、反映课程设计教学水平的重要依据。为了加强课程设计教学管理,提高课程设计教学质量,特拟定如下基本要求。1. 课程设计教学一般可分为设计项目的选题、项目设计方案论证、项目设计结果分析、答辩等4个环节,每个环节都应有一定的考核要求和考核成绩。2. 课程设计项目的选题要符合本课程设计教学大纲的要求,该项目应能突出学生实践能力、设计能力和创新能力的培养;该项目有一定的实用性,且学生通过努力在规定的时间内是可以完成的。3. 项目设计方案论证主要包括可行性设计方案论证、从可行性方案中确定最佳方案,实施最佳方案的软件程序、硬件电路原理图和pcb图。项目设计方案论证内容记录于课程设计报告书第三项中,项目设计方案论证主要考核设计方案的正确性、可行性和创新性,考核成绩占30%左右。4. 项目设计结果分析主要包括项目设计与制作结果的工艺水平,项目测试性能指标的正确性和完整性,项目测试中出现故障或错误原因的分析和处理方法。5. 学生在课程设计过程中应认真阅读与本课程设计项目相关的文献,培养自己的阅读兴趣和习惯,借以启发自己的思维,提高综合分和理解能力。6. 答辩是课程设计中十分重要的环节,由课程设计指导教师向答辩学生提出23个问题,通过答辩可进一步了解学生对课程设计中理论知识和实际技能掌握的程度,以及对问题的理解、分析和判断能力。7.学生应在课程设计周内认真参加项目设计的各个环节,按时完成课程设计报告书交给课程设计指导教师评阅。8. 课程设计报告书是实践教学水平评估的重要资料,应按课程、班级集成存档交实验室统一管理。 1.1课程设计项目名称 实时时钟显示电路设计 1.2项目设计目的及技术要求 1.最小单片机系统:其作用是和外围的时钟芯片通信,并控制数据传输过程,采集时间信息并予以处理; 2.8255可编程并行i/o口接口芯片:它是本设计的核心模块,由它提供实时的日历时钟信息;3.led数码管显示模块:此模块用于实时时钟信息显示;程序部分包括单片机和8255a芯片的接口程序(实现单片机和8255a之间的数据传输过程)以及液晶显示程序。第二章 总体方案2.1方案开发的基本要求 采用led数码管动态扫描,led数码管实际上是由七个发光管组成8字形构成的,加上小数点就是8个。这些段分别由字母a,b,c,d,e,f,g,dp来表示。当数码管特定的段加上电压后,这些特定的段就会发亮,以形成我们眼精看到字样了。led数码管价格适中,对于显示数字最合适,而且采用动态扫描法与单片机连接时,占用的单片机口线少。led数码管要正常显示,就要用驱动电路来驱动数码管的各个段码,从而显示出我们要的数位,因此根据led数码管的驱动方式的不同,可以分为静态式和动态式两类,最佳方案是采用led数码管动态扫描显示。 2.2硬件电路设计按照系统设计功能的要求,电路系统构成框图如图1所示。主控芯片使用52系列at89s52单片机。led数码管 单片机89c52复位电路键盘控制电路 8255a芯片 图1实时时钟电路系统构成框图2.2.1单片机最小系统电路单片机最小系统是最小的单片机系统,没有市场上买的有那么多功能。通过自己喜欢的作用来扩展电路板。电路简单,这个电路通过扩展时钟电路,数码管显示电路来实现实时时钟电路显示。 单片机最小系统电路图 图3 at89c52芯片引脚89c52是intel公司mcs-51系列单片机中基本的产品,它采用atmel公司可靠的cmos工艺技术制造的高性能8位单片机,属于标准的mcs-51的hcmos产品。它结合了cmos的高速和高密度技术及cmos的低功耗特征,它基于标准的mcs-51单片机体系结构和指令系统,属于89c51增强型单片机版本,集成了时钟输出和向上或向下计数器等更多的功能,适合于类似马达控制等应用场合。89c52内置8位中央处理单元、256字节内部数据存储器ram、8k片内程序存储器(rom)32个双向输入/输出(i/o)口、3个16位定时/计数器和5个两级中断结构,一个全双工串行通信口,片内时钟振荡电路。此外,89c52还可工作于低功耗模式,可通过两种软件选择空闲和掉电模式。在空闲模式下冻结cpu而ram定时器、串行口和中断系统维持其功能。掉电模式下,保存ram数据,时钟振荡停止,同时停止芯片内其它功能。89c52有pdip(40pin)和plcc(44pin)两种封装形式。 管脚说明: vcc:供电电压。 gnd:接地。p0口:p0口为一个8位漏级开路双向i/o口,每脚可吸收8个ttl门电流。当p0口的管脚第一次写“1”时,被定义为高阻输入。p0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在fiash编程时,p0 口作为原码输入口,当fiash进行校验时,p0输出原码,此时p0外部必须被拉高。p1口:p1口是一个内部提供上拉电阻的8位双向i/o口,p1口缓冲器能接收输出4个ttl门电流。p1口管脚写入“1”后,被内部上拉为高,可用作输入,p1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在flash编程和校验时,p1口作为第八位地址接收。p2口:p2口为一个内部上拉电阻的8位双向i/o口,p2口缓冲器可接收,输出4个ttl门电流,当p2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,p2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。p2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,p2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,p2口输出其特殊功能寄存器的内容。p2口在flash编程和校验时接收高八位地址信号和控制信号。p3口:p3口管脚是8个带内部上拉电阻的双向i/o口,可接收输出4个ttl门电流。当p3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,p3口将输出电流(ill)这是由于上拉的缘故。p3口作为at89c51的一些特殊功能口,管脚 备选功能p3.0 rxd(串行输入口)p3.1 txd(串行输出口)p3.2 /int0(外部中断0)p3.3 /int1(外部中断1)p3.4 t0(计时器0外部输入)p3.5 t1(计时器1外部输入)p3.6 /wr(外部数据存储器写选通)p3.7 /rd(外部数据存储器读选通)rst:复位输入。当振荡器复位器件时,要保持rst脚两个机器周期的高电平时间。ale/prog:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在flash编程期间,此引脚用于输入编程脉冲。在平时,ale端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要注意的是:每当用作外部数据存储器时,将跳过一个ale脉冲。如想禁止ale的输出可在sfr8eh地址上置0。此时, ale只有在执行movx,movc指令是ale才起用。另外,该引脚被略微拉高。如果微处理器在外部执行状态ale禁止,置位无效。/psen:外部程序存储器的选通信号。在由外部程序存储器取指期间,每个机器周期两/psen有效。但在访问外部数据存储器时,这两次有效的/psen信号将不出现。/ea / vpp:当/ea保持低电平时,则在此期间外部程序存储器(0000h-ffffh),不管是否有内部程序存储器。注意加密方式1时,/ea将内部锁定为reset;当/ea端保持高电平时,此间内部程序存储器。在flash编程期间,此引脚也用于施加12v编程电源(vpp)。xtal1:反向振荡放大器的输入及内部时钟工作电路的输入。xtal2:来自反向振荡器的输出。 2.2.2复位电路 rst复位输入端。 当振荡器运行时,在该引脚上出现两个机器周期的高电平将使单片机复位。 89c52单片机的最小系统,包括晶振电路,复位电路,确保系统的控制部分。p0端口用作地址/数据复用总线ad07,和日历时钟芯片相连。p1端口用作数码管的段码接口,由于本设计的显示不会出现小数点,因此只使用了a、b、c、d、e、f、g,而没有使用dp(小数点)段。p2端口的p2.1p2.4作为数码管的位码接口,它们需要通过4-16译码电路以及驱动电路来控制13位数码管的位码选择。p2端口的p2.0在反相之后为日历时钟芯片提供片选信号,需要反相是因为该片选信号为低电平有效。单片机的p3.7(/rd)、p3.6(/wr)引脚和日历时钟芯片的读、写引脚直接相连,它们均为低电平有效。 高低电位复位电路 2.2.3 8255可编程并行i/o口接口芯片 8255是intel公司生产的可编程并行i/o接口芯片,有3个8位并行i/o口。具有3个通道3种工作方式的可编程并行接口芯片(40引脚)。 其各口功能可由软件选择,使用灵活,通用性强。8255可作为单片机与多种外设连接时的中间接口电路。 8255作为主机与外设的连接芯片,必须提供与主机相连的3个总线接口,即数据线、地址线、控制线接口。同时必须具有与外设连接的接口a、b、c口。由于8255可编程,所以必须具有逻辑控制部分,因而8255内部结构分为3个部分:与cpu连接部分、与外设连接部分、控制部分。 特性 1.一个并行输入/输出的lsi芯片,多功能的i/o器件,可作为cpu总线与外围的接口。 2.具有24个可编程设置的i/o口,即3组8位的i/o口,分别为pa口、pb口和pc口。它们又可分为两组12位的i/o口:a组包括a口及c口(高4位,pc4pc7),b组包括b口及c口(低4位,pc0pc3)。a组可设置为基本的i/o口,闪控(strobe)的i/o闪控式,双向i/o三种模式;b组只能设置为基本i/o或闪控式i/o两种模式,而这些操作模式完全由控制寄存器的控制字决定. 引脚说明 reset:复位输入线,当该输入端处于高电平时,所有内部寄存器(包括控制寄存器)均被清除,所有i/o口均被置成输入方式。 cs:芯片选择信号线,当这个输入引脚为低电平时,即cs =0时,表示芯片被选中,允许8255与cpu进行通讯;cs =1时,8255无法与cpu做数据传输。 rd:读信号线,当这个输入引脚为低电平时,即rd=0且cs=0时,允许8255通过数据总线向cpu发送数据或状态信息,即cpu从8255读取信息或数据。wr:写入信号,当这个输入引脚为低电平时,即wr=0且cs=0时,允许cpu将数据或控制字写入8255。 d0d7:三态双向数据总线,8255与cpu数据传送的通道,当cpu 执行输入输出指令时,通过它实现8位数据的读/写操作,控制字和状态信息也通过数据总线传送。 pa0pa7:端口a输入输出线,一个8位的数据输出锁存器/缓冲器,一个8位的数据输入锁存器。 pb0pb7:端口b输入输出线,一个8位的i/o锁存器,一个8位的输入输出缓冲器。 pc0pc7:端口c输入输出线,一个8位的数据输出锁存器/缓冲器, 一个8位的数据输入缓冲器。端口c可以通过工作方式设定而分成2个4位的端口, 每个4位的端口包含一个4位的锁存器,分别与端口a和端口b配合使用,可作为控制信号输出或状态信号输入端口。 a1,a0:地址选择线,用来选择8255的pa口,pb口,pc口和控制寄存器。 当a1=0, a0=0时,pa口被选择; 当a1=0, a0=1时,pb口被选择; 当a1=1, a0=0时,pc口被选择; 当a1=1. a0=1时,控制寄存器被选择。 2.2.4蜂鸣器的工作原理 如图所示,蜂鸣器的正极接到vcc(5v)电源上面,蜂鸣器的负极接到三极管的发射极e,三极管的基级b经过限流电阻r1后由单片机的p3.7引脚控制,当p3.7输出高电平时,三极管t1截止,没有电流流过线圈,蜂鸣器不发声;当p3.7输出低电平时,三极管导通,这样蜂鸣器的电流形成回路,发出声音。因此,我们可以通过程序控制p3.7脚的电平来使蜂鸣器发出声音和关闭。 2.3软件设计 2.3.1时间调节原理框图2.3.2主程序流程图 第三章 总结硬件设计单片机at89c52,它是一种带4k字节闪存可编程可擦除只读存储器的低电压,高性能cmos8位微处理器。单片机是很容易受干扰的控制器,当采用外部晶振时,应尽量让其靠近单片机减少对其干扰,防止程序乱飞现象。软件设计中要完成键值处理,定时中断,延时,键盘扫描,显示等功能。合理利用可以减少cpu利用资源,具有执行效率高等优点。我想这是一次意志的磨练,是对我实际能力的一次提升,也会对我未来的学习和工作有很大的帮助。在设计的过程中遇到困难我就及时和我的指导老师联系,在老师的帮助下,困难一个一个解决掉,设计也慢慢成型。这次设计的过程是一次再学习,再提高的过程。本次让我们体味到设计电路、连接电路、调测电路过程中的乐苦与甜。设计是我们将来必需的技能,这次实习恰恰给我们提供了一个应用自己所学知识的机会,从到图书馆查找资料到对电路的设计对电路的调试再到最后电路的成型,都对我所学的知识进行了检验。同时在设计的过程中,遇到了一些以前没有见到过的元件,但是通过查找资料来学习这些元件的功能和使用。制作过程是一个考验人耐心的过程,不能有丝毫的急躁,马虎,对电路的调试要一步一步来,不能急躁,因为是在电脑上调试,比较慢,又要求我们有一个比较正确的调试方法,像把频率调准等等。这又要我们要灵活处理,在不影响试验的前提下可以加快进度。合理的分配时间。在设计控制电路的时候,我们可以连接显示和时钟电路,这样就加快了完成的进度。最重要的是要熟练地掌握课本上的知识,这样才能对试验中出现的问题进行分析解决。 第四章 参考文献【1】单片机原理与嵌入式系统设计:原理、应用、proteus仿真、实验设计/张齐,朱宁西,毕盛编著。北京:电子工业出版社,2011【2】李希文.电子测量技术 西安电子科技大学出版社 2008【3】朱善君等.单片机接口技术与应用。北京:清华大学出版社,2005【4】马忠梅等.单片机的c语言应用设计。北京:北京航空航天大学出版社,1999【5】周润景等.proteus入门实用教程。北京:机械工业出版社,2007【6】朱清慧等.proteus教程-电子线路设计、制版与仿真。北京:清华大学出版社,2008【7】张齐.单片机应用系统设计技术-基于c51的proteus仿真。北京:电子工业出版社,2009【8】谭浩强.c+程序设计.北京:清华大学出版社.2011.【9】邱关源.电路(第五版).北京:高等教育出版社.2006. 附录一、仿真图:二、程序清单: #include#include#define pa xbyte0x0000#define pb xbyte0x2000#define pc xbyte0x4000#define cmd xbyte0x6000sbit up=p10;sbit down=p11;sbit fmq=p13;bit flag_tr=0;unsigned char flag_set=0,shi=0,fen=0,miao=0,temp=0,i;unsigned

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论