4数字电子基础-组合逻辑电路.ppt_第1页
4数字电子基础-组合逻辑电路.ppt_第2页
4数字电子基础-组合逻辑电路.ppt_第3页
4数字电子基础-组合逻辑电路.ppt_第4页
4数字电子基础-组合逻辑电路.ppt_第5页
已阅读5页,还剩47页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、,本章内容,组合逻辑电路的分析与设计,常用中规模集成电路,南京大学金陵学院肇莹,组合逻辑电路,组合逻辑电路的分析,组合逻辑电路设计,组合逻辑电路设计,设计一个3位奇偶校验电路,当输入变量中有奇数个“1”时,输出为 “1”, 否则,输出为“0”.用与非门来实现。,组合逻辑电路设计,组合逻辑电路设计,组合逻辑电路设计,组合逻辑电路设计,组合逻辑电路设计,译码器,用二极管组成的译码器,译码器,3-to-8 译码器 74LS138,G1,A,B,C,Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7,74x138,15,14,13,12,11,10,9,7,6,4,5,1,2,3,Pin-8 is GND

2、 Pin-16 is VCC,译码器,译码器,4线-16线译码器,译码器的应用,当译码器在工作状态下,译码器的应用,例,二十进制译码器,74LS42,七段显示译码器,BS201A,灭零输入端 :,灭灯输入/灭零输出 :,74x48,A3,A2,A1,A0,七段显示译码器,灯测试端 :,七段显示译码器,七段显示译码器,编码器,优先权编码器74x148,16线-4线 编码器,Request 15,Request 14,Request 13,Request 12,Request 11,Request 10,Request 9,Request 8,Request 7,Request 6,Request

3、 5,Request 4,Request 3,Request 2,Request 1,Request 0,&,&,&,A3,A2,A1,A0,数据选择器,74x153,数据选择器,数据选择器的扩展,数据选择器的应用,用数据选择器来实现逻辑函数,试用4选1数据选择器来实现,数值比较器,1位数值比较器,数值比较器 (74x85),数值比较器 (74x85),数值比较器(74x85),注意: 当只比较两个四位二进制数时,,例:,数值比较器 (CC14585),数值比较器 (CC14585),半加器,全加器,全加器的真值表,?,Cin 是进位输入信号,Cout 是进位输出信号,全加器,全加器,如何设计 4-bit全加器?,超前进位加法器,对于四位二进制数的加法,,74x283,74x283,如何实现8位二进制数的加法?,组合逻辑电路中的竞争冒险现象,假设X=Y=1,组合逻辑电路中的竞争冒险现象,消除竞争冒险现象的方法,存在0型冒险,消除竞争冒险现象的方法,存在0型冒险,组合逻辑电路设计,设计一个组合逻辑电路,实现两个一位二进制数的加法和减法运算。 用门电路实现; 用3-to-8译码器实现,组合逻辑电路设计,组合逻辑电路设计,组合逻辑电路设计,例:设计一个函数发生器电路,它的功能表如下表所示,要求:,组合逻辑电路设计,(1)用卡诺图法写出函数Y的最简与或表达式;

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论