一基本RS触发器一由与非门组成的基本RS触发器课件_第1页
一基本RS触发器一由与非门组成的基本RS触发器课件_第2页
一基本RS触发器一由与非门组成的基本RS触发器课件_第3页
一基本RS触发器一由与非门组成的基本RS触发器课件_第4页
一基本RS触发器一由与非门组成的基本RS触发器课件_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、基本

RS触发器

(一)由与非门组成的基本

RS触发器1.电路结构及逻辑符号QQSDRDG1G2QQSDRDSRSDRDQQQ=1,Q=0时,称为触发器的1状态,记为Q=1;Q=0,Q=1时,称为触发器的0状态,记为Q=0。RDSD置0端,也称复位端。

R即Reset置1端,也称置位端。

S即SetBasicFlip-Flop信号输入端互补输出端,正常工作时,它们的输出

状态相反。低电平有效工作原理QQSDRDG1G211011000SDRD

功能说明输入QQ输出2.工作原理及逻辑功能011110触发器被置0

触发器置0102.工作原理及逻辑功能QQSDRDG1G211011000SDRD功能说明输入QQ输出100111触发器被置1

触发器置010

触发器置1012.工作原理及逻辑功能QQSDRDG1G211011000SDRD

功能说明输入QQ输出11

触发器置010

触发器置101

触发器保持原状态不变不变&&G1门输出G2门输出2.工作原理及逻辑功能QQSDRDG1G2

输出状态不定(禁用)不定11011000SDRD功能说明输入QQ输出

触发器置010

触发器置101

触发器保持原状态不变不变0011输出既非0状态,也非1状态。当RD和

SD同时由0变1时,输出状态可能为0,也可能为1,即输出状态不定。因此,这种情况禁用。3.逻辑功能的特性表描述次态现态指触发器在输入信号变化前的状态,用Qn

表示。指触发器在输入信号变化后的状态,用Qn+1表示。触发器次态与输入信号和电路原有状态之间关系的真值表。00001×触发器状态不定0×1010100触发器置000101101触发器置1111110011触发器保持原状态不变说明Qn+1QnSDRD基本RS触发器特性表的简化表示Qn11101010不定00Qn+1SDRD与非门组成的基本RS触发器特性表

置0端RD和置1端SD低电平有效。禁用RD=SD=0。称约束条件注意波形分析举例解:[例]设下图中触发器初始状态为

0,试对应输入波形画出

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论