计算机组成原理(山东科技大学)知到智慧树章节测试课后答案2024年秋山东科技大学_第1页
计算机组成原理(山东科技大学)知到智慧树章节测试课后答案2024年秋山东科技大学_第2页
计算机组成原理(山东科技大学)知到智慧树章节测试课后答案2024年秋山东科技大学_第3页
计算机组成原理(山东科技大学)知到智慧树章节测试课后答案2024年秋山东科技大学_第4页
计算机组成原理(山东科技大学)知到智慧树章节测试课后答案2024年秋山东科技大学_第5页
已阅读5页,还剩21页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机组成原理(山东科技大学)知到智慧树章节测试课后答案2024年秋山东科技大学第一章单元测试

下列描述中,

是正确的

A:所有的数据运算都在CPU的控制器中完成B:所有答案都正确C:控制器能理解、解释并执行所有的指令及存储结果D:一台计算机包括输入、输出、控制、存储及算术逻辑运算五个部件

答案:一台计算机包括输入、输出、控制、存储及算术逻辑运算五个部件电子计算机的算术/逻辑单元、控制单元及主存储器合称为

A:CPUB:主机C:ALUD:UP

答案:主机有些计算机将一部分软件永恒地存于只读存储器中,称之为

A:软件B:固件C:硬件D:辅助存储器

答案:固件计算机中有关ALU的描述,

是正确的

A:其余答案都不对B:能存放运算结果C:只做算术运算,不做逻辑运算D:只做加法

答案:其余答案都不对完整的计算机系统应包括

A:配套的硬件设备和软件系统B:外部设备和主机C:运算器、存储器、控制器

D:主机和实用程序

答案:配套的硬件设备和软件系统计算机系统的层次化结构包括

(第零级)、

(第一级)、

(第二级)、

(第三级)、

(第四级)

A:机器语言机器、微指令系统、汇编语言机器、操作系统机器、高级语言机器B:微指令系统、机器语言机器、汇编语言机器、高级语言机器、操作系统机器C:机器语言机器、微指令系统、操作系统机器、汇编语言机器、高级语言机器D:微指令系统、机器语言机器、操作系统机器、汇编语言机器、高级语言机器

答案:微指令系统、机器语言机器、操作系统机器、汇编语言机器、高级语言机器冯诺依曼型计算机的核心思想是什么?

A:存储程序、程序控制B:程序和数据由二进制表示C:计算机由五大部分组成D:计算机以运算器为中心

答案:存储程序、程序控制一条指令的执行的完整过程为:

A:均不正确B:取指令--分析指令--执行指令C:取指令--执行指令--分析指令D:执行指令--分析指令--取指令

答案:取指令--分析指令--执行指令指令和数据均以二进制的形式存放在存储器中,计算机能不能区分它们。

A:不能B:不确定C:能

答案:能加法指令“ADDM”中ADD是指令的

A:寻址方式B:操作数C:操作码D:机器数

答案:操作码

第二章单元测试

总线上的信息传送方式分为串行和并行两种。

A:错B:对

答案:对总线可分为:

A:通信总线B:系统总线C:片内总线D:电源总线

答案:通信总线;系统总线;片内总线通信总线是指计算机与计算机或其他系统之间通信的信号线。

A:对B:错

答案:对总线的特性分为:

A:时间特性B:机械特性C:功能特性D:电气特性

答案:时间特性;机械特性;功能特性;电气特性总线的宽度通常指地址线的根数。

A:错B:对

答案:错总线的判优控制有两种,分别是集中式和分布式。

A:对B:错

答案:对总线通讯控制的目的是解决通讯双方的电平问题。

A:对B:错

答案:错总线传输周期分为:

A:传数阶段B:寻址阶段C:申请分配阶段D:结束阶段

答案:传数阶段;寻址阶段;申请分配阶段;结束阶段总线的通信方式分为:

A:半同步通信B:分离式通信C:同步通信D:异步通信

答案:半同步通信;分离式通信;同步通信;异步通信分离式通信的特点是:

A:其余都不对B:各模块准备数据时,不占用总线C:采用同步方式通信,不等对方回答D:各模块有权申请占用总线

答案:各模块准备数据时,不占用总线;采用同步方式通信,不等对方回答;各模块有权申请占用总线总线的作用是把需要通讯的各个部件连接起来,这说法是否正确?

A:错B:对

答案:对

第三章单元测试

和辅存相比,主存的特点是_____

A:其余都不对B:容量大,速度快,成本高C:容量小,速度快,成本低D:容量小,速度快,成本高

答案:容量小,速度快,成本高某一RAM芯片,其容量为128K×16位,除电源和接地端外,该芯片引出线的最少数目是

A:35B:24C:33D:25

答案:35下列叙述中

是正确的

A:主存可由RAM和ROM组成

B:其余都不对C:主存只能由BOM组成

D:主存只能由RAM组成

答案:主存可由RAM和ROM组成

下述说法中

是正确的

A:半导体RAM信息可读可写,且断电后仍能保待记忆

B:半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的

C:其余都不对D:半导体RAM是易失性RAM,而静态RAM只有在电源不掉电时,所存信息是不易失的

答案:半导体RAM是易失性RAM,而静态RAM只有在电源不掉电时,所存信息是不易失的

和动态MOS存储器相比,双极型半导体存储器的性能是

A:集成度高,存取周期快,位平均功耗少

B:集成度低,存取周期快,位平均功耗大

C:集成度高,存取周期快,位平均功耗大

D:其余都不对

答案:集成度低,存取周期快,位平均功耗大

在程序的执行过程中,Cache与主存的地址映射是由

A:其余都不对B:程序员调度的

C:操作系统来管理的

D:由硬件自动完成的

答案:由硬件自动完成的

在下列因素中,与Cache的命中率无关的是

A:Cache块的大小

B:Cache的容量

C:主存的存取时间

D:其余都不对

答案:主存的存取时间

Cache的地址映像中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作

A:全相联映像

B:直接映像

C:其余都不对D:组相联映像

答案:全相联映像

欲组成一个64K×16位的存储器,若选用32Kx8位的存储芯片,共需

片;若选用16K×1位的存储芯片,则需

片:若选用1Kx4位的存储芯片共需

片。

A:4,64,256

B:4,64,128C:其他都不正确

D:64,128,256

答案:4,64,12811、欲组成一个32K×8位的存储器,当分别选用1Kx4位,16K×1位,2K×8位的三种不同规格的存储芯片时,各需

片。

A:128,16,64B:64,16,16C:16,4,64

D:4,16,128

答案:64,16,16用1Kx4位的存储芯片组成容量为64K×8位的存储器,共需

片,若将这些芯片分装在几块板上,设每块板的容量为16K×8位,则该存储器所需的地址码总位数是

,其中

位用于选板,

位用于选片,

位用于存储芯片的片内地址

A:2,128,14,256,4B:14,128,2,4,16C:128,16,2,4,10D:14,128,2,16,64

答案:128,16,2,4,10主存可以和缓存、

、CPU交换信息,快速缓存可以和主存、

交换信息。

A:CPU,主存

B:其他都不正确C:CPU,辅存

D:辅存,CPU

答案:辅存,CPU

第四章单元测试

输入输出系统由I/O软件和I/O硬件组成。

A:对B:错

答案:对I/O设备的编址方式有统一编址和独立编址两种。

A:错B:对

答案:对I/O设备和主机之间的联系方式按传送方式分为:

A:同步B:并行C:异步D:串行

答案:并行;串行I/O与主机传送的三种方式中,CPU的工作效率最高的是DMA方式。

A:对B:错

答案:对总线连接方式的I/O接口电路由以下总线链接:

A:数据线B:命令线C:状态线D:设备选择线

答案:数据线;命令线;状态线;设备选择线中断服务程序要完成如下任务:

A:保护现场

B:中断返回C:中断服务D:恢复现场

答案:保护现场

;中断返回;中断服务;恢复现场DMA传送的过程是:

A:结束传输B:后处理C:预处理D:数据传送

答案:后处理;预处理;数据传送DMA接口类型分为选择型和多路型。

A:对B:错

答案:对DMA接口的功能是:

A:DMA传送结束时,给出操作完成信号B:处理总线控制权的转交C:向CPU申请DMA传送D:管理系统总线、控制数据传送E:确定数据传送的首地址和长度,修正传送过程中的数据地址和长度

答案:DMA传送结束时,给出操作完成信号;处理总线控制权的转交;向CPU申请DMA传送;管理系统总线、控制数据传送;确定数据传送的首地址和长度,修正传送过程中的数据地址和长度为什么要设置I/O接口?

A:实现数据缓冲达到速度匹配B:传送控制命令C:实现数据串-并格式转换

D:反映设备的状态E:实现设备的选择F:实现电平转换

答案:实现数据缓冲达到速度匹配;传送控制命令;实现数据串-并格式转换

;反映设备的状态;实现设备的选择;实现电平转换

第五章单元测试

8位二进制表示的无符号数范围是:

A:0~65535B:0~255C:0~256D:-127~+128

答案:0~255已知[x]原=1.1111,求

x

A:0.1111B:1.1111C:-0.1111D:+0.1111

答案:-0.1111已知[x]补=0.1101,求x

A:-0.1100B:+0.1101C:-0.1101D:1.0010

答案:+0.1101已知[x]补=1.1001,求x

A:1.1001B:0.0111C:-0.1001D:-0.0111

答案:-0.0111已知[x]反=1,1111,求x

A:0000B:0,0000C:-1111D:-0000

答案:-0000设A=0.0011,B=–0.0101,求[A+B]补

A:0.1110

B:0.1000C:1.1110D:-0.1110

答案:1.1110已知x=–0.1110,y=0.0101,求[x

·

y]原

A:+0.01000110B:+.01000110C:1.01000110D:.01000110

答案:1.01000110x=+0.0111,y=–0.1011,求[x·y]补

A:1.10110011B:-0.01001101C:-0.10110011D:-.10110011

答案:1.10110011设x=–0.1011,y=-0.1101,求[x/y]补

A:商+0.0111B:商0.1101C:商0.0111D:商+0.1101

答案:商0.1101下面有关浮点运算器的描述中,正确的是_______

A:浮点运算器可用两个松散连接的定点运算部件(阶码部件和尾数部件)来实现

B:阶码部件只进行加、减和比较操作

C:尾数部件只进行乘、除操作

D:阶码部件可实现加减、乘除四种运算

答案:浮点运算器可用两个松散连接的定点运算部件(阶码部件和尾数部件)来实现

;阶码部件只进行加、减和比较操作

第六章单元测试

操作数在寄存器中的寻址方式称为(

)寻址。

A:寄存器直接B:其余都不对C:寄存器间接D:直接

答案:寄存器直接寄存器间接寻址方式中,操作数在(

)中。

A:堆栈B:其余都不对C:通用寄存器D:主存单元

答案:主存单元基址寻址方式中,操作数的有效地址是(

A:程序计数器内容加上形式地址B:变址寄存器内容加上形式地址C:其余都不对D:基址寄存器内容加上形式地址(位移量)

答案:基址寄存器内容加上形式地址(位移量)

采用基址寻址可扩大寻址范围,且(

A:其余都不对B:基址寄存器内容由用户确定,在程序执行过程中不可变C:基址寄存器内容由操作系统确定,在程序执行过程中可变

D:基址寄存器内容由操作系统确定,在程序执行过程中不可变

答案:基址寄存器内容由操作系统确定,在程序执行过程中不可变堆栈寻址方式中,设A为累加器,SP为堆栈指针,Msp为SP指示的栈顶单元,如果进栈操作的动作顺序是(SP)-1—>SP,(A)—>Msp,那么出栈操作的动作顺序应为(

)。

A:(SP)+1—>SP,(Msp)—>AB:(Msp)—>A,(SP)+1—>SPC:(SP)-1—>SP,(Msp)—>AD:其余都不对

答案:(Msp)—>A,(SP)+1—>SP设变址寄存器为X,形式地址为D,某机具有先变址再间址的寻址方式,则这种寻址方式的有效地址为(

)。

A:EA=((X)+D)

B:EA=(X)+DC:其余都不对D:EA=(X)+(D)

答案:EA=((X)+D)

指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式可以实现(

)。

A:程序的无条件转移和浮动B:程序浮动C:程序的条件转移和无条件转移D:其余都不对

答案:程序的条件转移和无条件转移扩展操作码是(

A:操作码字段以外的辅助操作字段的代码B:其余都不对C:一种指令优化技术,即让操作码的长度随地址数的减少而增加,不同地址数的指令可以具有不同的操作码长度D:指令格式中不同字段设置的操作码

答案:一种指令优化技术,即让操作码的长度随地址数的减少而增加,不同地址数的指令可以具有不同的操作码长度在一地址格式的指令中,下列(

)是正确的。

A:仅有一个操作数,其地址由指令的地址码提供B:其余都不对C:一定有两个操作数,另一个是隐含的D:可能有一个操作数,也可能有两个操作数

答案:可能有一个操作数,也可能有两个操作数设机器字长为16位,存储器按字节编址,设PC当前值为1000H,当读取一条双字长指令后,PC值为(

)。

A:1001HB:其余都不对C:1004HD:1002H

答案:1004H二地址指令中,操作数的物理位置可安排在(

)。(本题是多选题)

A:两个寄存器B:一个主存单元和一个寄存器C:其余都不对D:两个主存单元

答案:两个寄存器;一个主存单元和一个寄存器;两个主存单元下列叙述中,(

)能反映CISC的特征。(多项选择)

A:各种指令都可以访存

B:采用优化编译技术C:丰富的寻址方式

D:指令字长固定E:只有LOAD/STORE指令可以访存F:控制器采用组合逻辑设计G:大多数指令需要多个时钟周期才能执行完成

答案:各种指令都可以访存

;丰富的寻址方式

;大多数指令需要多个时钟周期才能执行完成

第七章单元测试

下列说法中

是正确的

A:指令周期等于机器周期

B:其余都不对C:指令周期是机器周期的两倍

D:指令周期大于机器周期

答案:指令周期大于机器周期中断标志触发器用于

A:开放或关闭中断系统

B:向CPU发中断请求

C:其余都不对D:指示CPU是否进人中断周期

答案:指示CPU是否进人中断周期

向量中断是

A:外设提出中断

B:由硬件形成中断服务程序人口地址

C:由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

D:其余都不对

答案:由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

指令寄存器的位数取决于

A:指令字长

B:其余都不对C:存储器的容量

D:机器字长

答案:指令字长

程序计数器PC属于

A:其余都不对B:控制器

C:存储器

D:运算器

答案:控制器

RISC机器

A:CPU配备很少的通用寄存器

B:不一定采用流水技术

C:其余都不对D:一定采用流水技术

答案:一定采用流水技术

根据CPU访存的性质不同,可将CPU的工作周期分为:

A:执行周期B:中断周期C:取指周期D:简指周期

答案:执行周期;中断周期;取指周期;简指周期由编译程序将多条指令组合成一条指令,这种技术称做

A:其余都不对B:超长指令字技术

C:超流水线技术

D:超标量技术

答案:超长指令字技术

某机有四个中断源.优先顺序按1→2→3→4降序排列,若想将中断处理次序改为3→1→4→2,则1、2、3、4中断源对应的屏蔽字分别是___、___、____和_____。

A:

0100,1111

,0101,1101B:

1101,

0100

,1111

,0101C:其他都不对D:

1101,

0100

,0101,1111

答案:

1101,

0100

,1111

,0101计算机中存放当前指令地址的寄存器叫_____。在顺序执行程序时,若存储器按字节编址,而指令长度为32位,则每取出一条指令后,该寄存器自动加_____。当执行_____指令或______操作时,该寄存器接收新的地址。

A:程序计数器PC

,

4

,

转移

,

中断B:程序计数器PC

,

2

,

转移

,

中断C:堆栈计数器

,

4

,

转移

,

中断D:其他都不对

答案:程序计数器PC

,

4

,

转移

,

中断中断判优可通过___和

_____

实现,前者速度更快。

A:硬件排队

通道方式B:软件排队(编程),

硬件排队

C:其他都不对D:硬件排队

软件排队(编程)

答案:硬件排队

软件排队(编程)

第八章单元测试

CU发出的各种操作命令与指令有关,而且必须按一定的次序发出。()

A:对B:错

答案:对取指令周期的第一个微操作是PCMAR。()

A:错B:对

答案:对指令的操作码部分是CU的输入。()

A:错B:对

答案:对取指令周期的微操作有

1W。()

A:对B:错

答案:对一个时钟周期的时间就是一个节拍的时间。()

A:对B:错

答案:对LDAX指令和STAX指令的取指周期的微操作不同。()

A:对B:错

答案:错无条件转移指令JMPY执行阶段的微操作是AD(IR)PC。()

A:对B:错

答案:对机器的速度只和机器的主频有关,主频越快,机器的速度越快。()

A:错B:对

答案:错异步控制方式有严格的时钟同步。()

A:错B:对

答案:错一个机器周期内只能完成一个微操作。()

A:错B:对

答案:错间址周期包含微操作

MDRIR。(

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论