数字电子技术(第3版)邱寄帆 第4章习题答案_第1页
数字电子技术(第3版)邱寄帆 第4章习题答案_第2页
数字电子技术(第3版)邱寄帆 第4章习题答案_第3页
数字电子技术(第3版)邱寄帆 第4章习题答案_第4页
数字电子技术(第3版)邱寄帆 第4章习题答案_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

PAGEPAGE5思考题与习题4-1触发器的主要性能是什么?它有哪几种结构形式?其触发方式有什么不同?触发器是一种存储电路,具有记忆功能。在数字电路系统中起着重要作用。依据不同的标准,触发器可以划分为多种不同类型。从结构上来分,触发器分为基本触发器,时钟触发器,主从触发器以及边沿触发器。基本触发器为异步(或直接)触发,时钟触发器为CP电平触发,主从和边沿触发器为边沿触发。4-2试分别写出RS触发器、JK触发器、D触发器、T触发器和T′触发器的状态转换 表和特性方程。(略)4-3已知同步RS触发器的R、S、CP端的电压波形如图T4-3所示。试画出Q、端的 电压波形。假定触发器的初始状态为0。图T4-34-4设边沿JK触发器的初始状态为0,CP、J、K信号如图T4-4所示,试画出触发器 输出端Q、的波形。图T4-44-5电路如图T4-5(a)所示,输入波形如图T4-5(b)所示,试画出该电路输出端G的波形,设触发器的初始状态为0。图T5-2 4-6试画出图T4-6所示波形加在以下两种触发器上时,触发器输出Q的波形:下降沿触发的触发器上升沿触发的触发器图T4-64-7已知A、B为输入信号,试写出图T4-7所示各触发器的次态逻辑表达式。图T4-74-8设图T4-8所示中各TTL触发器的初始状态皆为0,试画出在CP信号作用下各触 发的输出端Q1-Q6的波形。图T4-84-9试对应画出图T4-9所示电路中Q1、Q2波形。(初始状态均为0)图T4-94-10一逻辑电路如图T4-10所示,试画出在CP作用下的波形。 (CT74LS139为2线—4线译码器。)图T4-104-11由边沿D触发器和边沿JK触发器组成图T4-11(a)所示的电路。输入如图(b)所 示的波形,试对应画出Q1、Q2的波形。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论