第5章-存-储-器电子教案_第1页
第5章-存-储-器电子教案_第2页
第5章-存-储-器电子教案_第3页
第5章-存-储-器电子教案_第4页
第5章-存-储-器电子教案_第5页
已阅读5页,还剩32页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第5章

存储器随机存储器(RAM)和只读存储器(ROM)半导体存储器(内存储器、一般采用MOS管)5.1随机存储器5.1.1静态随机存储器(SRAM)一、六管静态基本存储单元电路二、SRAM的内部组织6116逻辑符号2114逻辑符号按位扩充四、SRAM的外部组织按位扩充字节扩充5.1.2动态随机存储器(DRAM)一、单管静态基本存储单元电路2164逻辑符号二、DRAM的典型例子5.28086对存储器的读/写时序一读周期二写周期5.3只读存储器(ROM)5.3.1只读存储器的结构、特点和分类一掩摸ROM二可编程ROM(PROM)三紫外线可编程ROM(EPROM)四电可擦除PROM(EEPROM)5.3.2只读存储器典型产品举例5.4存储器地址译码方式及译码电路的设计5.4.1全地址译码方式(全译码选择方式)5.4.2部分地址译码方式和线选择方式线选法部分译码5.4.3存储器的地址译码电路一、专用译码电路的地址译码器二、ROM译码器5.5存储器与CPU的连接在存储器与CPU(系统总线)的连接时,应具体考虑如下几个实际问题:①根据系统要求选择哪一种合适的存储器芯片;②系统总线的负载能力是否满足要求;③采用何种存储器的地址译码方式,采用什么样的译码电路;④当存储器的速度跟不上CPU的工作速度时,如何设计等待电路,使存储器速度和CPU的速度相匹配。8088微处理器总线负载能力为:输出高电平电流—-400uA输出低电平电流—2mA允许负载电容(交流)—100PF。2764输入电流Iin=10uA输出电流Iout=10uA,直流负载要求。电容负载C=12PF(交流负载要求)。直流负载8088CPU挂接40片(400uA/10uA)。交流负载8088CPU挂接8片(100PF/12PF)。增加驱动器74LS244和74LS245。提高10倍,但增加20ns附加总线延时。5.5.1存储器芯片负载要求的计算5.5.2存储器的译码电路设计(略)5.5.3总线驱动器的使用5.5.4微处理器与慢速存储器的连接

存储器的图片例题1:

下图为8086存储器的部分电路接线图。问(1)M1的寻址范围=

?(2)M0的寻址范围=

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论