数字电路与逻辑设计知到智慧树章节测试课后答案2024年秋青岛大学_第1页
数字电路与逻辑设计知到智慧树章节测试课后答案2024年秋青岛大学_第2页
数字电路与逻辑设计知到智慧树章节测试课后答案2024年秋青岛大学_第3页
数字电路与逻辑设计知到智慧树章节测试课后答案2024年秋青岛大学_第4页
数字电路与逻辑设计知到智慧树章节测试课后答案2024年秋青岛大学_第5页
免费预览已结束,剩余6页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电路与逻辑设计知到智慧树章节测试课后答案2024年秋青岛大学第一章单元测试

表示一个三位十进制数至少需要()位二进制数。

A:8B:11C:10D:9

答案:10十进制数127.25对应二进制数为()。

A:111110.01B:1111111.01C:1100011.11D:1000000010

答案:1111111.01十进制数28.43的余3BCD码是()

A:01111101.10011000B:01101100.10000111C:00111000.01000011D:01011011.01110110

答案:01011011.01110110数字信号是在数值上和时间上都是不连续的,()是数字信号的典型代表

A:尖峰波B:矩形波C:三角波D:正弦波

答案:矩形波在数字电路和计算机中,只用()种符号来表示信息

A:4B:2C:3D:1

答案:2将二进制、八进制和十六进制数转换为十进制数的共同规则是()。

A:除以10看余数B:乘以十看向高位的进位C:按权展开

答案:按权展开以下关于格雷码的特点描述正确的是()

A:相邻2个代码之间有3位不同B:相邻2个代码之间只有1位不同C:相邻2个代码之间有2位不同D:相邻2个代码之间有4位不同

答案:相邻2个代码之间只有1位不同负零的补码表示为()

A:100…00B:000…00C:011…11D:111…11

答案:000…00判断两个符号相同的二进制数相加会产生溢出的依据是符号位是否发生变化。

A:对B:错

答案:对常用的26个英文字符的大小写在计算机中是用其8421BCD码来表示的。

A:对B:错

答案:错两个数相减一定不会产生溢出现象。

A:对B:错

答案:错周围环境的温度属于模拟量。

A:错B:对

答案:对

第二章单元测试

函数F=AB+BC+AC与P=AʹBʹ+BʹCʹ+AʹCʹ()

A:互为对偶式B:互为反函数C:相等

答案:互为反函数逻辑函数F=(A+BCʹ)ʹ(A+B),当ABC的取值为()时,F=1。

A:201B:011C:000D:111

答案:011函数F=((A+B)ʹ+(B+C)ʹ+(C+A)ʹ)ʹ是最简()表达式。

A:或与B:与或非C:与非与非D:或非或非

答案:或非或非n个变量可以构成()个最小项。

A:2n-1B:2×nC:2nD:n

答案:2n标准或与式是由()构成的逻辑表达式。

A:最小项之积B:最大项之积C:最小项之和D:最大项之和

答案:最大项之积根据对偶规则,已知等式A(B+C)=AB+AC成立,则等式A+BC=(A+B)(A+C)()

A:必然成立B:不确定是否成立C:必然不成立

答案:必然成立在逻辑函数中,对于变量的任一组取值,任意两个最小项的乘积为();对于变量的任一组取值,全体最小项之和为()。

A:0,1B:1,0C:1,1D:0,0

答案:0,1对任一逻辑式Y,若将其中所有的与换成或,或换成与,0换成1,1换成0,原变量换成反变量,反变量换成原变量,则得到的结果就是Y的对偶式。

A:对B:错

答案:错相邻最小项是指只有1个变量不同的最小项。()

A:对B:错

答案:对在逻辑函数中,约束项是不可能或不允许出现的变量取值组合,其值总是等于1。

A:错B:对

答案:错逻辑变量的取值,1比0大。

A:对B:错

答案:错因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

A:错B:对

答案:错

第三章单元测试

下列门电路工作速度最快的一种是()。

A:TTLB:NMOSC:CMOSD:PMOS

答案:TTL输出端可直接连在一起实现“线与”逻辑功能的门电路是()。

A:三态B:与或非C:OCD:或非

答案:OC为实现数据传输的总线结构,要选用()门电路。

A:与或非B:三态C:或非D:OC

答案:三态对TTL与非门多余输入端的处理,不能将它们()。

A:接正电源B:悬空C:接地D:与有用输入端连在一起

答案:接地下图所示CMOS门电路的逻辑功能是()门

A:CMOS与非门B:CMOS或非门C:CMOS非门D:CMOS异或门

答案:CMOS或非门漏极开路的门电路可以将输出端直接接在一起实现线与功能,漏极开路的门门电路在工作时必须要将输出端经下拉电阻接到地上。

A:对B:错

答案:错下图中,三态门的使能端EN是高电平有效,即当EN=0时输出高阻态。

A:对B:错

答案:对OD门的中文含义是集电极开路门电路。

A:对B:错

答案:错数字电路中,驱动门的输出低电平最大值VOLmax与负载门G2输入低电平最大值VILmax的关系应满足VOLmax≤VILmax。

A:对B:错

答案:对数字电路中,驱动门的灌电流是指其输出高电平时的电流。

A:对B:错

答案:错

第四章单元测试

在二进制译码器中,若输入有4位代码,则输出有()个信号。

A:8B:4C:2D:16

答案:16用高电平为输出有效的译码器实现组合逻辑电路时,还需要()

A:与门B:或门C:与非门D:或非门

答案:或门在下列电路中,只有()属于组合逻辑电路。

A:寄存器B:触发器C:数据选择器D:计数器

答案:数据选择器在组合逻辑电路的常用设计方法中,可以用()来表示逻辑抽象的结果。

A:状态图B:真值表C:状态表D:特性方程

答案:真值表组合逻辑电路的竞争-冒险是由于()引起的。

A:电路中存在延迟B:电路有多个输出C:电路不是最简D:电路使用不同的门电路

答案:电路中存在延迟只考虑本位数而不考虑低位来的进位的加法称为()。

A:全减B:全加C:半加D:半减

答案:半加用代码代表特定信号或者将代码赋予特定含义的过程称为()

A:数据选择B:编码C:奇偶校验D:译码

答案:编码TTL集成芯片74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出Y7ʹY6ʹY5ʹY4ʹY3ʹY2ʹY1ʹY0ʹ为()

A:11110111B:00000100C:00100000D:11011111

答案:11011111一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A:6B:8C:16D:4

答案:8一个64选1的数据选择器有()个选择控制信号输入端。

A:64B:16C:32D:6

答案:6在组合逻辑电路中,任意时刻电路的输出只跟当前输入的有关,而与电路原来的状态无关。

A:对B:错

答案:对编码器74HC148的输出信号输出选通标志有效表示编码器工作并且有有效编码信号输入。

A:对B:错

答案:错当门电路的2个输入信号同时向相同方向跳变时,由于变化的速度不一样而在输出端产生错误的尖峰脉冲,这种现象称为竞争-冒险现象。()

A:对B:错

答案:错异或逻辑门完成的运算也称为模2加。

A:对B:错

答案:对

第五章单元测试

边沿结构的基础JK触发器是在CLK时钟的()触发的。

A:低电平B:下降沿C:高电平D:上升沿

答案:上升沿T触发器中,当T=1时,触发器实现()功能。

A:计数B:置0C:置1D:保持

答案:计数下列说法正确的是()

A:主从JK触发器没有保持功能B:主从JK触发器不能用于组成计数器C:主从JK触发器没有空翻现象D:JK之间有约束

答案:主从JK触发器没有空翻现象锁存器或触发器的0态是指()

A:Q=0,Qʹ=0B:Q=0,Qʹ=1C:Q=1,Qʹ=1D:Q=1,Qʹ=0

答案:Q=0,Qʹ=1关于各种触发器的描述,下列说法错误的是()

A:脉冲触发器的次态只考虑CLK下降沿到达时输入的逻辑状态,从而决定次态的变化。B:电平触发的触发器只有当CLK变为有效电平是,触发器才能接受输入信号,并按照输入信号将触发器的输出置成相应状态。C:触发器与锁存器的不同在于触发器增加了一个触发时钟信号。D:边沿触发器的次态仅取决于时钟有效边沿到达时输入的逻辑状态。

答案:脉冲触发器的次态只考虑CLK下降沿到达时输入的逻辑状态,从而决定次态的变化。主从RS触发器在CLK=1期间,RS之间不存在约束。

A:对B:错

答案:错主从JK触发器在CLK=1期间,存在一次性变化。

A:错B:对

答案:对Tʹ触发器的功能是时钟脉冲每作用一次,翻转一次,因此可以作为四分频器使用。

A:对B:错

答案:错由或非门构成的基本RS锁存器的约束条件是SDRD=0。

A:对B:错

答案:对脉冲触发器比边沿触发器的的抗干扰性好。

A:对B:错

答案:错

第六章单元测试

8位移位寄存器可以存放()位二进制代码。

A:4B:16C:8D:256

答案:8构成模值为256的二进制计数器,需要()级触发器。

A:2B:8C:256D:128

答案:8同步计数器是指()的计数器

A:各触发器时钟端连在一起,统一由系统时钟控制B:可用前级的输出做后级触发器的时钟C:由同类型的触发器构成D:可用后级的输出做前级触发器的时钟

答案:各触发器时钟端连在一起,统一由系统时钟控制同步清除计数器是指()的计数器

A:具有清除功能的同步型B:清除信号与时钟信号同时有效才能清除的C:具有清除功能的异步型D:清除信号与时钟信号无关的

答案:清除信号与时钟信号同时有效才能清除的已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3作进位,则其周期和正

脉冲宽度是()。

A:10个CP脉冲,正脉冲宽度为1个CP周期B:10个CP脉冲,正脉冲宽度为2个CP周期C:10个CP脉冲,正脉冲宽度为4个CP周期D:10个CP脉冲,正脉冲宽度为8个CP周期

答案:10个CP脉冲,正脉冲宽度为2个CP周期若4位同步二进制加法计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为()

A:0111B:0110C:0011D:1000

答案:1000一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为()。

A:1110B:0001C:1111D:0111

答案:1111可以用来实现并/串转换和串/并转换的器件是()

A:计数器B:存储器C:全加器D:移位寄存器

答案:移位寄存器时序电路不含有记忆功能的器件。

A:对B:错

答案:错计数器除了能对输入脉冲进行计数,还能作为分频器用。

A:错B:对

答案:对移位寄存器的左移是指从低位移到高位。

A:错B:对

答案:错

第七章单元测试

随机存取存储器具有()功能。

A:只写B:无读/写C:只读D:读/写

答案:读/写存储容量为8K×8位的ROM存储器,其地址线为()条。

A:12B:8C:14D:13

答案:13只能按地址读出信息,而不能写入信息的存储器为()

A:ROMB:PROMC:RAMD:EPROM

答案:ROM2K×16b的存储器芯片,其存储容量有()

A:2000BB:4096BC:4000BD:2048B

答案:4096B计算机的层次存储系统中,主存通常采用()构成。

A:E2PROM

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论