数字逻辑知到智慧树章节测试课后答案2024年秋江西理工大学_第1页
数字逻辑知到智慧树章节测试课后答案2024年秋江西理工大学_第2页
数字逻辑知到智慧树章节测试课后答案2024年秋江西理工大学_第3页
数字逻辑知到智慧树章节测试课后答案2024年秋江西理工大学_第4页
数字逻辑知到智慧树章节测试课后答案2024年秋江西理工大学_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字逻辑知到智慧树章节测试课后答案2024年秋江西理工大学第一章单元测试

四位二进制数的最大数是()。

A:1111B:8888C:FFFFD:9999

答案:1111将数1101.11B转换为十六进制数为()。

A:D.CHB:15.3HC:21.3HD:12.EH

答案:D.CH十数制数2006.375转换为二进制数是()。

A:1101011111.11B:11111010110.11C:11111010110.011D:1101011111.011

答案:11111010110.011将十进制数130转换为对应的八进制数()。

A:82B:202C:120D:230

答案:202四位二进制数0111加上0011等于1010。()

A:对B:错

答案:对16进制数2B等于10进制数()。

A:42B:44C:45D:43

答案:4316进制数3.2等于2进制数()。

A:11.001B:10.001C:11.011D:11.01

答案:11.001十进制数9比十六进制数9小。()

A:对B:错

答案:错与八进制数(47.3)8等值的数为()

A:(100111.011)2B:(100111.11)2C:(27.3)16D:(27.6)16

答案:(100111.011)2;(27.6)16有符号数10100101的补码是()。

A:01100101B:11011011C:01100100D:10001000

答案:11011011[X]补+[Y]补=()。

A:[X+Y]补B:[X-Y]反C:[X-Y]补D:[X+Y]反

答案:[X+Y]补十进制数7的余3码是()。

A:1110B:1010C:1001D:0101

答案:1010以下代码中为无权码的为()。

A:8421BCD码B:格雷码C:余三码D:5421BCD码

答案:格雷码;余三码格雷码具有任何相邻码只有一位码元不同的特性。()

A:对B:错

答案:对

第二章单元测试

逻辑函数的表示方法中具有唯一性的是()。

A:表达式B:逻辑图C:真值表D:卡诺图

答案:真值表;卡诺图在何种输入情况下,“与非”运算的结果是逻辑0。()

A:仅一输入是0B:任一输入是0C:全部输入是0D:全部输入是1

答案:全部输入是1逻辑变量的取值1和0可以表示()。

A:真与假B:电流的有、无C:开关的闭合、断开D:电位的高、低

答案:真与假;电流的有、无;开关的闭合、断开;电位的高、低A’+B’等于()。

A:A+BB:(AB)’C:ABD:A’B’

答案:(AB)’以下表达式中符合逻辑运算法则的是()。

A:A+1=1B:C·C=C2C:0<1D:1+1=10

答案:A+1=1逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。()

A:错B:对

答案:对求Y=A(B+C)+CD的对偶式是()。

A:(A’+B’C’)(C+D’)B:(A+BC)(C+D)C:(A’+B’C’)(C’D’)D:(A’+B’C’)(C’+D’)

答案:(A+BC)(C+D)已知逻辑函数Y的波形图如下图,该逻辑函数式是Y=()。

A:ABC+A’BC’+AB’CB:A’+B+CC:A’B’C+A’BC’+AB’C’D:A’BC+AB’C+ABC’

答案:A’BC+AB’C+ABC’任意函数的全体最大项之积为1。()

A:错B:对

答案:错下列哪些项属于函数Y(A、B、C、D)=(A’B+C)’D+AB’C’的最小项()。

A:m1B:m13C:m8D:m9

答案:m1;m13;m8;m9公式法化简F=((A+B+C’)’C’D)’+(B+C’)(AB’D+B’C’)=()。

A:0B:BCD’C:1D:A+B+C’D’

答案:1用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能()。

A:消去3个表现形式不同的变量,保留相同变量B:消去1个表现形式不同的变量,保留相同变量C:消去2个表现形式不同的变量,保留相同变量D:消去4个表现形式不同的变量,保留相同变量

答案:消去2个表现形式不同的变量,保留相同变量化简下列函数Y=AB’C’+ABC+A’B’C+A’BC’,给定约束条件为A’B’C’+A’BC=0。化简后Y=()。

A:B’C’+BCB:A’+B’C’+BCC:A+BCD:A’+B’C’

答案:A’+B’C’+BC用卡洛图化简函数Y=ABC+ABD+C’D’+AB’C+A’CD’+AC’D得到最简函数式Y=()。

A:A+D’B:AB’+DC:AC’+BD:B+C’

答案:A+D’

第三章单元测试

大规模集成电路LSI的门电路数量在10到10000个。()

A:错B:对

答案:错数字电路可分为分立元件逻辑门电路和集成逻辑门电路。()

A:对B:错

答案:对正逻辑的或门电路变成负逻辑后是与门电路。()

A:错B:对

答案:对下列哪些幅图可以作为非门使用()。

A:B:C:D:

答案:;;;下图电路,VD1和VD2为硅二极管,导通压降为0.7V,B端接地,A接5V时,UO=()。

()

A:4.3VB:0.7VC:5.7VD:0V

答案:0.7V

第四章单元测试

数字电路分为组合逻辑电路和时序逻辑电路。()

A:对B:错

答案:对分析下图电路,它的逻辑功能是()。

()

A:三个开关A、B、C控制两个灯泡Y1和Y2,3个开关闭合灯泡全亮,两个开关闭合,Y2亮;1个开关闭合,Y1亮,3个开关都断开,灯泡全灭。B:否决器,少数服从多数,A有一票否决器。C:A,B,C三台设备,全部正常工作,Y1、Y2亮灯;两台设备正常工作,Y1亮灯;一台设备正常工作,Y2亮灯;三台设备都出故障,Y1、Y2灭灯。D:全加器,A、B是加数,C是低位进位位,Y1是和,Y2是高位进位位。

答案:全加器,A、B是加数,C是低位进位位,Y1是和,Y2是高位进位位。某物料传送系统示意图如上图所示,系统由A、B、C三台电动机拖动,为防止物料堆积,规定只有C开机时B才可开机,只有B开机时A才可开机,否则应给出报警信号。设A、B、C开机时状态信号为1。试设计产生报警信号的逻辑电路表达式是()。

A:L=AB’+BC’B:L=A’C+B’CC:L=A+BCD:L=A’B+AC’+B’C

答案:L=AB’+BC’用十六进制代码来表示某一信息的过程就是编码。()

A:错B:对

答案:错3线-8线译码器电路是三-八进制译码器。()

A:对B:错

答案:错二—十进制编码器74HC147有()个输出。

A:2B:4C:10D:1

答案:4下图中,要想74HC138(1)的Y5’输出为0,那么D3D2D1D0=()。

()

A:0101B:1101C:1010D:0010

答案:010174HC138是3线-8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出Y7’Y6’Y5’Y4’Y3’Y2’Y1’Y0’应为()。

A:11111101B:11101111C:10111111D:11110111

答案:10111111共阳极接法的数码管,段码接高电平数码管内发光二极管点亮。()

A:错B:对

答案:错能驱动七段数码管显示的译码器是()。

A:74LS48B:74LS42C:74LS148D:74LS138

答案:74LS48下图是用74HC138和门电路构成的逻辑电路图,试分析Y1与A、B、C的逻辑关系。

()

A:Y1=AB+BC+ACB:Y1=ACC:Y1=A+CD:Y1=ABC

答案:Y1=AC一个16选1的数据选择器,其地址输入(选择控制输入)端有()个。

A:4B:1C:2D:16

答案:4分析下图电路,写出输出Z的逻辑函数式。74HC151是8选1数据选择器。Z=()。

()

A:D’C’B’A’+DC’B’A+D’CBA’+DCB’A+D’CBAB:D’CBA+DC’BA+DCB’A+DCBA’+D’C’BA+D’CBA’C:D’C’BA+DC’B’A+DCB’A’+D’CBA’+DC’B’A’+D’C’B’AD:DC’B’A’+DC’B’A+C’BA’+DCB’A’+DCB’A+D’CBA’

答案:DC’B’A’+DC’B’A+C’BA’+DCB’A’+DCB’A+D’CBA’在下列逻辑电路中,不是组合逻辑电路的是()。

A:全加器B:译码器C:寄存器D:编码器

答案:寄存器

第五章单元测试

触发器按触发方式可分为电平触发器、脉冲触发器和边沿触发器。()

A:错B:对

答案:对由与非门组成的SR锁存器,SD’=0,RD’=1,Q=()。

A:1B:保持原状态C:0D:不确定、禁止状态

答案:1一个触发器可记录一位二进制代码,它有()个稳态。

A:0B:1C:3D:2

答案:2同步RS触发器在CLK=1期间,输出状态随输入信号S、R的变化而多次翻转,即存在空翻现象,降低电路的抗干扰能力。

()

A:对B:错

答案:对欲使D触发器按Q*=Q’工作,应使输入D=()。

A:QB:0C:1D:Q’

答案:Q’主从RS触发器在CLK=1期间,主触发器的输出仍会随输入的变化而变化,但不存在不确定状态。()

A:对B:错

答案:错主从JK触发器是上升沿触发。()

A:错B:对

答案:错下列触发器中,()抗干扰能力最强。

A:电平触发的触发器B:主从JK触发器C:主从SR触发器D:边沿触发器

答案:边沿触发器下列触发器中,克服了空翻现象的有()。

A:主从JK触发器B:同步RS触发器C:边沿D触发器D:主从RS触发器

答案:主从JK触发器;边沿D触发器;主从RS触发器下列哪种触发器已经不存在约束条件?()

A:脉冲RS触发器B:电平触发RS触发器C:SR锁存器D:脉冲JK触发器

答案:脉冲JK触发器JK触发器的特性方程为Q*=KQ’+J’Q。()

A:对B:错

答案:错欲使JK触发器按Q*=Q工作,可使JK触发器的输入端()。

A:J=1,K=0B:J=Q,K=1C:J=0,K=Q’D:J=K=1

答案:J=0,K=Q’欲使JK触发器按Q*=1工作,可使JK触发器的输入端()。

A:J=K=0B:J=K=Q’C:J=K=1D:J=1,K=Q

答案:J=K=Q’ABQ*说明00Q保持010置0101置111Q’翻转

已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为()。

A:Q*=A+B’Q’B:Q*=AC:Q*=A’Q+AQ’D:Q*=AQ’+B’Q

答案:Q*=AQ’+B’Q

第六章单元测试

异步时序逻辑电路的所有触发器状态的变化都是在同一时钟信号操作下同时发生。()

A:错B:对

答案:错时序逻辑电路的功能描述方法有逻辑方程组、状态表、卡诺图、状态图、时序图、逻辑图。()

A:错B:对

答案:对下图时序逻辑电路的驱动方程是D1=Q3’,D2=Q1,D3=Q1+Q2。

()

A:错B:对

答案:错写出下图的驱动方程()。

()

A:J0=K0=1,J1=K1=Q0B:Y=Q0Q1C:Q0*=Q0’,Q1*=Q0⊕Q1D:J0=K0=1,J1=K1=Q0*

答案:J0=K0=1,J1=K1=Q0写出下图的输出方程

()

A:Y=Q0Q1B:J0=K0=1,J1=K1=Q0C:Q0*=Q0’,Q1*=Q0⊕Q1D:Y=Q0+Q1

答案:Y=Q0Q1关于下面逻辑电路图,哪一种说法是正确的。

()

A:5进制加法计数器B:7进制加法计数器C:5进制减法计数器D:7进制减法计数器

答案:5进制加法计数器N个触发器可以构成能寄存()位二进制数码的寄存器。

A:N-1B:N+1C:ND:2N

答案:N74LS194是典型的四位TTL型集成双向移位寄存器芯片,具有左移和右移、并行输入、保持数据和清除数据等功能。()

A:错B:对

答案:对一个四位二进制加法计数器的起始值为1001,经过100个时钟脉冲后的值为()。

A:1111B:1100C:1110D:1101

答案:111174LS161具有同步清零和同步置数功能。()

A:对B:错

答案:错三位一进制减法计数器的初始状态为101,四个CP脉冲后它的状态为()

A:010B:000C:001D:111

答案:001下列哪个芯片是十进制计数器?()

A:74LS191B:74LS190C:74LS161D:74LS193

答案:74LS190看下面波形图属于哪一类计数器。

()

A:异步二进制加法计数器B:同步二进制减法计数器

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论