燕山大学EDA课程设计速度表_第1页
燕山大学EDA课程设计速度表_第2页
燕山大学EDA课程设计速度表_第3页
燕山大学EDA课程设计速度表_第4页
燕山大学EDA课程设计速度表_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

PAGEPAGE7一、设计题目及要求1.显示汽车Km/h数;2.车轮每转一圈,有一传感脉冲;每个脉冲代表1m的距离;3.采样周期设为10S;4.要求显示到小数点后边两位;5.用数码管显示;6,最高时速小于300Km/h。设计要求:1.分析设计要求,明确性能指标。必须仔细分析课题要求、性能、指标及应用环境等,广开思路,构思出各种总体方案,绘制结构框图。2.确定合理的总体方案。对各种方案进行比较,以电路的先进性、结构的繁简、成本的高低及制作的难易等方面作综合比较,并考虑器件的来源,敲定可行方案。3.设计各单元电路。总体方案化整为零,分解成若干子系统或单元电路,逐个设计。4.组成系统。在一定幅面的图纸上合理布局,通常是按信号的流向,采用左进右出的规律摆放各电路,并标出必要的说明。二、设计过程及内容速度表电路设计总体分为三个部分:分频电路、计数电路、扫描显示电路。分频电路:分频电路的作用是将实验室给定频率换算成设计要求频率,此电路实现了产生代表距离1m持续时间为1s的脉冲,并且换算成晶体管显示为0.01km/h的要求脉冲,经过计算要求电路能将某一Hz频率的脉冲信号换算成它的1/360倍,设计一个360进制的计数器。先用两个74160接成36进制的计数器,再和一个74160连接,用并行进位方式接成360进制计数器。电路图如下:仿真波形如下:2、计数电路由五个74160计数器组成,其中根据要求速度小于300Km/h把最后一个接成3进制只能显示到2。五个计数器的输出端分别用D触发器接成储蓄电路储存输出信号,储存输出用脉冲控制。电路图如下:仿真波形如下:3、扫描显示扫描显示电路由4个8选1的数据选择器和一个7449数码管显示器组成,选择器控制信号由一个5进制计数器输出,选择器的输入信号为计数器的输出信号,而S2、S1、S0用门电路按在实验箱上显示顺序的要求接成实验箱上编号为4、5、6、7、0的数码管一次对应由低到高位的输出显示。题目要求显示两位小数,用一译码门输出dp端控制小数点。电路图如下:仿真波形如下:总电路图如下:仿真波形如下:三、设计结论开始刚刚拿到题目要做这次课设的时候,感觉无从下手。后来通过老师的讲解以及所查的资料才慢慢有了头绪,于是自己就开始设计。由于开始的阶段比较简单,进行的还算顺利,但是,后面复杂的步骤出了许许多多的问题。总是连出电路图后无法运行却又不知道哪里出了问题,于是总是一条线一条线的检查,一个器件一个器件的检测,而有时候运行正确了而波形图又仿真不到。当时心里很着急,一遍又一遍的检查或者重新连线。感觉这个过程当中遇到很多困难,但是我要感谢这些困难,正是因为遇到这些困难才让我一遍又一遍的思考所学的知识,让我对当时学的好多知识得到了巩固并且让我变得更加有耐心,有恒心。还要感谢各位老师对我的耐心指导讲解,课设过程中的好多问题都是通过老师们的点播我才得以深刻理解并应用,谢谢各位

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论