版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
电子工程师面试题合集
资料仅供参考
单片机开发工程师(只允许30分钟完成)
L请列举出你所知道的单片机品牌?你使用过
其中多少种?
2,用你熟悉的单片机写一段10MS软件件延时程
序?
3.已知一个数组inta[N4]里面存放的N个数是
0,l,2.・・.N这个自然数序列N+1个数里面的N个,
请用最简单的算法找出缺少的是哪个数?(只要
求写思路,不用写具体代码)
4.请绘图说明如何使用单片机的I/O口实现9个
按键信号的输入,请简述工作原理和实现所需要
注意的问题。(无需写代码)
5.请简要绘图说明NPN型三极管的IB,IC,VCE
的关系,并指出截止区和饱和区。同时说明NPN
型三极管饱和导通的条件?
6.如何使用数字电路实现4兆到1兆的分频?
7.你在布印制板的线路时最常见的走线宽度是
多少?线宽和电流关系如何,例如需要1A电流
需要多宽的走线?
8.请说明以下电路中,当L+端分别为0V,+5V,
+24V时,A端和B端的输出电平。(假设三极管的
直流放大倍数为200倍)
资料仅供参考
9.请简短地介绍你在以前的开发工作中所解决
的一个技术问题。(要求包含以下要素:应用环
境,功能需求,问题现象,解决思路,解决方法)
硬件工程师面试试题
模拟电路
1、基尔霍夫定理的内容是什么?
基尔霍夫电流定律是一个电荷守恒定律,即在
一个电路中流入一个节点的电荷与流出同一个
节点的电荷相等.基尔霍夫电压定律是一个能
量守恒定律,即在一个回路中回路电压之和为零.
2、平板电容公式(CKS/4irkd)。
3、最基本的如三极管曲线特性。
4、描述反馈电路的概念,列举她们的应用。
反馈,就是在电子系统中,把输出回路中的
电量输入到输入回路中去。
反馈的类型有:电压串联负反馈、电流串联
负反馈、电压并联负反馈、电流并联负反馈。
负反馈的优点:降低放大器的增益灵敏度,
改变输入电阻和输出电阻,改进放大器的线性和
非线性失真,有效地扩展放大器的通频带,自动
调节作用。
电压负反馈的特点:电路的输出电压趋向
资料仅供参考
于维持恒定。
电流负反馈的特点:电路的输出电流趋向
于维持恒定。
5、负反馈种类(电压并联反馈,电流串联反
馈,电压串联反馈和电流并联反馈);
负反馈的优点(降低放大器的增益灵敏
度,改变输入电阻和输出电阻,改进放大器的线
性和非线性失真,有效地扩展放大器的通频模拟
电路)
6、放大电路的频率补偿的目的是什么,有哪
些方法?
设计得当的放大电路中的频率补偿用
于相位失真,能够用杨氏电阻,或自己设计的反
馈电路进行补偿设计不得体的电路频率补偿用
于频率校正。
7、频率响应,如:怎么才算是稳定的,如何
改变频响曲线的几个方法。
输入端频率除以输出端的频率结果
等于1,这个电路就是稳定的。
能够使用滤波器改变频响曲线。滤波器
种类很多很杂。
8、给出一个差分运放,如何相位补偿,并画
资料仅供参考
补偿后的波型图。
没有给图,但不难看出就是一个反馈电
路的添加。只要找到反馈点,和适当的反馈值就
能够了
9、基本放大电路种类(电压放大器,电流放
大器,互导放大器和互阻放大器),优缺点,
特别是广泛采用差分结构的原因。
10、给出一差分电路,告诉其输出电压Y+和
K,求共模分量和差模分量。
无图,可是把共模分量和差模分量的意
思弄明白,这个题目就解决了。简单点说,就是
叠加瞬间电压和相减的瞬间电压值。
11、画差放的两个输入管。
12、画出由运放构成加法、减法、微分、积分
运算的电路原理图。并画出一个晶体管级的运
放电路。
13、用运算放大器组成一个10倍的放大器。
用3个三级管和几个电阻能够完成,
不需要运算放大器
14、给出一个简单电路,让你分析输出电压的
特性(就是个积分电路),并求输出端某点的
rise/fall时间
资料仅供参考
15、电阻R和电容C串联,输入电压为R和C之间
的电压,输出电压分别为C上电压和R上电压,
要求制这两种电路输入电压的频谱。当RCvvT
时,给出输入电压波形图,绘制两种电路的输出
波形图。
16、有源滤波器和无源滤波器的原理及区别?
有源滤波器和无源滤波器的原理及区别就
在于一个“源”上,就是一个核心频率发生器。
无源滤波器:这种电路主要有无源元件R、L和C
组成
有源滤波器:集成运放和R、C组成,具有不用
电感、体积小、重量轻等优点。
集成运放的开环电压增益和输入阻抗均很高,输
出电阻小,构成有源滤波电路后还具有一定的电
压放大和缓冲作用。但集成运放带宽有限,因此
当前的有源滤波电路的工作频率难以做得很高。
17、有一时域信号
S=V0sin(2pif0t)+Vlcos(2piflt)+2sin(2pif3t+90),
当其经过低通、带通、高通滤波器后
的信号表示方式。
这个题目没有出完全,低通、带通、高
通是需要截止频率和导通频率的。
资料仅供参考
18、选择电阻时要考虑什么?
功率,电阻精度。
19、在CMOS电路中,要有一个单管作为开关管
精确传递模拟低电平,这个单管你会用P管还
是N管,为什么?
用P管,不会影像精度
20、给出多个mos管组成的电路求5个点的电压。
21、电压源、电流源是集成电路中经常见到的模
块,请画出你知道的线路结构,简单描述其优
缺点。
电压源、电流源指的是反馈类型。
22、画电流偏置的产生电路,并解释。
23、史密斯特电路,求回差电压。
24、晶体振荡器,给出振荡频率让你求周期(应该
是单片机的,12分之一周期….)
25、LC正弦波振荡器有哪几种三点式振荡电路,
分别画出其原理图。
考比兹基本振荡电路
26、VCO是什么,什么参数(压控振荡器)
27、锁相环有哪几部分组成?
PDLFVCO以及频率反馈构成
28、锁相环电路组成,振荡器(比如用D触发器
资料仅供参考
如何搭)。
29、求锁相环的输出频率,给了一个锁相环的结
构图。
30、如果公司做高频电子的,可能还要RF知识,
调频,鉴频鉴相之类,不一一列举。
31、一电源和一段传输线相连(长度为L,传输时
间为T),画出终端处波形,考虑传输线无损耗。
给出电源电压波形图,要求绘制终端波
形图。
这个问题是忽悠问题,请看题目提示:考
虑传输线无损耗。
32、微波电路的匹配电阻。
33、DAC和ADC的实现各有哪些方法?
1,请别人实现。2,用集成块实现。3,用
电阻,电压比较器实现.
34、A/D电路组成、工作原理。
35、实际工作所需要的一些技术知识(面试容易
问到)。如电路的低功耗,稳定,高速如何做到,
调运放,布版图注意的地方等等,一般会针对简
历上你所写做过的东西具体问,肯定会问得很
细。
数字电路
资料仅供参考
1、同步电路和异步电路的区别是什么?
同步电路:存储电路中所有触发器的时钟输
入端都接同一个时钟脉冲源,因而所有触发器的
状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触
发器的时钟输入端与时钟脉冲源相连,这有这些
触发器的状态变化与时钟脉冲同步,而其它的触
发器的状态变化不与时钟脉冲同步。
2、什么是同步逻辑和异步逻辑?
同步逻辑是时钟之间有固定的因果关系。异
步逻辑是各时钟之间没有固定的因果关系。
3、什么是“线与“逻辑,要实现它,在硬件特性
上有什么具体要求?
线与逻辑是两个输出信号相连能够实现与
的功能。在硬件上,要用oc门来实现,由于不用
0C门可能使灌电流过大,而烧坏逻辑门。同时
在输出端口应加一个上拉电阻。
4、什么是Setup和Holdup时间?
Setup翻译开始Holdup翻译保持
5、setup和holdup时间,区别.
6、解释setuptime和holdtime的定义和在时钟信
号延迟时的变化。
资料仅供参考
holdtime随着setuptime的延迟而延
迟。
7、解释setup和holdtimeviolation,画图说明,
并说明解决办法。
Setup/holdtime是测试芯片对输入信号
和时钟信号之间的时间要求。建立时间是指触发
器的时钟信号上升沿到来以前,数据稳定不变的
时间。输入信号应提前时钟上升沿(如上升沿有
效)T时间到达芯片,这个T就是建立时间-Setup
time.如不满足setuptime,这个数据就不能被这
一时钟打入触发器,只有在下一个时钟上升沿,
数据才能被打入触发器。保持时间是指触发器
的时钟信号上升沿到来以后,数据稳定不变的时
间。如果holdtime不够,数据同样不能被打入触
发器,建立时间(SetupTime)和保持时间(Hold
time)。建立时间是指在时钟边沿前,数据信号
需要保持不变的时间。保持时间是指时钟跳变边
沿后数据信号需要保持不变的时间。如果不满
足建立和保持时间的话,那么DFF将不能正确地
采样到数据,将会出现metastability的情况。
如果数据信号在时钟沿触发前后持续的时间均
超过建立和保持时间,那么超过量就分别被称
资料仅供参考
为建立时间裕量和保持时间裕量。
8、说说对数字逻辑中的竞争和冒险的理解,并
举例说明竞争和冒险怎样消除。
9、什么是竞争与冒险现象?怎样判断?如何消
除?
在组合逻辑中,由于门的输入信号通路中经
过了不同的延时,导致到达该门的时间不一致
叫竞争。产生毛刺叫冒险。如果布尔式中有相反
的信号则可能产生竞争和冒险现象。解决方法:
一是添加布尔式的消去项,二是在芯片外部加电
容。
10、你知道那些常见逻辑电平?TTL与COMS
电平能够直接互连吗?
不能,常见逻辑电平:12V,5V,3.3V;TTL
和CMOS不能够直接互连,由于TTL是在
0.3-3.6V之间,而CMOS则是有在12V的有在5V
的。CMOS输出接到TTL是能够直接互连。TTL
接到CMOS需要在输出端口加一上拉电阻接到
5V或者12V。
11、如何解决亚稳态。
亚稳态是指触发器无法在某个规定时间段
内达到一个可确认的状态。当一个触发器进入亚
资料仅供参考
稳态时,既无法预测该单元的输出电平,也无法
预测何时输出才能稳定在某个正确的电平上。
在这个稳定期间,触发器输出一些中间级电平,
或者可能处于振荡状态,而且这种无用的输
出电平能够沿信号通道上的各个触发器级联式
传播下去。
12、IC设计中同步复位与异步复位的区别。
硬复位和软复位
13、MOORE与MEELEY状态机的特征。
14、多时域设计中,如何处理信号跨时域。
合理使用流水线和中断
15、给了reg的setup,hold时间,求中间组合逻
辑的delay范围。
Delay<period-setup?hold
16、时钟周期为T,触发器DI的建立时间最大为
Tlmax,最小为Timin。组合逻辑电路最大延迟
为T2max,最小为T2min。问,触发器D2的建立
时间T3和保持时间应满足什么条件。
还是华为出的题目最为详细.
D2>TlmaxT3>T2max慢点比错好!
17、给出某个一般时序电路的图,有
Tsetup,Tdelay,Tck->q,还有clock的delay,写出决
资料仅供参考
定最大时钟的因素,同时给出表示式。(威盛
VIA.11.06上海笔试试题)
18、说说静态、动态时序模拟的优缺点。(威盛
VIA.11.06上海笔试试题)
19、一个四级的Mux,其中第二级信号为关键信
号如何改进timing。(威盛VIA.11.06上海笔
试试题)
20、给出一个门级的图,又给了各个门的传输延
时,问关键路径是什么,还问给出输入,使得输
出依赖于关键路径。(未知)
21、逻辑方面数字电路的卡诺图化简,时序(同
步异步差异),触发器有几种(区别,优点),全
加器等等。(未知)
22、卡诺图写出逻辑表示使。(威盛VIA.11.06
上海笔试试题)
23、化简F(A,B,C,D)=m(l,3,4,5,10,11,12,13,14,15)
的和。(威盛)
24、pleaseshowtheCMOSinverter
schmatic,layoutanditscrosssectionwithP-well
process.Plotitstransfercurve(Vout-Vin)And
alsoexplaintheoperationregionofPMOSand
NMOSforeachsegmentofthetransfercurve?
资料仅供参考
(威盛笔试题circuitdesign-beijing-03.ll.09)
25、TodesignaCMOSinvertorwithbalancerise
andfalltime,pleasedefinetherationofchannel
widthofPMOSandNMOSandexplain?
26、为什么一个标准的倒相器中P管的宽长比要
比N管的宽长比大?(仕兰微电子)
27、用mos管搭出一个二输入与非门。(扬智电
子笔试)
28、pleasedrawthetransistorlevelschematicof
aemos2inputANDgateandexplainwhich
inputhasfasterresponseforoutputrising
edge.(lessdelaytime)。(威盛笔试题circuit
design-beijing-03.11.09)
29、画出NOT,NAND,NOR的符号,真值表,还
有transistorlevel的电路。(In行neon笔试)
30、画出CMOS的图,画出tow-to-onemuxgate。
(威盛VIA.11.06上海笔试试题)
31、用一个二选一mux和一个inv实现异或。(飞
利浦一大唐笔试)
32、画出Y=A*B+C的emos电路图。(科广试题)
33、用逻辑们和emos电路实现ab+cd。(飞利浦
一大唐笔试)
资料仅供参考
34、画出CMOS电路的晶体管级电路图,实现
Y=A*B+C(D+E)O(仕兰微电子)
35、利用4选1实现F(x,y,z)=xz+yzL(未知)
36、给k>b^^^f=xxxx+xxxx+xxxxx+xxxxffi最
少数量的与非门实现(实际上就是化简)。
37、给出一个简单的由多个NOT,NAND,NOR组
成的原理图,根据输入波形画出各点波形。
(Infineon笔试)
38、为了实现逻辑(AXORB)OR(CANDD),
请选用以下逻辑中的一种,并说明为什么?1)
INV2)AND3)OR4)NAND5)
NOR6)XOR答案:NAND(未知)
39、用与非门等设计全加法器。(华为)
40、给出两个门电路让你分析异同。(华为)
41、用简单电路实现,当A为输入时,输出B波
形为…(仕兰微电子)
42、A,B,C,D,E进行投票,多数服从少数,输出
是F(也就是如果A,B,C,D,E中1的个数比0多,
那么F输出为1,否则F为0),用与非门实现,输
入数目没有限制。(未知)
43、用波形表示D触发器的功能。(扬智电子笔
试)
资料仅供参考
44、用传输门和倒向器搭一个边沿触发器。(扬
智电子笔试)
45、用逻辑们画出D触发器。(威盛VIA.11.06
上海笔试试题)
46、画出DFF的结构图,用verilog实现之。(威盛)
47、画出一种CMOS的D锁存器的电路图和版
图。(未知)
48、D触发器和D锁存器的区别。(新太硬件面试)
49、简述latch和filp-flop的异同。(未知)
50、LATCH和DFF的概念和区别。(未知)
51、latch与register的区别,为什么现在多用
register.行为级描述中latch如何产生的。(南山之
桥)
52、用D触发器做个二分颦的电路.又问什么是状
态图。(华为)
53、请画出用D触发器实现2倍分频的逻辑电
路?(汉王笔试)
54、怎样用D触发器、与或非门组成二分频电
路?(东信笔试)
55、Howmanyflip-flopcircuitsareneededto
divideby16?(Intel)16分频?
56、用行Ip-flop和logic-gate设"Hk个1位加法器,
资料仅供参考
输入carryin和current-stage,输出carryout和
next-stage(未知)
57、用D触发器做个4进制的计数。(华为)
58、实现N位JohnsonCounter,N=5。(南山之桥)
59、用你熟悉的设计方式设计一个可预置初值的
7进制循环计数器,15进制的呢?(仕兰微电子)
60、数字电路设计当然必问Verilog/VHDL,如
设计计数器。(未知)
61、BLOCKINGNONBLOCKING赋值的区
别。(南山之桥)
62、写异步D触发器的verilogmodule。(扬智电
子笔试)
moduledff8(clk,reset,d,q);
inputelk;
inputreset;
input[7:0]d;
output[7:0]q;
reg[7:0]q;
always@(posedgeelkorposedgereset)
if(reset)
q<=0;
else
资料仅供参考
q<=d;
endmodule
63、用D触发器实现2倍分频的Verilog描述?
(汉王笔试)
moduledivide2(elk,clk_o,reset);
inputelk,reset;
outputclk_o;
wirein;
regout;
always@(posedgeelkorposedgereset)
if(reset)
out<=0;
else
out<=in;
assignin=-out;
assignclk_o=out;
endmodule
64、可编程逻辑器件在现代电子设计中越来越重
要,请问:a)你所知道的可编程逻辑器
件有哪些?b)试用VHDL或VERILOG、ABLE
描述8位D触发器逻辑。(汉王笔试)
PAL,PLD,CPLD,FPGAo
资料仅供参考
moduledff8(clk,reset,d,q);
inputelk;
inputreset;
inputd;
outputq;
regq;
always@(posedgeelkorposedgereset)
if(reset)
q<=0;
else
q<=d;
endmodule
65、请用HDL描述四位的全加法器、5分频电路。
(仕兰微电子)
66、用VERILOG或VHDL写一段代码,实现10
进制计数器。(未知)
67、用VERILOG或VHDL写一段代码,实现消
除一个glitch。(未知)
68、一个状态机的题目用verilog实现(不过这个
状态机画的实在比较差,很容易误解的)。(威盛
VIA.11.06上海笔试试题)
69、描述一个交通信号灯的设计。(仕兰微电子)
资料仅供参考
70、画状态机,接受L2,5分钱的卖报机,每
份报纸5分钱。(扬智电子笔试)
71、设计一个自动售货机系统,卖soda水的,只
能投进三种硬币,要正确的找回钱数。(1)画出
fsm(有限状态机);(2)用verilog编程,语法要
符合fpga设计的要求。(未知)
72、设计一个自动饮料售卖机,饮料10分钱,硬
币有5分和10分两种,并考虑找零:(1)画出fsm
(有限状态机);(2)用verilog编程,语法要符
合fpga设计的要求;(3)设计工程中可使用的工
具及设计大致过程(未知)
73、画出能够检测10010串的状态图,并verilog实
现之。(威盛)
74、用FSM实现101101的序列检测模块。(南山
之桥)
a为输入端,b为输出端,如果a连续输入为1101
则b输出为1,否则为0。例如a:b:请画
出statemachine;请用RTL描述其state
machineo(未知)
75、用verilog/vd祖检测stream中的特定字符串
(分状态用状态机写)。(飞利浦一大唐笔试)
76、用verilog/vh祖写一个flfo控制器(包括空,满,
资料仅供参考
半满信号)。(飞利浦一大唐笔试)
77、现有一用户需要一种集成电路产品,要求该
产品能够实现如下功能:y=lnx,其中,x为4位
二进制整数输入信号。y为二进制小数输出,要
求保留两位小数。电源电压为3~5V假设公司接到
该项目后,交由你来负责该产品的设计,试讨论
该产品的设计全程。(仕兰微电子)
78、sram,falshmemory,及dram的区别?(新
太硬件面试)
79、给出单管DRAM的原理图(西电版《数字电
子技术基础》作者杨颂华、冯毛官205页图9—
14b),问你有什么办法提高refreshtime,总共有
5个问题,记不起来了。(降低温度,增大电容存
储容量)(Infineon笔试)
80、PleasedrawschematicofacommonSRAM
cellwith6transistors,pointoutwhichnodescan
storedataandwhichnodeiswordlinecontrol?
(威盛笔试题circuitdesign-beijing-03.11.09)
81、W:sram,ssram,sdram
名词IRQ,BIOS,USSRAM:静态RAM
DRAM:动态RAM
SSRAM:SynchronousStaticRandom
资料仅供参考
AccessMemory同步静态随机访问存储器。它的
一种类型的SRAM。SSRAM的所有访问都在时
钟的上升/下降沿启动。地址、数据输入和其它
控制信号均于时钟信号相关。这一点与异步
SRAM不同,异步SRAM的访问独立于时钟,数
据输入和输出都由地址的变化控制。SDRAM:
SynchronousDRAM同步动态随机存储器
B,VHDL,SDR
IRQ:InterruptReQuest
BIOS:BasicInputOutputSystem
USB:UniversalSerialBus
VHDL:VHICHardwareDescriptionLanguage
SDR:SingleDataRate
压控振荡器的英文缩写(VCO)。
动态随机存储器的英文缩写(DRAM)。
名词解释,无聊的外文缩写罢了,比如PCI、
ECC>DDR>interruptspipeline>
IRQ,BIOS,USB,VHDL,VLSIVCO(压控振荡器)
RAM(动态随机存储器),FIRHRDFT(离散傅
立叶变换)或者是中文的,比如:a.量化误差b.
直方图c.白平衡
IC设计基础(流程、工艺、版图、器件)
资料仅供参考
1、我们公司的产品是集成电路,请描述一下你
对集成电路的认识,列举一些与集成电路相关的
内容(如讲清楚模拟、数字、双极型、CMOS、
MCU、RISC、CISC、DSP、ASIC、FPGA等的
概念)。(仕兰微面试题目)
2、FPGA和ASIC的概念,她们的区别。(未知)
答案:FPGA是可编程ASIC。ASIC:专用集成
电路,它是面向专门用途的电路,专门为一个用
户设计和制造的。根据一个用户的特定要求,能
以低研制成本,短、交货周期供货的全定制,半
定制集成电路。与门阵列等其它
ASIC(ApplicationSpecificIC)相比,它们又具有
设计开发周期短、设计制造成本低、开发工具先
进、标准产品无需测试、质量稳定以及可实时在
线检验等优点
3、什么叫做OTP片、掩膜片,两者的区别何在?
(仕兰微面试题目)
OTPmeansonetimeprogram,一次性编程
MTPmeansmultitimeprogram,多次性编程
OTP(OneTimeProgram)是MCU的一种存储
器类型
按其存储器类型可分为MASK(掩模)ROM、
资料仅供参考
OTP(一次性可编程)ROM、FLASHROM等类
型。
MASKROM的MCU价格便宜,但程序在出厂时
已经固化,适合程序固定不变的应用场合;
FALSHROM的MCU程序能够重复擦写,灵活性
很强,但价格较高,适合对价格不敏感的应用场
合或做开发用途;OTPROM的MCU价格介于前
两者之间,同时又拥有一次性可编程能力,适合
既要求一定灵活性,又要求低成本的应用场合,
特别是功能不断翻新、需要迅速量产的电子产
品。
4、你知道的集成电路设计的表示方式有哪几
种?(仕兰微面试题目)
5、描述你对集成电路设计流程的认识。(仕兰微
面试题目)
6、简述FPGA等可编程逻辑器件设计流程。(仕
兰微面试题目)
7、IC设计前端到后端的流程和eda工具。(未知)
8、从RTLsynthesis至!Jtapeout之间的设计flow,
并列出其中各步使用的tool.(未知)
9、Asic的designflow。(威盛VIA.11.06上海
笔试试题)
资料仅供参考
10、写出asic前期设计的流程和相应的工具。(威
盛)
11、集成电路前段设计流程,写出相关的工具。
(扬智电子笔试)
先介绍下IC开发流程:
1.)代码输入(designinput)
用vh祖或者是verilog语言来完成器件的功能描
述,生成hdl代码
语言输入工具:SUMMITVISUALHDL
MENTORRENIOR
图形输入:composer(cadence);
viewlogic(viewdraw)
2.)电路仿真(circuitsimulation)
将vhd代码进行先前逻辑仿真,验证功能描述是
否正确
数字电路仿真工具:
Verolog:CADENCEVerolig-XL
SYNOPSYSVCS
MENTORModle-sim
VHDL:CADENCENC-vhdl
SYNOPSYSvss
MENTORModle-sim
资料仅供参考
模拟电路仿真工具:
***ANTIHSpicepspice,
spectremicromicrowave:eesoft:hp
3.)逻辑综合(synthesistools)
逻辑综合工具能够将设计思想vhd代码转化成对
应一定工艺手段的门级电路;将初级仿真中所
没有考虑的门沿(gatesdelay)反标到生成的门
级网表中,返回电路仿真阶段进行再仿真。最终
仿真结果生成的网表称为物理网表。
12、请简述一下设计后端的整个流程?(仕兰微
面试题目)
13、是否接触过自动布局布线?请说出一两种工
具软件。自动布局布线需要哪些基本元素?(仕
兰微面试题目)
14、描述你对集成电路工艺的认识。(仕兰微面
试题目)
15、列举几种集成电路典型工艺。工艺上常提到
0.25Q18指的是什么?(仕兰微面试题目)
16、请描述一下国内的工艺现状。(仕兰微面试
题目)
17、半导体工艺中,掺杂有哪几种方式?(仕兰
微面试题目)
资料仅供参考
18、描述CMOS电路中闩锁效应产生的过程及最
后的结果?(仕兰微面试题目)
19、解释latch-up现象和Antennaeffect和其预防
措施.(未知)
20、什么叫Latchup?(科广试题)
21、什么叫窄沟效应?(科广试题)
22、什么是NMOS、PMOS、CMOS?什么是增
强型、耗尽型?什么是PNP、NPN?她们有什么
差别?(仕兰微面试题目)
23、硅栅COMS工艺中N阱中做的是P管还是N
管,N阱的阱电位的连接有什么要求?(仕兰微
面试题目)
24、画出CMOS晶体管的CROSS-OVER图(应
该是纵剖面图),给出所有可能的传输特性和转
移特性。(Infineon笔试试题)
25、以interver为例,写出N阱CMOS的process流
程,并画出剖面图。(科广试题)
26、Pleaseexplainhowwedescribethe
resistanceinsemiconductor.Comparethe
resistanceofametal,polyanddiffusionin
tranditionalCMOSprocess.(威盛笔试题circuit
design-beijing-03.11.09)
资料仅供参考
27、说明mos一半工作在什么区。(凹凸的题目
和面试)
28、画p-bulk的nmos截面图。(凹凸的题目和面
试)
29、写schematicnote(?),越多越好。(凹凸
的题目和面试)
30、寄生效应在ic设计中怎样加以克服和利用。
(未知)
31、太底层的MOS管物理特***觉一般不大会作
为笔试面试题,因为全是微电子物理,公式推导
太罗索,除非面试出题的是个老学究。IC设计的
话需要熟悉的软件:Cadence,Synopsys,Avant,
UNIX当然也要大概会操作。
32、unix命令cp-r,rm,unameo(扬智电子笔试)
单片机、MCU、计算机原理
1、简单描述一个单片机系统的主要组成模块,
并说明各模块之间的数据流流向和控制流流向。
简述单片机应用系统的设计原则。(仕兰微面试
题目)
2、画出8031与2716(2K*8ROM)的连线图,
要求采用三一八译码器,8031的P2.5,P2.4和P2.3
参加译码,基本地址范围为3000H-3FFFH。该
资料仅供参考
2716有没有重叠地址?根据是什么?若有,则写
出每片2716的重叠地址范围。(仕兰微面试题目)
3、用8051设计一个带一个8*16键盘加驱动八个
数码管(共阳)的原理图。(仕兰微面试题目)
4、PCI总线的含义是什么?PCI总线的主要特点
是什么?(仕兰微面试题目)
5、中断的概念?简述中断的过程。(仕兰微面试
题目)
6、如单片机中断几个/类型,编中断程序注意什
么问题;(未知)
7、要用一个开环脉冲调速系统来控制直流电动
机的转速,程序由8051完成。简单原理如下:由
P3.4输出脉冲的占空比来控制转速,占空比越
大,转速越快;而占空比由K7-K0八个开关来设
置,直接与P1口相连(开关拨到下方时为"0",
拨到上方时为叮、组成一个八位二进制数N),
要求占空比为N/256。(仕兰微面试题目)
下面程序用计数法来实现这一功能,请将
空余部分添完整。
MOVPl,#0FFH
LOOP1:MOVR4,#0FFH
资料仅供参考
MOVR3,#00H
LOOP2:MOVA,Pl
SUBBA,R3
JNZSKP1
SKP1:MOVC,70H
MOVP3.4,C
ACALLDELAY:此延时子程序略
AJMPLOOP1
8、单片机上电后没有运转,首先要检查什么?
(东信笔试题)
首先应该确认电源电压是否正常。用电压表
测量接地引脚跟电源引脚之间的电压,看是否是
电源电压,例如常见的5V。
接下来就是检查复位引脚电压是否正常。
分别测量按下复位按钮和放开复位按钮的电压
值,看是否正确。
然后再检查晶振是否起振了,一般用示波
器来看晶振引脚的波形,注意应该使用示波器探
资料仅供参考
头的“X10”档。另一个办法是测量复位状态下的
IO口电平,按住复位键不放,然后测量IO口(没
接外部上拉的P0口除外)的电压,看是否是高电
平,如果不是高电平,则多半是因为晶振没有起
振。
另外还要注意的地方是,如果使用片内
ROM的话(大部分情况下如此,现在已经很少
有用外部扩ROM的了),一定要将EA引脚拉高,
否则会出现程序乱跑的情况。有时用仿真器能
够,而烧入片子不行,往往是因为EA引脚没拉
高的缘故(当然,晶振没起振也是原因只一)。
经过上面几点的检查,一般即可排除故障了。如
果系统不稳定的话,有时是因为电源滤波不好导
致的。在单片机的电源引脚跟地引脚之间接上一
个O.luF的电容会有所改进。如果电源没有滤波
电容的话,则需要再接一个更大滤波电容,例如
220uF的。遇到系统不稳定时,就能够并上电容
试试(越靠近芯片越好)。
9、WhatisPCChipset?(扬智电子笔试)
芯片组(Chipset)是主板的核心组成部分,
按照在主板上的排列位置的不同,一般分为北桥
芯片和南桥芯片。北桥芯片提供对CPU的类型和
资料仅供参考
主频、内存的类型和最大容量、ISA/PCI/AGP
插槽、ECC纠错等支持。南桥芯片则提供对KBC
(键盘控制器)、RTC(实时时钟控制器)、USB
(通用串行总线)、UltraDMA/33(66)EIDE数据
传输方式和ACPI(高级能源管理)等的支持。
其中北桥芯片起着主导性的作用,也称为主桥
(HostBridge)o
除了最通用的南北桥结构外,当前芯片组正
向更高级的加速集线架构发展,Intel的8xx系列
芯片组就是这类芯片组的代表,它将一些子系统
如IDE接口、音效、MODEM和USB直接接入主
芯片,能够提供比PCI总线宽一倍的带宽,达到
了266MB/S。
10、如果简历上还说做过cpu之类,就会问到诸
如cpii如何工作,流水线之类的问题。(未知)
11、计算机的基本组成部分及其各自的作用。(东
信笔试题)
12、请画出微机接口电路中,典型的输入设备与
微机接口逻辑示意图(数据接口、控制接口、所
存器/缓冲器)。(汉王笔试)
13、cache的主要部分什么的。(威盛VIA.11.06
上海笔试试题)
资料仅供参考
14、同步异步传输的差异(未知)
15、串行通信与同步通信异同,特点,比较。(华为
面试题)
16、RS232c高电平脉冲对应的TTL逻辑是?(负逻
辑?)(华为面试题)
信号与系统
1、的话音频率一般为300~3400HZ,若对其采样
且使信号不失真,其最小的采样频率应为多大?
若采用8KHz的采样频率,并采用8bit的PCM编
码,则存储一秒钟的信号数据量有多大?(仕兰
微面试题目)
2、什么耐奎斯特定律,怎么由模拟信号转为数字
信号。(华为面试题)
3、如果模拟信号的带宽为5khz,要用8K的采样
率,怎么办?(lucent)两路?
4、信号与系统:在时域与频域关系。(华为面试
题)
5、给出时域信号,求其直流分量。(未知)
6、给出一时域信号,要求(1)写出频率分量,
(2)写出其傅立叶变换级数;(3)当波形经过
低通滤波器滤掉高次谐波而只保留一次谐波时,
画出滤波后的输出波形。(未知)
资料仅供参考
7、sketch连续正弦信号和连续矩形波(都有图)
的傅立叶变换。(Infineon笔试试题)
8、拉氏变换和傅立叶变换的表示式及联系。(新
太硬件面题)
DSP、嵌入式、软件等
1、请用方框图描述一个你熟悉的实用数字信号
处理系统,并做简要的分析;如果没有,也能够
自己设计一个简单的数字信号处理系统,并描述
其功能及用途。(仕兰微面试题目)
2、数字滤波器的分类和结构特点。(仕兰微面试
题目)
3、HR,FIR滤波器的异同。(新太硬件面题)
4、拉氏变换与Z变换公式等类似东西,随便翻翻
书把如・h(n)=-a*h(n-l)+b*b(n)a.求h(n)的z变
换;b.问该系统是否为稳定系统;c.写出FIR数
字滤波器的差分方程;(未知)
5、DSP和通用处理器在结构上有什么不同,请
简要画出你熟悉的一种DSP结构图。(信威dsp
软件面试题)
6、说说定点DSP和浮点DSP的定义(或者说出
她们的区别)(信威dsp软件面试题)
7、说说你对循环寻址和位反序寻址的理解.(信
资料仅供参考
威dsp软件面试题)
8、请写出[一8,7]的二进制补码,和二进制
偏置码。用Q15表示出0.5和-05(信威dsp软件
面试题)
9、DSP的结构(哈佛结构);(未知)
10、嵌入式处理器类型(如ARM),操作系统种类
(Vxworks,ucos,winCE,linux),操作系统方面偏
CS方向了,在CS篇里面讲了;(未知)
11、有一个LDO芯片将用于对手机供电,需要你
对她进行评估,你将如何设计你的测试项目?
12、某程序在一个嵌入式系统(200MCPU,50M
SDRAM)中已经最优化了,换到零一个系统
(300MCPU,50MSDRAM)中是否还需要优
化?(Intel)
13、请简要描述HUFFMAN编码的基本原理及其
基本的实现方法。(仕兰微面试题目)
14、说出OSI七层网络协议中的四层(任意四
层)。(仕兰微面试题目)
15、A)(仕兰微面试题目)
#include
voidtestf(int*p)
资料仅供参考
*p+=l;
main()
(
int*n,m[2];
n=m;
m[O]=l;
m[l]=8;
testf(n);
printf("Datavalueis%d
}2
B)
#include
voidtestf(int**p)
(
*p+=l;
)
main()
{int*n,m[2];
n=m;
m[0]=l;
资料仅供参考
m[l]=8;
testf(&n);
printf(Datavalueis%d'',*n);
}8
16、那种排序方法最快?(华为面试题)
17、写出两个排序算法,问哪个好?(威盛)
18、编一个简单的求n!的程序。(In行neon笔试
试题)
19、用一种编程语言写n!的算法。(威盛
VIA.11.06上海笔试试题)
20、用C语言写一个递归算法求N!;(华为面试
题)
21、给一个C的函数,关于字符串和数组,找出
错误;(华为面试题)
22、防火墙是怎么实现的?(华为面试题)
23、你对哪方面编程熟悉?(华为面试题)
24、冒泡排序的原理。(新太硬件面题)
25、操作系统的功能。(新太硬件面题)
26、学过的计算机语言及开发的系统。(新太硬
件面题)
27、一个农夫发现围成正方形的围栏比长方形的
节省4个木桩可是面积一样.羊的数目和正方形
资料仅供参考
围栏的桩子的个数一样可是小于36,问有多少
羊?(威盛)
28、C语言实现统计某个cell在某.v文件调用的次
数(这个题目真bt)(威盛VIA.11.06上海笔试
试题)
29、用C语言写一段控制手机中马达振子的驱动
程序。(威胜)
30、用perl或TCL/Tk实现一段字符串识别和比
较的程序。(未知)
31、给出一个堆栈的结构,求中断后显示结果,
主要是考堆栈压入返回地址存放在低端地址还
是高端。(知)
32、一些DOS命令,如显示文件,拷贝,删除。
(未知)
33、设计一个类,使得该类任何形式的派生类无
论怎么定义和实现,都无法产生任何对象实例。
(IBM)
34、Whatispre-emption?(Intel)
35、Whatisthestateofaprocessifaresourceis
notavailable?(Intel)
36、三个floata,b,c;问值(a+b)+c==(b+a)+c,
(a+b)+c==(a+c)+bo(Intel)
资料仅供参考
37、把一个链表反向填空。(lucent)
38、xA4+a*xA3+xA2+c*x+d最少需要做几次乘
法?(Dephi)
主观题
1、你认为你从事研发工作有哪些特点?(仕兰
微面试题目)
2、说出你的最大弱点及改进方法。(威盛
VIA.11.06上海笔试试题)
3、说出你的理想。说出你想达到的目标。题目
是英文出的,要用英文回答。(威盛
VIA.11.06上海笔试试题)
4、我们将研发人员分为若干研究方向,对协议
和算法理解(主要应用在网络通信、图象语音
压缩方面)、电子系统方案的研究、用MCU、DSP
编程实现电路功能、用ASIC设计技术设计电路
(包括MCU、DSP本身)、电路功能模块设计(包
括模拟电路和数字电路)、集成电路后端设计(主
要是指综合及自动布局布线技术)、集成电路设
计与工艺接口的研究。
你希望从事哪方面的研究?(能够选择多个方
向。另外,已经从事过相关研发的人员能够详细
描述你的研发经历)。(仕兰微面试题目)
资料仅供参考
5、请谈谈对一个系统设计的总体思路。针对这
个思路,你觉得应该具备哪些方面的知识?(仕
兰微面试题目)
6、设想你将设计完成一个电子电路方案。请简
述用EDA软件(如PROTEL)进行设计(包括原
理图和PCB图)到调试出样机的整个过程。在各
环节应注意哪些问题?电源的稳定,电容的选
取,以及布局的大小。(汉王笔试)
共同的注意点
L一般情况下,面试官主要根据你的简历提问,
因此一定要对自己负责,把简历上的东西搞明
白;
2.个别招聘针对性特别强,就招当前她们确的方
向的人,这种情况下,就要投其所好,尽量介绍
其所关心的东西。
3.其实技术面试并不难,可是由于很多东西都忘
掉了,才觉得有些难。因此最好在面试前把该看
的书看看。
4.虽然说技术面试是实力的较量与体现,可是不
可否认,由于不用面试官/公司所专领域及爱好
不同,也有面试也有很大的偶然性,需要冷静对
待。不能因为被拒,就否认自己或责骂公司。
资料仅供参考
5.面试时要takeiteasy,对越是自己钟情的公司
越要这样。
硬件工程10问10答
Q1:如何为开关电源电路选择合适的元器件和参数
Answer:很多的未使用过开关电源设计的工程师会对它产生一定的畏惧心理,
比如担心开关电源的干扰问题,PCBlayout问题,元器件的参数和类型选择问
题等。其实只要了解了,使用一个开关电源设计还是非常方便的。
一个开关电源一般包含有开关电源控制器和输出两部分,有些控制器会将
MOSFET集成到芯片中去,这样使用就更简单了,也简化了PCB设计,可是设计的
灵活性就减少了一些。
开关控制器基本上就是一个闭环的反馈控制系统,因此一般都会有一个反馈输
出电压的采样电路以及反馈环的控制电路。因此这部分的设计在于保证精确的
采样电路,还有来控制反馈深度,因为如果反馈环响应过慢的话,对瞬态响应
能力是会有很多影响的。
而输出部分设计包含了输出电容,输出电感以及MOSFET等等,这些的选择基本
上就是要满足一个性能和成本的平衡,比如高的开关频率就能够使用小的电感
值(意味着小的封装和便宜的成本),可是高的开关频率会增加干扰和对MOSFET
的开关损耗,从而效率降低。使用低的开关频率带来的结果则是相反的。
对于输出电容的ESR和MOSFET的Rds_on参数选择也是非常关键的,小的ESR能够
减小输出纹波,可是电容成本会增加,好的电容会贵嘛。开关电源控制器驱动
能力也要注意,过多的MOSFET是不能被良好驱动的。
一般来说,开关电源控制器的供应商会提供具体的计算公式和使用方案供工程
师借鉴的。
Q2:如何调试开关电源电路
Answer:有一些经验能够共享给大家
1:电源电路的输出输出经过低阻值大功率电阻接到板内,这样在不焊电阻的情
况下能够先做到电源电路的先调试,避开后面电路的影响。
2:一般来说开关控制器是闭环系统,如果输出恶化的情况超过了闭环能够控制
的范围,开关电源就会工作不正常,因此这种情况就需要认真检查反馈和采样
电路。特别是如果采用了大ESR值的输出电容,会产生很多的电源纹波,这也会
影响开关电源的工作的。
接地技术的讨论
Q3:为什么要接地?
Answer:接地技术的引入最初是为了防止电力或电子等设备遭雷击而采取的保
护性措施,目的是把雷电产生的雷击电流经过避雷针引入到大地,从而起到保
护建筑物的作用。同时,接地也是保护人身安全的一种有效手段,当某种原因
引起的相线(如电线绝缘不良,线路老化等)和设备外壳碰触时,设备的外壳
就会有危险电压产生,由此生成的故障电流就会流经PE线到大地,从而起到保
护作用。随着电子通信和其它数字领域的发展,在接地系统中只考虑防雷和安
全已远远不能满足要求了。比如在通信系统中,大量设备之间信号的互连要求
各设备都要有一个基准,地,作为信号的参考地。而且随着电子设备的复杂化,信
号频率越来越高,因此,在接地设计中,信号之间的互扰等电磁兼容问题必须
资料仅供参考
给予特别关注,否则,接地不当就会严重影响系统运行的可靠性和稳定性。最
近,高速信号的信号回流技术中也引入了“地”的概念。
Q4;接地的定义
Answer:在现代接地概念中、对于线路工程师来说,该术语的含义一般是,线路
电压的参考点,;对于系统设计师来说,它常常是机柜或机架;对电气工程师来
说,它是绿色安全地线或接到大地的意思。一个比较通用的定义是“接地是电流
返回其源的低阻抗通道”。注意要求是“低阻抗”和“通路”。
Q5:常见的接地符号
Answer:PE,PGND,FG—保护地或机壳;BGND或DC-RETURN一直流-48V(+24V)电
源(电池)回流;GND一工作地;DGND一数字地;AGND一模拟地;LGND一防雷保
护地
Q6:合适的接地方式
Answer:接地有多种方式,有单点接地,多点接地以及混合类型的接地。而单
点接地又分为串联单点接地和并联单点接地。一般来说,单点接地用于简单电
路,不同功能模块之间接地区分,以及低频(f<lMHz)电子线路。当设计高频
(f>10MHz)电路时就要采用多点接地了或者多层板(完整的地平面层)。
Q7:信号回流和跨分割的介绍
Answer:对于一个电子信号来说,它需要寻找一条最低阻抗的电流回流到地的
途径,因此如何处理这个信号回流就变得非常的关键。
第一,根据公式能够知道,辐射强度是和回路面积成正比的,就是说回流需要
走的路径越长,形成的环越大,它对外辐射的干扰也越大,因此,PCB布板的时
候要尽可能减小电源回路和信号回路面积。
第二,对于一个高速信号来说,提供有好的信号回流能够保证它的信号质量,
这是因为PCB上传输线的特性阻抗一般是以地层(或电源层)为参考来计算的,
如果高速线附近有连续的地平面,这样这条线的阻抗就能保持连续,如果有段
线附近没有了地参考,这样阻抗就会发生变化,不连续的阻抗从而会影响到信
号的完整性。因此,布线的时候要把高速线分配到靠近地平面的层,或者高速
线旁边并行走一两条地线,起到屏蔽和就近提供回流的功能。
第三,为什么说布线的时候尽量不要跨电源分割,这也是因为信号跨越了不同
电源层后,它的回流途径就会很长了,容易受到干扰。当然,不是严格要求不
能跨越电源分割,对于低速的信号是能够的,因为产生的干扰相比信号能够不
予关心。对于高速信号就要认真检查,尽量不要跨越,能够经过调整电源部分
的走线。(这是针对多层板多个电源供应情况说的)
Q8:为什么要将模拟地和数字地分开,如何分开?
Answer:模拟信号和数字信号都要回流到地,因为数字信号变化速度快,从而
在数字地上引起的噪声就会很大,而模拟信号是需要一个干净的地参考工作的。
如果模拟地和数字地混在一起,噪声就会影响到模拟信号。
一般来说,模拟地和数字地要分开处理,然后经过细的走线连在一起,或者单
点接在一起。总的思想是尽量阻隔数字地上的噪声窜到模拟地上。当然这也不
是非常严格的要求模拟地和数字地必须分开,如果模拟部分附近的数字地还是
很干净的话能够合在一起。
Q9:单板上的信号如何接地?
Answer:对于一般器件来说,就近接地是最好的,采用了拥有完整地平面的多
资料仅供参考
层板设计后,对于一般信号的接地就非常容易了,基本原则是保证走线的连续
性,减少过孔数量;靠近地平面或者电源平面,等等。
Q10:单板的接口器件如何接地?
Answer:有些单板会有对外的输入输出接口,比如串口连接器,网口RJ45连接
器等等,如果对它们的接地设计得不好也会影响到正常工作,例如网口互连有
误码,丢包等,而且会成为对外的电磁干扰源,把板内的噪声向外发送。一般
来说会单独分割出一块独立的接口地,与信号地的连接采用细的走线连接,能
够串上0欧姆或者小阻值的电阻。细的走线能够用来阻隔信号地上噪音过到接口
地上来。同样的,对接口地和接口电源的滤波也要认真考虑。
Q11:带屏蔽层的电缆线的屏蔽层如何接地?
Answer:屏蔽电缆的屏蔽层都要接到单板的接口地上而不是信号地上,这是因
为信号地上有各种的噪声,如果屏蔽层接到了信号地上,噪声电压会驱动共模
电流沿屏蔽层向外干扰,因此设计不好的电缆线一般都是电磁干扰的最大噪声
输出源。当然前提是接口地也要非常的干净。
1充分了解各方的设计需求,确定合适的解决方案
启动一个硬件开发项目,原始的推动力会来自于很多方面,比如市场的需要,
基于整个系统架构的需要,应用软件部门的功能实现需要,提高系统某方面能
力的需要等等,因此作为一个硬件系统的设计者,要主动的去了解各个方面的
需求,而且综合起来,提出最合适的硬件解决方案。比如A项目的原始推动力来
自于公司内部的一个高层软件小组,她们在实际当中发现原有的处理器板IP转
发能力不能满足要求,从而对于系统的配置和使用都会造成很大的不便,因此
她们提出了对新硬件的需求。根据这个目标,硬件方案中就针对性的选用了两
个高性能网络处理器,然后还需要深入的和软件设计者交流,以确定内存大小,
内部结构,对外接口和调试接口的数量及类型等等细节,比如软件人员喜欢将
控制信令通路和数据通路完全分开来,这样在确定内部数据走向的时候要慎重
考虑。项目开始之初是需要召开很多的讨论会议的,应该尽量邀请所有相关部
门来参与,好处有三个,第一能够充分了解大家的需要,以免在系统设计上遗
漏重要的功能,第二是能够让各个部门了解这个项目的情况,提早做好时间和
人员上协作的准备,第三是从感情方面讲,在设计之初各个部门就参与了进来,
这个项目就变成了大家共同的一个心血结晶,会得到大家的呵护和良好合作,
对完成工作是很有帮助的。
2原理图设计中要注意的问题
原理图设计中要有“拿来主义”,现在的芯片厂家一般都能够提供参考设计的原
理图,因此要尽量的借助这些资源,在充分理解参考设计的基础上,做一些自
己的发挥。当主要的芯片选定以后,最关键的外围设计包括了电源,时钟和芯
片间的互连。
电源是保证硬件系统正常工作的基础,设计中要详细的分析:系统能够提供的
电源输入;单板需要产生的电源输出;各个电源需要提供的电流大小;电源电
路效率;各个电源能够允许的波动范围;整个电源系统需要的上电顺序等等。
比如A项目中的网络处理器需要1.25V作为核心电压,要求精度在+5%—-3%之
间,电流需要12A左右,根据这些要求,设计中采用5V的电源输入,利用Linear
的开关电源控制器和IR的MOSFET搭建了合适的电源供应电路,精度要求决定了
输出电容的ESR选择,而且为防止电流过大造成的电压跌落,加入了远端反馈的
资料仅供参考
功能。
时钟电路的实现要考虑到目标电路的抖动等要求,A项目中用到了GE的PHY器件,
刚开始的时候使用一个内部带锁相环的零延时时钟分配芯片提供100MHz时钟,
结果GE链路上出现了丢包,后来换成简单的时钟Buffer器件就解决了丢包问题,
分析起来就是内部的锁相环引入了抖动。
芯片之间的互连要保证数据的无误传输,在这方面,高速的差分信号线具有速
率高,好布线,信号完整性好等特点,A项目中的多芯片间互连均采用了高速差
分信号线,在调试和测试中没有出现问题。
3PCB设计中要注意的问题
PCB设计中要做到目的明确,对于重要的信号线要非常严格的要求布线的长度和
处理地环路,而对于低速和不重要的信号线就能够放在稍低的布线优先级上。
重要的部分包括:电源的分割;内存的时钟线,控制线和数据线的长度要求;
高速差分线的布线等等。
A项目中使用内存芯片实现了1G大小的DDRmemory,针对这个部分的布线是非常
关键的,要考虑到控制线和地址线的拓扑分布,数据线和时钟线的长度差别控
制等方面,在实现的过程中,根据芯片的数据手册和实际的工作频率能够得出
具体的布线规则要求,比如同一组内的数据线长度相差不能超过多少个mil,每
个通路之间的长度相差不能超过多少个mil等等。当这些要求确定后就能够明确
要求PCB设计人员来实现了,如果设计中所有的重要布线要求都明确了,能够转
换成整体的布线约束,利用CAD中的自动布线工具软件来实现PCB设计,这也是
在高速PCB设计中的一个发展趋势。
4检查和调试
当准备调试一块板的时候,一定要先认真的做好目视检查,检查在焊接的过程
中是否有可见的短路和管脚搭锡等故障,检查是否有元器件型号放置错误,第
一脚放置错误,漏装配等问题,然后用万用表测量各个电源到地的电阻,以检
查是否有短路,这个好
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 影院安全培训课件
- 消防救援演练课件
- 中国汉字课件小学
- 联通软件研发培训
- 羚羊木雕课件教学
- 物业商场消防培训
- 大学体育与健康 教案 舞龙舞狮6
- 移动设备管理程序
- 重庆大学校园简介(内含校园图片)
- 美容手术配合
- 2023-2024学年广东省深圳市育才二中九年级(上)期中物理试卷
- 2023秋季学期国开电大本科《管理英语3》在线形考(单元自测1至8)试题及答案
- 中建盘扣式落地卸料平台施工方案
- 浅议中国特色社会主义经济建设
- 贫血的中医治疗:中药在贫血治疗中的应用
- 狮子王-中英文-剧本台词(全)
- 印刷品价目表
- 世界旅游业智慧树知到课后章节答案2023年下临沂大学
- (完整版)医疗器械网络交易服务第三方平台质量管理文件
- 电力变压器试验报告模板
- 配电网技术标准(施工验收分册)
评论
0/150
提交评论