数字逻辑智慧树知到期末考试答案章节答案2024年烟台大学_第1页
数字逻辑智慧树知到期末考试答案章节答案2024年烟台大学_第2页
数字逻辑智慧树知到期末考试答案章节答案2024年烟台大学_第3页
数字逻辑智慧树知到期末考试答案章节答案2024年烟台大学_第4页
数字逻辑智慧树知到期末考试答案章节答案2024年烟台大学_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字逻辑智慧树知到期末考试答案+章节答案2024年烟台大学数字逻辑电路按功能来划分两大类,它们分别是()。

答案:组合逻辑电路###时序逻辑电路对N位寄存器以下叙述正确的是()。

答案:它可以存储N位二进制数###它需要N个触发器构成与二进制数10010110.01对应的十六进制数为()

答案:96.4有一个或非门构成的SR锁存器,当输入为R=0,S=1时,则Q*为()

答案:1将二进制数1011.01转换为对应的十进制数是()

答案:11.25已知Y=A+AB´+A´B,下列结果中正确的是()

答案:Y=A+B如需要判断两个二进制数的大小或相等,可以使用(

)电路。

答案:数据比较器输出低电平有效的二—十进制译码器的输入8421BCD码为0110时,其输出Y'9~Y'0为()。

答案:1110111111一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

答案:16

答案:翻转运用你学过的逻辑代数公式,下列不正确的是()

答案:A(A+B)´=A+B´用公式法化简逻辑函数Y=AC+BC'+A'B最简与或式为()

答案:AC+B构成一个五进制的计数器至少需要()个触发器

答案:3有一个与非门构成的SR锁存器,当输入为R'=1,S'=0时,则Q*为()

答案:1一个有双输入端A、B的或非门,当B分别为0、1时,输出Y分别为

答案:A',0下列对组合逻辑电路特点的叙述中,错误的是()

答案:电路主要由各种门组合而成,还包含存储信息的记忆元件3线—8线译码器74HC138,当片选信号S1S2´S3´为()时,芯片被选通

答案:100下列中规模组合逻辑器件中,能够将并行数据转换成串行数据的是()

答案:数据选择器在逻辑代数基本运算法则中:A+A=(

)。

答案:A一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为()。

答案:1111把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。

答案:错对4位二进制集成计数器以下叙述正确的是()。

答案:它是模为16的计数器###它的异步清零端有效时可随时将计数器置0###它的同步置数端有效时可在CP控制下置入合适的数n位数码全为1的二进制数对应的十进制数为()

答案:2n-1

答案:5下列等式不正确的是()

答案:(A+B)´=A´+B´用公式法化简函数为最简与或式F=A+ABC+AB'C'+BC+B'C'

答案:A+BC+B'C'在设计8421BCD码的译码器时,可以做为无关项在设计中加以利用的伪码为0000~1111中16种状态的()

答案:后六个

答案:翻转下列不是3线─8线译码器74LS138输出端状态的是()

答案:01011100JK触发器要实现Q*=1时,J、K端的取值为()

答案:J=1,K=0将具有约束条件AB+AD'=0的逻辑函数F=∑m(0,2,3,4,6,7,9),化为最简与或式结果应为(

)。

答案:AC'+A'C+D'若在编码器中有50个编码对象,则输出二进制代码位数至少需要()位

答案:6同步计数器是指()的计数器。

答案:各触发器时钟端连在一起,统一由系统时钟控制D触发器的特征方程Q*=D,而与Qn无关,所以,D触发器不是时序电路。

答案:错下列编码器中,对输入信号没有约束的是()

答案:优先编码器###74HC148时序逻辑电路是数字电路中非常重要的知识,下面所讲的不属于时序逻辑电路的特点的是()

答案:时序电路由各种门电路构成,不具有记忆功能###时序电路的输出仅取决于当前的输入,而与过去的输入无关用公式法化简函数为最简与或式F=AB'+A'CD+B+C'+D'

答案:1优先编码器同时有两个输入信号时,是对(

)的输入信号编码。

答案:优先级别最高经过有限个CP脉冲后,可由任意一个无效状态进入有效状态的计数器是(

)自启动的计数器。

答案:能A+BC=()。

答案:(A+B)(A+C)对于JK触发器,输入J=1,K=1,CLK脉冲作用后,触发器的次态应为()。

答案:Q'下列等式正确的是()

答案:A+A'=1()码属于无权码

答案:余三码JK触发器,若输入J=1,K=0,则时钟有效后,触发器的次态应为()。

答案:1用公式法化简逻辑函数Y=A+(B+C')'(A+B'+C)(A+B+C)最简与或式为()

答案:A+B'C若变量A,B,C,D,E取值为10011时,某最小项的值为1,则此最小项是()

答案:AB'C'DE0输出有效的3线─8线译码器74LS138,若使输出Y3=0,则输入量A2A1A0应为()

答案:011逻辑函数Y(A,B,C,D)=∑m(3,5,6,7,10)+∑d(0,1,2,4,8),最简与或式为()

答案:A'+B'D'用公式法化简逻辑函数Y=ABD+AB'CD'+AC'DE+A最简与或式为()

答案:A以下哪一些不符合对偶规则(

)。

答案:原变量和反变量互换

答案:翻转设计一个能存放8位二进制代码的寄存器,需要()个触发器。

答案:8卡诺图化简是逻辑函数化简的有效工具,关于卡诺图化简,下列不正确的是()

答案:卡诺图中排列呈矩形的6个相邻的最小项可以合并为一项,消去3对因子由3级触发器构成的环型和扭环型计数器的计数模值依次为()。

答案:3和68线—3线优先编码器,输入端低有效,输入端I0’、I7’同时有效时,输出原码输出,则输出结果为()。

答案:111二-十进制编码器是指(

)。

答案:将0~9个数字转换成二进制代码的电路下列各种门中,属于复合逻辑门的是()

答案:异或门一个8选1的数据选择器,当选择控制端A2A1A0的值分别为101时,输出端输出()的值。

答案:D5一个多位数357,请用8421BCD码表示为()

答案:0011010101114位数值比较器74LS85三个扩展端不用时应按()连接

答案:I(A>B)=0,I(A=B)=1,I(A逻辑函数Y(A,B,C,D)=∑m(0,2,4,6,9,13)+d(1,3,5,7,11,15)的最简与或式为()

答案:A’+D四位移位寄存器可以寄存四位数码,若将这些数码从串行数据输入端移入寄存器,需经过(

)个时钟周期。

答案:4

答案:保持若J=K′,则完成()触发器的逻辑功能.

答案:D触发器四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=()

答案:A1´A0´D0+A1´A0D1+A1A0´D2+A1A0D3与二进制数1101011.011对应的八进制数为()

答案:153.3由或非门构成的RS触发器的特征方程是(

答案:Q*=S+R'Q对于或非门,只要有一个输入为高电平,则输出就为0(低)电平,所以对或非门多余输入端的处理不能接1(高)电平。

答案:对能记忆一位二值信号的基本逻辑单元叫触发器。

答案:对从若干输入数据中选择一路作为输出的电路叫数据选择器。

答案:对移位寄存器的主要功能有()。

答案:实现串/并转换###保存数据###构成移位型计数器属于组合逻辑电路的部件是()

答案:译码器###比较器###编码器集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出由高位到低位应为()。

答案:11011111若要设计一个脉冲序列为1101001110的序列信号发生器,应选用()进制计数器。

答案:10二进制数10101转换为十进制数是()

答案:213线─8线译码器74LS138,当控制端使其处于不译码状态时,各输出端的状态为(

答案:全为1状态16选1的数据选择器地址输入(控制)端有()个。

答案:48421BCD码的权值从高位到低位分别为()

答案:8421一位数据比较器,若A、B为两个一位数码的表示变量,当A>B时输出Y=1,则输出Y的表达式为Y=()

答案:AB'下列电路中不属于时序电路的是()。

答案:译码器半加器和的输出端与输入端的逻辑关系是()

答案:异或一个触发器可记录一位二进制代码,它有(

)个稳态。

答案:2任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路叫()。

答案:时序逻辑电路用四选一数据选择器实现函数Y=A1A0+A1´A0,应使()

答案:D0=D2=0,D1=D3=1带符号位二进制数(101101)2的补码是()

答案:110011以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路

答案:数据选择器表示一个最大的3位十进制数,所需二进制数的位数至少是()

答案:10若011010010101采用8421BCD码,请写出其对应的十进制数字为()

答案:695三变量的全部最小项有()

答案:8欲表示十进制数的十个数码,需要二进制数码位的位数是()

答案:4逻辑函数Y(A,B,C)=∑m(0,1,2,4,6)为最简与或式为()

答案:A'B'+C'构成时序电路最基本的元器件是()

答案:触发器101键盘的编码器输出()位二进制代码

答案:7十进制数39.54的余3BCD码是()

答案:01101100.10000111下列等式正确的是()

答案:A+AB+B=A+B组合电路不含有记忆功能的器件。

答案:对格雷码具有任何相邻码只有一位码元不同的特性

答案:对JK触发器没有翻转功能。

答案:错将8个“1”异或起来得到的结果为1。

答案:错组合逻辑电路的特点有(

)。

答案:任何时刻的输出,仅与当时的输入状态组合有关,与电路过去的状态无关###不具有“记忆”功能对一个3线-8线译码器正确的叙述是(

)。

答案:它有3个主要输入端###它是二进制译码器###同一时间只有一个输出端是有效的对计数器以下叙述正确的是(

)。

答案:有十进制和二进制计数器###有加法,减法,加/减计数器之分###有同步和异步计数器按集成度可以把集成电路分为(

)

集成电路。

答案:小规模(SSI)###超大规模(VLSI)###大规模(LSI)###中规模(MSI)将与非门当做反相器使用时各输入端连接的方法是(

)。

答案:各输入端并接作为输入###选一个输入端作为输入,其余的输入端接高电平用公式法化简函数为最简与或式F=A'C'+A'B'+A'C'D'+BC

答案:A'+BC全加器是指(

)。

答案:两个同位的二进制数和来自低位的进位三者相加二极管的正向接法是(

)。

答案:电源的正极接阳极,电源的负极接阴极欲使D触发器按Q*=Q'工作,应使输入D=()

答案:Q'编码器的逻辑功能是将()

答案:输入的高、低电平编成对应输出的二进制代码

答案:三进制计数器4位二进制减法计数器从0000开始计数,其下一个计数值为(

)。

答案:1111把一个五进制计数器与一个四进制计数器串联最大可得到()进制计数器。

答案:20当要在数码管上显示5时,则其输入端上应加()信号

答案:1011011与二进制数1111等值的十进制数是()

答案:15逻辑函数Y(A,B,C)=∑m(6,7),约束条件:m0+m4+m5=0的最简与或式为()

答案:A写出9对应的余3码是()

答案:11004选1数据选择器的地址输入为A1、A0,数据输入为D0、D1、D2、D3,若用它实现逻辑函数F=A+B,且A、B作地址输入量,则要求数据输入端D0D1D2D3为(

)

答案:0111逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为()

答案:逻辑乘(8C)H的等值十进制数是()

答案:140(36)10转换为二进制数是()

答案:100100逻辑函数Y(A,B)=A+B’的最小项之和为()

答案:A’B’+AB+AB’译码器的逻辑功能是将()

答案:输入的二进制代码译成对应输出的高、低电平

答案:D触发器(

)是时序逻辑电路的典型电路。

答案:计数器下列逻辑函数中,F恒为0的是()

答案:F(A,B,C)=m0.m5.m2

答案:14有一个与非门构成的SR锁存器,当输入为R'=1,S'=1时,则Q*为()

答案:保持用公式法化简函数为最简与或式F=AB'CD+ABC'D'+AB'+AD'+AB'C

答案:AB'+AD'带符号位二进制数(001101)2的补码是()

答案:001101二进制数-10110的补码为()

答案:101010与十进制数9等值的二进制数为()

答案:1001一个四输入端与非门,使其输出为0的输入变量取值组合有()种

答案:1N个触发器可以构成能寄存()位二进制数码的寄存器。

答案:N一个两输入端的门电路,当输入为1和0时,输出不是1的门是()

答案:或非门8线—3线优先编码器74HC148输入端I1’、I5’同时有效时输出二进制数为()。

答案:010

答案:10用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=A2+A2´A1´,应()。

答案:用或门,Y=Y=Y0´+Y1´+Y4´+Y5´+Y6´+Y7´移位寄存器不具有的功能是()

答案:译码功能一个三变量的逻辑函数,其最小项m0*m7结果为()。

答案:0能实现1位二进制带进位加法运算的是()。

答案:全加器构成一个六进制的计数器至少需要()个触发器

答案:3通过级联方法,把两片4位二进制计数器74LS161连接成为8位二进制计数器后,其最大模值是100

答案:错集成四位同步二进制加法计数器74161用置数法来改接成其它进制计数器时,由于置数端是同步的,所以预置数时对应的状态是计数循环中的一个稳定的状态。

答案:对时序逻辑电路按触发器时钟端的连接方式不同可以分为(

)。

答案:同步时序逻辑电路###异步时序逻辑电路可以用来暂时存放数据的器件叫(

)。

答案:寄存器

答案:7

答案:1:56四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过(

)个时钟周期。

答案:43级触发器若构成环型计数器,其模值为(

)。

答案:3下面属于时序电路的特点的是()

答案:时序电路通常由组合电路和触发器构成###时序电路的输出不仅取决于当前的输入,还和原来的状态有关若4位同步二进制减法计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为(

)。

答案:0110钟控RS触发器的特征方程是(

答案:Q*=S+R'Q有一个与非门构成的SR锁存器,当输入为R'=0,S'=1时,则Q*为()

答案:0RS触发器中,不允许的输入是()

答案:RS=11当JK触发器处于翻转功能时,其输出的次态为(

)。

答案:与原态相反对于JK触发器,若J=K,则可完成(

)触发器的逻辑功能

答案:T对触发器正确的叙述是(

)。

答案:它是最简单的时序逻辑电路###不同类型的触发器可以相互转换###它的Q端反映了它的状态按逻辑功能来划分,触发器可以分为(

)。

答案:D触发器###T触发器###RS触发器###JK触发器存储8位二进制信息要(

)个触发器。

答案:8对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。

答案:0当变量A,B,C取值为000和111时,输出Y为1,其他均为0.因此它是一种能够判断(

)。

答案:输入信号是否一致一个二进制编码器若需要对4个输入信号进行编码,则要采用4位二进制代码

答案:错将1999个“1”异或起来得到的结果为1

答案:对一位数据比较器,若A、B为两个一位数码的表示变量,当A>B时输出Y=1,则输出Y的表达式为Y=(

)

答案:AB'4位二进制译码器,其输出端个数为()

答案:16下列电路中,不属于组合逻辑电路的有(

)。

答案:计数器###寄存器组合逻辑电路在电路结构上的特点是(

)。

答案:只含有门电路###不含存储单元###不含反馈电路对于普通编码器和优先编码器下面的说法正确的是()

答案:普通编码器只允许输入一个编码信号,优先编码器允许输入多个编码信号输出高电平有效的4线—16线译码器的输入,ABCD=1010时,输出Y15~Y0=(

)。

答案:0000010000000000正逻辑关系是指(

)。

答案:用1表示高电平,用0表示低电平基本逻辑门是

(

)。

答案:非门###或门###与门为实现数据传输的总线结构,要选用(

)门电路。

答案:三态门三态输出门的输出端可以出现(

)3种状态。

答案:低电平###高电平###高阻函数Y=B'+A中,包含的最小项个数为

(

).

答案:3逻辑函数Y(A,B,C,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论