电大《计算机组成原理复》期末考试专用复习试题及答案资料_第1页
电大《计算机组成原理复》期末考试专用复习试题及答案资料_第2页
电大《计算机组成原理复》期末考试专用复习试题及答案资料_第3页
电大《计算机组成原理复》期末考试专用复习试题及答案资料_第4页
电大《计算机组成原理复》期末考试专用复习试题及答案资料_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机组成原理第一章练习

一、选择题

1.冯.诺依曼机工作方式的基本特点是_B_。

A.多指令流单数据流。B,按地址访问并顺序执行指令。

C,堆栈操作。D、存贮器按字节选择地址。

2.算机硬件能直接执行的只有—B—。

A、符号语言B、机器语言C,机器语言和汇编语言D、汇编语言

3.完整的计算机系统应包括一。

A、运算器、存贮器、控制器。B,外部设备和主机。

C,主机和应用程序。I)、配套的硬件和软件系统。

4.计算机的外围设备是指_止_。

A、输入“出设备。B,外存设备。

C,远程通信设备。D、除了CPU和内存以外的其它设备。

5.在微型计算机系统中外围设备通过J与主板的系统总线相连。

A.设备控制器。B.计数器。

C、适配器。I)、寄存器。

二、填空题

1.在计算机术语中将运算器和控制器合在一起称为-CEL」,而将一CEL_和存贮器合在一起称为*L。

2.冯诺依曼设计的计算机由五个基本部份组成,它们是存储器.运算器.控制器,输入设备,输出设备。

3、计算机系统可分为应用层、系统层和硬件层三层,其中硬件层又可分为硬件设计和硬件电路。

4,计算机系统的主机应包括_CEI1=、存储器、总线加_适配,器。

三、简答题

1,冯.诺依曼型计算机的主要设计思想是什么?它包括哪些组成部分?

答:冯.诺依曼设计的计算机由五个基本部分组成:存储器、运算器、控制器以及输入输出设备。首先将编好的程序和数据由输入

设备送入存储器中,再将指令从存储器中取出送往控制器解释分析,根据指令中的内容产生各种控制信号,自动控制计算机中所有部

件,按时间顺序完成指令内容。

2,什么是硬件?什么是软件?

答:计算机系统由硬件与软件两部分组成,硬件就是看得见摸得着的东西;软件是指能使计算机工作的程序和程序运行时所需要

的数据。

3,简要回答计算机系统每个层次的主要内容。

答:应用层:系统分析,应用软件,语言工具;系统层:语言处理程序(解释、编译器),操作系统;硬件层:硬件设计:指令

系统设计,计算机各部件组成设计,微体系结构设计,各部件对应数字逻辑设计。硬件电路:把数字逻辑各个逻辑门对应为物理晶体

管,制成IC电路。

4操作系统的作用是什么?

''答「亲统层主要包括技作系统和语言处理程序,语言处理程序即编译器或解释器。操作系统是一个最主要的系统软件,它控制其

他程序的运行,管理系统资源并且为用户提供操作界面。

组成原理第六章练习

一、选择题

1.主存贮器和CPU之间增加cache的目的是。A

A、解决CPU和主存之间的速度匹配问题。B.扩大主存容量。

C、扩大CPU中通用寄存器的数量。D、既扩大主存又扩大寄存器容量。

2.计算机系统中的存贮器系统是指。D

A.RAM存贮器。B、ROM存贮器。

C,主存贮器。D、主存贮器和外存贮器。

3.和外存贮器相比,内存贮器的特点是。C

A,容量大,速度快,成本低。B,容量大,速度慢,成本高。

C,容量小,速度快,成本高。D、容量小,速度快,成本低。

4.CPU从内存取出并执行一条指令的时间单位是0B

A.时钟周期。B、指令周期。

C.CPU周期。D、微指令周期。

5.动态RAM的刷新是以为单位的。B

A,存贮单元。B,行。C、块。D、字节。

6.下列关于存贮器的叙述,正确的是。B

A.多体交叉存贮器主要解决扩充容量问题。B、Cache的功能全由硬件完成。

C,Cache与主存统一编址,即主存空间的某一部分属于Cache。

D、“主存一外存”的存贮层次是为了弥补主存速度的不足。

7.采用虚拟存贮器的主要目的是__。B

A.提高存贮器的速度。B.增加存贮器的容量。

C、降低存贮器的成本。D、上述三者。

8.以下叙述正确的是oC

A、主存的存取速度可以和CPU匹配。

B,主存由RAM构成,不包括ROM。

C、辅存中的程序需要调入主存中才能运行。

D、若指令的地址为20位,则主存容量一定是1MB。

二、填空题

1、cache是一种(高速缓冲)存贮器。是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的硬件技术。现发展为(指令

Cache)和(数据Cache)分设体系。

2.CPU能直接访问(Cache)和(内存),但不能直接访问(硬盘)和(光盘)。

3、启动一次存贮器操作到该操作完成的时间称为(访问时间);连续启动两次独立的存贮器操作所需的最小时间间隔称为(访问周期)。

4.半导体随机访问存贮器可分为(RAM)和(ROM)两种。

5.存贮器的速度指标包括(访问时间)、(访问周期)和(带宽)。

6.三级存贮系统一般是指:(Cache)、(主存)和(辅存)。

7.对Cache单元执行读写操作时,需将主存地址变换成Cache地址,这个变换过程叫做(地址映射),它通过硬件组成的(地址映射机

构)自动完成。

8.访问Cache时,数据或代码存在于Cache中的情形叫做(命中)。

9.层次化存贮器结构的设计是依据(访存局部性)原理。

10.存贮系统中设置Cache的目的是为了(提高访存速度),设置虚拟存贮器的目的是为了(扩大访存空间)。

11.在具有虚拟存贮器的系统中,CPU根据程序指令生成的地址是(逻辑地址(虚)),经过转换后的地址是(物理地址(实))。

12.根程采用的存贮映像算法,可将虚拟存贮器的管理方式分为(页)式、(段)式和(段页)式等多种。

三、分析题加?

1.用4KX8的存贮器苻芹构布8Kxi6位的存贮器,共需多少片?如果CPU的信号线有读写控制信号"口地址线为抬四,存贮

器芯片的控制信号有口。和"口,请画出CPU与存贮器的连接图用厂

2.用2Kx在的存琳器组成8KB的存贮器,共需多少片?如CPU的信号线有读写控制信号,地址线为A15_A0,存贮器芯片的控

制信号有和旭,请画出CPU与存贮器的连接图。

3,请画出代码110101001在NRZ1、PM和MFM记录方式下的写入电流波形。

4.请画出代码101101001在NRZ1、PM和MFM记录方式下的写入电流波形。

1.答,如图,共需4KX8存贮器芯片四片。2.答,如图,共需2KX8存贮器芯片四片

计算机原理第七章练习

一、选择题

1.在定点运算器中,无论采用双符号位还是单符号位,

必须有()_,它一般用()_来实现。EF

A、译码电路B、与非门C、编码电路D、或非门

E.溢出判断电路F、异或门G,移位电路H、与或非门

2.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是__.

A,阶符与数符相同。B,阶符与数符相异。C

C,数符与小数点后第1位数字相异。

D,数符与小数点后第1位数字相同。

3.运算器虽有许多部件组成,但核心部分是。B

A.数据总线。B,算术逻辑运算单元。C,多路开关。1)、通用寄存器。

4.在定点运算器中产生溢出的原因是C

运算过程中最高位产生了进位或借位。

参加运算的操作数超出了机器的表示范围。

运算的结果超出了机器的表示范围。

寄存器的位数太少,不得不舍弃最低有效位。

5.定点补码加法运算中,时表明运算结果发生了溢出。B

A.双符号位相同B.双符号位不同

C.正负相加D.两个负数相加

6.在浮点数中,当数据的绝对值太小,以至于小于所能表示的数据时,则称为浮点数的___。B

A正溢B下溢C负上溢D正下溢

7.在浮点数中,当数据的绝对值太无;以至于大于席能表示的数据时,则称为浮点数的___。C

A.负溢B.下溢C.上溢I).负上溢

8.设用补码表示浮点数,以下数据中是规格化的。B

A.11.101010B.11.010101C.00.010101I).00.001010

9.数据在运算中发生溢出的根本原因是。A

A.数据在机器中的位数有限

B.数据运算中将符号位的进位丢弃

C.数据运算中将符号位的借位丢弃

D.数据运算中的错误

二、填空题

1.数的真值变成机器码可采用:(原码)表示法,(反码)表示法,(补码)表示法,(移码)表示法。

2.在浮点数中,当数据的绝对值大大,以至于大于阶码所能表示的数据时,称为浮点数的位溢)。而当数据的绝对值太小,以至于小

于阶码所能表示的数据时,称为浮点数的(下溢)。

3.在双符号位补码加法中,如果结果的两个符号位(相异),则表示数据溢出。

4.当浮点数的尾数为补码时,其为规格化数应满足的条件是(符号位与尾数最高位相异)

5.浮点数0.00100011X2-1的规格化表示为。0.1001100X2-3

6.浮点数的加减运算需要经过____、、、和五个步骤。

三、计算题

1.x=2-011X0.100101y=2-010X(-0.011110)设:两数均以补码表示,用浮点运算法求:x+y;x-y

2.x=2-101X(-0.010110)y=2-100X0.010110ft:两数均以补码表示,用浮点运算法

求:x+y;x-y

1.解:

X+Y的计算:

对阶x=2-010X0.010010(1)

求补[x]补=11110,00.010010(1)

[yj补=11110,11.100010_____________________

尾数加11.110100⑴

规格化左规2位,阶码减2-+[-2]补

[X+Y]补=11100.11.010010

舍入零舍1入

判溢阶码双符号位相同,无溢出

结果X+Y=2-4X(-0.101110)

X-Y的计算:

对阶x=2-010X0.010010(1)

求补Ex]补=11110,00.010010(1)

[-¥]补=11110,00.011110

求和00.110000(1)

规格化伏需)

舍入零舍1入[X+Y]补=11110,00.110001

判溢无溢出

结果X-Y=2-010X0.110001

2.解:

X+Y的计算:

对阶X=2-100X(-0.001011)

录补[x]补=11100,11.110101

[y]补=11100,00.010110

求和00.001011

规格化左规2位

[X+Y]#=11010,00.101100

判溢无溢出

结果X+Y=2-110X0.101100

计算机组成原理第九章练习

选择题

1.同步控制是。C

A,只适用于CPU控制的方式。B,只适用于外设控制的方式。

C.由统一时序信号控制的方美。1),所有指令执行舟间都相同的方晟。

2.在CPU中跟踪指令后继地址的寄存器是_。B

A、主存地址寄存器。B、程序计数器。

C、指令寄存器。D、状态条件寄存器。

3.微过程控制器中,机器指令与微指令的关系是一。D

A、每一条机器指令由一条微指令来执行。

B.一条微指令由若干条机器指令组成。

C、一段机器指令组成的程序可由一条微指令来执行。

D.每一条机器指令由一段用微指令编成的微程序来解释执行。

4.描述流水CPU概念中正确的句子是。D

流水CPU是以空间并行为原理构造的处理器。

流水CPU一定是RISC机器。

C、流水CPU一定是多媒体CPU。

1)、流水CPU是一种经济而实用的时间并行技术。

5.下列部件中不属于控制部件的是___。D

A、指令寄存器。B,操作控制器。

C、程序计数器。D、状态条件寄存器。

6.计算机操作的最小时间单位是一。A

A,时钟周期。B,指令周期。

C,CPU周期。1)、微指令周期。

7.下例部件中不属于执行部件的是—.A

A.控制器B.存储器C.运算器D.外围设备

8.CPU中不需要__D

A.指令寄存器B.指令译码器C.数据寄存器D.地址译码器

9.以下说法错误的是—B

A.指令执行过程的第一步都是取指令操作

B.为了进行取指令操作,控制器需要得到相应的指令

C.取指令操作是控制器自动进行的

D.在指令长度相同的情况下,所有取指令操作都是相同的

10.指令_从主存中读出。A

A.总是根据程序计数器PC

B.有时根据PC,有时根据转移指令

C.根据地址寄存器

D.有时根据PC,有时根据地址寄存器

11.在取指令操作之后,PC中存放的是B

A.当前指令的地址B.下一条指令的地址

C.程序中指令的数量D.指令的长度

12.硬布线控制器是一种___控制器。A

A.组合逻辑B.时序逻辑C.存储逻辑D.同步逻辑

填空题

1.CPU从主存中取出一条指令并执行该指令的时间叫做(指令周期),它常常用若干个(时钟周期)来表示,而后者又包括若干个(节拍脉

冲)。

2.微程序控制器主要由_(控制存贮器)、(微指令寄存器)和(地址转移逻辑)一三大部分组成。

3.微程序控制器的优点是具有较强的一(灵活性)_,容易实现(复杂控制逻辑),便于扩充、增加一(新指令)一;缺点是执行每条指

令都要多次访问(控制存储器),从而影响了控制器的(工作速度)。

4.流水CPU是以(.时间并行性)J原理构造的处理器,是一种非常(经济而实用)的并行技术。目前的(高性能)微处理器几乎无

一例外的使用了流水技术。

5.央处理器CPU具有(指令)控制、(操作)控制、一(时间)—控制、徵据)加工等基本功能。

6.一条微指令分为(操作)控制部分和(顺序)控制部分和。

7.在微程序控制器中,把全部指令的控制字存放在一个高速存储器即(控制存贮器)中,这个存储器的地址称为(微地址、

8.完成一条指令的一系列微指令的有序集合称为(微程序)。

9.微指令格式可分为两类:(水平)型微指令和(垂直)型微指令。

10.(全水平)型微指令的控制字段中每一位定义一种微操作。

三、名词解释

1.微程序2.微指令.3.微地址.4.控制存储器

1.微程序一存贮在控制存贮器中的完成指令功能的程序,由微指令组成。

2.微指令一控制存贮器存贮的控制代码,分为操作控制部分和顺序控制部分。

3.微地址一微指令在控制存贮器中的存贮地址。

4.控制存储器一微程序控制器中存贮微指令的存贮器,通常是ROM。

四、简答题

1.微程序控制的基本思想是什么?

答:把指令执行所需要的所有控制信号放在控制存贮器中,需要时从中读取。也就是把操作控制信号编成微指令,存放在一个专门的

存贮器中。这样,指令控制器的设计就变成微程序设计,从而可用类似于软件的设计技术来设计控制器部件。

2.微程序控制的特点是什么?

答:因微程序易修改,具有较强的灵活性,因而微程序控制器可方便地实现新功能,增加新指令。但微程序控制器执行指令时要访存

若干次,控存的速度就成了系统工作速度的关键。与组合电路控制器相比,微程序控制器具有规整性、可维护性的优点,是一种用软

件的方法来设计硬件的技术,可实现复杂指令的操作控制。

五、分析题

写出单总线结构CPU中下述指令的执行步骤。指令中源操作数在前,目的操作数在后。

1.MOVRI,R2

2.MOV(R2),RO

3.ADD(RI),R2

4.SUBmem,RO

5.JMPmem

6.INCRI

1.解:第一步,取指令

(1)PC-MARPC+1—PC

(2)DBUSfMDR一IR

第二步,送数据

(3)R1->R2

2.解:第一步,取指令

(1)PC-MARPC+1—PC

(2)DBUSfMDR-*IR

第二步,取源操作数

(3)R2-MAR

.第三步,送数据

DBUS-MDR-RO

3.解:第一步,取指令

(1)PCfMARPC+1fPC

(2)DBUS->MDR->IR

第二步,取源操作数

(3)R—MAR

(4)DBUSfMDR-*LA

第三步,取目地操作数

(5)R2-LB

第四步,运算并送结果

(6)LA+LB-R2

4.解:第一步,取指令

⑴PCfMARPC+1fPC

(2)DBUSfMDR-IR

第二步,取源操作数

(3)IR(mem)-MAR

(4)DBUS-MDR-LA

第三步,取目地操作数

(5)ROfLB

第四步,运算并送结果

(6)LA-LBfR0

5.解:第一步,取指令

(1)PC^MARPC+1-PC

(2)DBUS-MDR-IR

第二步,转移地址送PC

(3)IR-PC

6.解:第一步,取指令

(1)PC-MARPC+1~PC

(2)DBUS-MDR-IR

第二步,取操作数

(3)RITA

第三步,+1,并送结果

(4)LA+1-R1

计算机组成原理第十章练习题

选择题

1.同步控制是_。C

A.只适用于CPU控制的方式。B.只适用于外设控制的方式。

C、由统一时序信号控制的方式。D、所有指令执行时间都相同的方式。

2.计算机的外围设备是指一。D

A、输入施出设备。B,外存设备。

C、远程通信设备。I).除了CPU和内存以外的其它设备。

3.数据总线的宽度由总线的一定义B。

A、物理特性。B,功能特性。

C,电气特性。D、时间特性。

4.描述当代流行总线结构基本概念中,正确的句子是一。A

A.当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连。

B、系统中只允许有一个这样的CPU模块。

C,当代流行的总线结构不是标准总线。

5.总线系统中地址线的功用是一»C

A,用于选择主存单元。B、用于选择进行信息传输的设备。

C、用于指定主存单元和I/O接口的地址。

D,用于传送主存的物理地址和逻辑地址。

6.描述PCI总线基本概念,正确的句子是__。B

PCI总线是一个与处理器有关的高速外围总线。

PCI总线的基本传输机制是猝发式传送。

PCI设备一定是主设备。

系统中只允许有一条PCI总线。

7.在微型计算机系统中外围设备通过^_―与主板的系统总线相连。C

A,设备控制器。B,计数器。

C,适配器。I)、寄存器。

8.计算机系统的输入输出接口是__之间的交界面。D

A、CPU与存贮器。B,存贮器与外设。

C、CPU与系统总线。D、主机与外设。

9.占集中式总装仲,中—B_方式响应B+间最快,—A_方式对电路故障最敏感。

A.菊花链方式。B,独立请求方式。C、计数器定时查询方式。

10.总线接口的功能不包括()1)

A、数据缓存B、数据转换C、状态设置D、数据运算

11.输入府出程序控制方式可分为()A

A、程序直接控制和程序中断方式B、程序直接方式和DMA方式

C、中断方式和DMA方式D、DMA方式与通道方式

12.以下说法错误的是()C

A、中断服务程序一般是操作系统模块

B、中断向量方法可提高中断源的识别速度

C,中断向量就是中断服务程序的入口地址

D.重叠处理中断的现象称为中断嵌套

13、当有中断源发出请求时,CPU可执行相应的中断服务程序。发出请求的可以是()C

A,通用寄存器B,专用寄存器C、外部事件D、Cache

14、中断向量是()C

A,子程序地址B.中断服务程序入口地址

C.中断服务程序入口地址的地址D、设备地址

填空题

1.在计算机系统中,各系统部件之间信息传送的公共通路称为_聪线)一、就其所传送的信息性质而言,公共通路上传送的信息包括微

据)、_(地址)—和_(一控制)。

2.总线有一(物理)一特性、(功能特性)、一(电气特性)、.(机械一特性),因此必须_(标准化)_。

3.一次总线的信息传送过程大致可分为五个阶段,依次为(请求总线)、C总线仲裁)、

_(寻址)、(信息传送)和(状态返回)。

4.总线数据通信方式按传输定时方法可分为(同步)式和(异步)式两类。

5.决定总线由哪个设备控制的方式称为(总线仲裁)方式。

6.总线控制方式可分为(集中)式

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论