流水灯电路设计_第1页
流水灯电路设计_第2页
流水灯电路设计_第3页
流水灯电路设计_第4页
流水灯电路设计_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

流水灯电路的VerilogHDL设计温国忠

实训内容

分频器设计流水灯电路设计流水灯电路设计设计要求:LED流水灯又叫跑马灯,是最基础的时序逻辑,使用VerilogHDL语言设计,循环点亮每个LED。实验说明:本实验使用分频器,因为实验板上的时钟为25M,如果不分频,人眼不可能观察到LED循环点亮。方案1:用移位寄存器实现8个发光二极管的流水线点灯电路框图如下所示,它包含两个功能模块,一是分频器模块,另一个8位循环移位寄存器模块

方案2:用译码器实现请同学们自己思考??实训要求FPGAspark1.1开发系统的工作时钟为25MHz,请根据25M输入时钟clk产生1Hz的分频输出时钟clk_1hz,完成该分频器模块的VerilogHDL编码。

用1Hz的时钟控制一个8位串行循环移位寄存器电路,每个时钟周期只点亮一个发光二极管,实现8个发光管的亮灭依次交替变化,这样8个发光二极管可实现流水线点亮,请完成该8位循环移位寄存器电路模块的VerilogHDL编码。

将分频器模块和8位循环移位寄存器模块连成一个顶层电路模块如上图所示,用VerilogHDL结构化描述风格设计该顶层电路。设计思考如果不使用移位寄存器能否实现设计要求?请给出设计方案。如用译码器电路完成led流水灯电路设计。请完成VerilogHDL设计编码。实际实验中往往要用到频率很低的时钟(比如1Hz,10Hz),

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论