版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
原理图设计简介本文简要介绍了原理图的设计过程,希望能对初学者有所帮助。一.建立一个新的工程在进行一个新的设计时,首先必须利用ProjectManager对该设计目录进行配置,使该目录具有如下的文件结构。ProjectProjectProjectdirectory<Project_name>.cpmProjectfile包含了该设计的所有配置信息。如文件名称,所用的文件库等。(cpm:cadenceprojectmanager)<Project_name>.cpmcds.libcds.lib包含了该设计所用到的所有库文件的路径。worklibdesignlibrary该目录下存放原理图等相关信息。worklibDesignDesignDesigndirectory下面举例说明:启动ProjectManagerOpen:打开一个已有Project.New:建立一个新的Project.点击New如下图:此处添入你的工程名如:myproject此处添入你的工程名如:myprojectcadence将会以你所填入的projectname如:myproject给projectfile和designlibrary分别命名为myproject.cpm和myproject.lib点击下一步AvailableLibrary:列出所有可选择的库。包括cadence自带库等。ProjectLibrary:个人工程中将用到的所有库。如myproject_lib点击下一步此处添入你的设计名如:mydesign此处添入你的设计名如:mydesign点击下一步 放置元器件(Addingparts)放置元器件(Addingparts)存盘(save,saveas)添加属性(Property,Attribute)定义信号名(addsingnal_name)连线(addingwires)存盘(save,saveas)添加属性(Property,Attribute)定义信号名(addsingnal_name)连线(addingwires)Y完成原理图输入否完成原理图输入否NY下面就流程的各个部分做简单介绍。◎1.Addingparts使用Componentadd命令在原理图中加元器件。▲注意:为避免调出的元器件连线错位。栅格设置:栅格为50mil栅格显示为100mil首先应放入公司的标准图框(ztestandard\FrameA1-A4,A4plus或ZTE_FRAMEA3/A4/A4PLUS),再在图框内添加所需器件。其中介绍两个命令:▲Version改变元器件符号版本(即一个器件可能分成几个部分:操作方法是在一个器件上单击,再若击,弹出的对话框中有version项和section项)▲Section指定逻辑元器件在物理封装中的位置。并显示pin_number.如下图:Replace元件替换。指用一个元件替换图中的另一个元件。Modify元件修改,可以修改封装等信息。Descend可进行对器件库的修改(?),修改后存盘,下次调用才起作用。返回时点Asscend,或上面的return按钮。由于涉及到出料单的问题。放置器件(尤其是分立元件)时请按照《CDMA硬件部原理图设计规范》去做。对含有PPT信息的器件(PPT表包含有器件的材料代码和封装信息),可以按下图,选择以Physical方式从PPT中调入器件。◎2.Addingwiresa.使用Wire/Draw命令可在连线的同时,对该线网加信号名。▲靠近需要连线的元件管脚处,使用shift+right键可以准确快捷地捕捉pin脚并连线。b.使用Wire/Route命令可自动完成点到点连线。◎3.NamingwiresConcept—HDL可以通过相同信号名自动建立两个线网的连接关系。使用Wire/signame命令可标记一根线网使用Text/change命令改正和重新命名信号名。a.总线总线的信号名格式为〈msb..lsb>,msb指总线的最高位。Lsb指总线的最低位。当为某根线网定义了总线格式的信号名后,该线将自动加粗,有别于单根信号线。Bustap:给拆分出的总线各信号线编号,以便定义每条信号线的连接关系。b.逻辑低在concept—HDL中,信号名加后缀"*"表示逻辑低信号。◎4.添加属性(Property,attribute)指给元件和信号线添加各种属性。下面仅介绍几个通常给元件添加的属性。a.LOCATION:定义逻辑元件的物理封装编号。如d1,r5,l3…b.JEDEC_TYPE:定义了一个逻辑元件的物理封装。原理图中如无此定义或pack_type定义,则采用元件的缺省封装。c.POWER_GROUP:定义元件的可替换电源。如:power_group=vddh=vcc3.3vd.PART_NUMBER:添入Step2000内的材料代码。如:PNUMBER=材料代码值DisplayAttachments:显示属性依附关系(标号、值属于哪一个器件,快捷:F4)。TextReattach:属性的重新连接。可通过此命令给属性重新指定附属实体。DisplayTextSize:显示文字大小,在下面的状态行滚动显示。◎5.其它便捷作图命令▲Group组操作。用好group命令可以提高画图效率。a.在原理图中框出要定义为一个组的所有元素。b.使用Group\CopyAll(Copy)或Move命令对该组进行操作。需要注意的是CopyAll命令可将元件,连线以及连线属性全部复制,而Copy无法复制连线属性。◆如果你想跨页拷贝,可新建一个窗口,重复a,b两个步骤,将要复制的组拷入新建窗口内。为使图纸清晰,干净。有时需隐藏一些属性。如:path,可使用Goup\Create\ByExpression并输入path,再选择Group\PropertyDisplay\Invisible即可。($PN表示引脚)GlobalFind查找命令。你可以通过某个元器件序号或某个网络名在复杂的原理图中将之迅速定位。如下图查找D10.添入$location或location添入$location或location或选择Net框,通过网络名,即可快速定位该网络。如下图:多窗口的操作放置元器件时,同时浏览多个库。方法:打开一个AddComponent窗口,点击其中的NewWindows,如图:多原理图页操作同时打开多页原理图,如下图,实现页间原理图内容的移动,交换,复制和删除等。图同时打开多页原理图当需要对原理图的页操作时,可以在ConceptHDL的命令行进行操作。将PageX移到PageY(PageY目前并不存在)在非PageX页的命令行输入:PageMoveXY将PageX与PageY交换在非PageXY页的命令行输入:PageSwapXY将PageX从原理图中删除在非PageX页的命令行输入:PageDeleteX◎6.存盘完成原理图的绘制后,将原理图存盘。三.用Checkplus工具,对原理图进行检查。回到ProjectManager窗口,选择Tools\Checkplus.如下图:选择其中不同项,可对原理图进行相应检查,如上图即可检查单节点等。当发生错误时,再回到Concept-HDL环境,使用Tools\Markers对错误进行定位并改之。在Tools\PackagerUtilites\ElectricalRulseCheck也可以对各个错误进行检查,但对错误定位的时候要用GlobeFind,查找网络名,不如上面的方便。三.层次化设计:随着电路设计逐渐趋于模块化以及设计复杂性的提高,层次化设计越来越多地被采用。层次化设计就是采用模块的方法,将一个设计嵌入到另一个设计中。这样设计出的原理图层次清晰,而且由模块描述的电路,更容易被复制和重新利用。它的文件目录结构如下:worklibtop(顶层设计)sch_1module1sym_1sch_1module2sym_1sch_1进行层次化设计需注意以下事项:1..sch和.sym文件名必须相同。如:module1.sch和module1.sym2..sch图中的I/O信号名必须和相应的.sym图中的管脚名相同。3.I/O信号必须具有如下端口符号:InportOutportIoport▲▲注意:上述三个端口符号与出入页信号OFFPAGE是两种不同的符号。4.在层次化设计中,有三种不同的信号类型:Local:局域信号在一个模块设计中是唯一的。不同模块中的相同信号名并不相连。Global:全局信号用于不同模块中的相同功能管脚(如:电源,地)之间的连接。通常表示为:信号名\G。Interface:I/O信号,用于告诉其他模块(或设计),这些信号通过端口符号连接在原理图中。5.为区别原理图器件符号和模块符号,模块符号统一使用下图所示式样:通过一个简单实例介绍产生层次化设计的两种方法:例如:toptop设计中包含有一个名为module1的模块topmodule1module1的原理图设计module1TOP-DOWN方法A.产生顶层原理图TOP.SCH.1.1:a.在top.sch.1.1原理图中使用Block\add添加代表模块的符号block1,用Block\rename命令将其改名为module1用Block\strecth改变其大小,如下图:b.用Block\addpin给其添加pin其中:Inputpin:A,ENOutputpin:B如下图:c.完成该页原理图后,选择File\saveB.产生模块module1的原理图:a.File\Openmodule1做为cellmodule1做为cell点击Open,进入module1.sch.1.1编辑环境,如下图:b.绘制module1的原理图:注意:module1.sch图中的信号名必须和相应的module1中的管脚名相同。c.选择File\save此时即通过TOP—DOWN方法完成一个层次化设计。当你重新打开顶层原理图(即top.sch.1.1),双击module1模块即会进入下一层原理图。(即:module1.sch.1.1)。DOWN-TOP方法A.生成底层设计,如上图(MODULE1.SCH.1.1)B.生成模块符号。在Concept-HDL环境中选择Tools\GenerateView,并点击Generate即产生module1的模块符号,如下:此处选symbol此处选sym_1此处选symbol此处选sym_1C.在顶层原理图中,调入module1模块符号,如下图:D.完成顶层原理图后,存盘。此时即用DOWN—TOP方法完成一个层次化设计,也可通过双击顶层模块进入下层设计。四.用Packager—XL生成网表文件。Packager--XL的输出文件示意图如下(在packaged子目录下):PackagerXlPackagerXlPstback.dat
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 第3课时 街心广场(说课稿)-2023-2024学年四年级下册数学北师大版
- 1《北京的春节》说课稿-2023-2024学年统编版六年级语文下册
- 第二单元 第1课时 轴对称(一)(说课稿)三年级数学下册同步高效课堂系列 北师大版
- 第三单元第12课《物联网数据的汇集与使用》说课稿 2023-2024学年浙教版(2023)初中信息技术七年级下册
- 二零二五年度深水区海上平台打桩服务合同2篇
- 全国浙教版信息技术高中必修1新授课 2.1信息获取的方法 说课稿
- 《老子四章》《五石之大瓠》说课稿 2024-2025学年统编版高中语文选择性必修上册
- 《第三单元 键盘指法 10 接触上排键》说课稿-2024-2025学年浙江摄影版(三起)(2020)信息技术三年级上册
- 2025年沪科版四年级语文上册阶段测试试卷含答案
- Module 6 Unit 1 Can I have some sweets?(说课稿)-2024-2025学年外研版(三起) 四年级上册
- 第二章 新闻评论中的观点
- SAP财务操作说明
- 会议室设备安装培训课件
- 检验科培训课件
- 京东物流仓储管理现状及对策探析
- 管沟开挖教学课件
- 催收公司管理制度
- 房屋托管培训课件
- 医疗器械推广合作协议
- 【企业品牌战略探析国内外文献综述2800字】
- 光伏自发自用项目年用电清单和消纳计算表
评论
0/150
提交评论