实验:组合逻辑电路实验_第1页
实验:组合逻辑电路实验_第2页
实验:组合逻辑电路实验_第3页
实验:组合逻辑电路实验_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验:组合逻辑电路实验一、实验目的(1)学习用TTL门电路组成组合逻辑电路的设计、电路连接及测试方法。(2)用数据选择器74LS153、译码器74LS138、译码器74LS139等集成芯片组成功能电路。二、实验仪器(1)双线示波器(2)数字万用表(3)TES-1电子技术学习机三、实验内容实验22-1简单组合逻辑电路的设计(1)半加器电路图11.1F图11.1FHAB(2)信号选通电路按图11.2的框图用与非门设计一个满足函数的二选一电路,其中M1和M2分别是待选通的连续脉冲和单脉冲信号。用四2输入与非门74LS00实现。图图11.3A1A0Q3Q2Q1Q0组合逻辑电路MM1M2ZA图11.2组合逻辑电路合逻辑电路(3)平方运算组合逻辑电路设计按图11.3的框图用与非门设计一个组合逻辑电路,使电路输出实现输入的平方运算,并接线实现设计目的。用四2输入与非门74LS00实现。(4)七段译码电路的设计按图11.4的框图用与非门设计一个七段译码驱动电路,使之按照表11.1的要求显示结果,并接线实现设计目的。用四2输入与非门74LS00实现。输入状态数码管显示结果Q2Q1000011102113ababcdefg组合逻辑电路agfecdbQ2Q1图11.4表11.1实验11-2集成组合逻辑功能电路的应用(1)用74LS153组成一位二进制全加器试用一片双4选1数据选择器74LS153和一个六反相器74LS04实现一位全加器的逻辑功能,完成电路的设计、连线与调试。一位二进制全加器的功能表如表22.2所示。双4选1数据选择器74LS153的逻辑符号如图11.5所示,其功能表见表11.3。表表11.2一位二进制全加器的功能表图图11.574LS153的逻辑符号AiBiCi-1SiCi0000000110010100110110010101011100111111表表11.374LS153的逻辑功能表BAD3—D0Y1×××0000×D0001×D1010×D2011×D3(2)用74LS138实现逻辑运算试用三-八线译码器74LS138和双4输入与非门74LS20实现下述逻辑运算:完成电路的设计、连线与调试。三-八线译码器74138的逻辑符号如图11.6所示,其逻辑功能见表11.4。G1CBA0××××11111111×1×××1111111110000011111111000110111111100101101111110011111011111010011110111101011111101110110111111011011111111110图11图11.674LS138的逻辑符号表11.474LS138的逻辑功能表*实验11-3组合逻辑电路的分析(1)模拟密码锁电路的分析图11.7是一模拟密码锁电路,K1~K3为三个开关。在实际操作中,三个开关不会同时闭合,只有按一定次序闭合三个开关,才能在报警灯不亮的情况下打开保险柜(柜开用开门指示灯“亮”表示)。试分析并接线验证密码锁的开启顺序。图图11.7≥11≥11≥1K1K≥111360360开门指示灯报警指示灯K3(2)译码电路分析74LS139为二─四线译码器,74LS138为三-八线译码器。试分析图11.8所示电路的逻辑

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论