硬件设计评审Checklist(含器件原理图堆叠布局PCB-checklist)_第1页
硬件设计评审Checklist(含器件原理图堆叠布局PCB-checklist)_第2页
硬件设计评审Checklist(含器件原理图堆叠布局PCB-checklist)_第3页
硬件设计评审Checklist(含器件原理图堆叠布局PCB-checklist)_第4页
硬件设计评审Checklist(含器件原理图堆叠布局PCB-checklist)_第5页
已阅读5页,还剩206页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

,,,,,,,,,,,,,,,,,,,,,,,

,,,,,,,,,,,,,,,,,,,,,,,

原理图设计评审报告,,,,,,,,,,,,,,,,,,,,,,

,,,,,,,,,,,,,,,,,,,,,,,

,,项目名称:,,,,,,,,,,,,,,,0,,,,,

,序号,检查项目,,检查内容,,,,,,,,,,,,,,,,,,

,,,,,,,,,,,,,,,,Priority,问题修改确认结果,对应措施的举证/权衡考虑因素,,,,

,综合项目,,,,,,,,,,,,,,,Priority,,,,,,

,1,需求符合性,,原理图设计是否覆盖所有的需求的功能、性能(需求),,,,,,,,,,,,,,,,,,#REF!

,2,安规,,设计是否分析了电流倒灌的风险并做了防护,,,,,,,,,,,,,,,,,,#REF!

,3,,,设计是否分析了过压、过流的风险并做了防护,,,,,,,,,,,,,,,,,,#REF!

,4,,,设计是否考虑了短路的风险并做了防护,,,,,,,,,,,,,,,,,,#REF!

,5,,,设计是否有起火、爆炸的风险并做了防护,,,,,,,,,,,,,,,,,,

,6,EMC,,设计是否进行了EMC分析并做了防护,,,,,,,,,,,,,,,,,,#REF!

,7,温升,,设计是否考虑了功耗并做了防护,,,,,,,,,,,,,,,,,,#REF!

,8,,,设计是否考虑了温升并做了散热、散热是否合适,,,,,,,,,,,,,,,,,,#REF!

,9,DFX,,设计是否考虑了可靠性,,,,,,,,,,,,,,,,,,#REF!

,10,,,设计是否考虑了可生产性,,,,,,,,,,,,,,,,,,#REF!

,11,,,设计是否考虑了可测试性,,,,,,,,,,,,,,,,,,#REF!

,12,,,设计是否考虑了可维修性,,,,,,,,,,,,,,,,,,#REF!

,系统框图,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,系统框图,,在系统设计框图条理清晰清晰,合理可行,,,,,,,,,,,,,,,,,,#REF!

,2,,,产品方案是否具有扩展性,延续性,,,,,,,,,,,,,,,,,,#REF!

,3,,,方案设计中物料合理性检查。兼容性设计,设计中是否有长周期的物料?是否有替代方案?器件种类是否归一化?,,,,,,,,,,,,,,,,,,#REF!

,系统框图,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,电源树,,系统电源时序设计是否满足要求,原理图Systempower页最好附上电时序图。,,,,,,,,,,,,,,,,,,#REF!

,2,,,电源树设计是否合理,各个模块电源带载能力是否足够,一般大于设计需求的30%甚至更多,,,,,,,,,,,,,,,,,,#REF!

,原理图版本,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,原理图版本,,对于版本迭代的原理图,体现出变更点,并标注,例如P0到P1将Buck电路电感由A变到B,,,,,,,,,,,,,,,,,,#REF!

,2,,,原理图命名是否符合公司规范,示例命名规范:项目名+组件名+版本号+日期,,,,,,,,,,,,,,,,,,#REF!

,图面检查,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,原理图版本,,原理图是否采用模块化设计,首页有总图,描述各个功能模块的信号流关系,,,,,,,,,,,,,,,,,,#REF!

,2,,,原理图网络名称突出主题,言简意赅,元器件位置号、规格型号标注清晰,,,,,,,,,,,,,,,,,,

,3,,,各模块标注电源功耗,电源部分标注输入电压范围,电源及接口标注EMC实验等级,,,,,,,,,,,,,,,,,,

,4,,,原理图信号流符号是否真实反映信号之间的流向,,,,,,,,,,,,,,,,,,#REF!

,标准检查,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,原理图版本,,原理图与PCB封装是否使用公司统一封装,,,,,,,,,,,,,,,,,,#REF!

,2,,,对于新引入物料是否注明品牌、型号、封装、并由多人检查封装设计的正确性,,,,,,,,,,,,,,,,,,

,3,,,标准电路符合性检查,电路和器件参数是否和公司标准电路一致,通用下载口线序是否一致,,,,,,,,,,,,,,,,,,

,标准检查,连接器端子,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,连接器端子,,端子是否做相关的EMC防护设计,,,,,,,,,,,,,,,,,,#REF!

,2,,,连接器物理防呆或电气防呆,,,,,,,,,,,,,,,,,,

,3,,,连接器满足负载电流要求,,,,,,,,,,,,,,,,,,

,电源电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,电源,,在压差较大或者电流较大的降压电源设计中,建议采用开关电源,避免使用LDO作为电源。对纹波要求较高的场合中,可以采用开关电源和LDO串联使用的方法,,,,,,,,,,,,,,,,,,#REF!

,2,,,电源输出端滤波电容选取时注意参照手册要求的最小电容、电容的ESR/ESL等要求确保电路稳定。推荐采用多个等值电容并联的方式,增加可靠性以及提高性能,,,,,,,,,,,,,,,,,,#REF!

,3,,,除非电源芯片说明了可以并联使用,一般不要并联使用,,,,,,,,,,,,,,,,,,#REF!

,4,,,电源电路设计时需要考虑,系统各电源芯片输入电压是否在规格书要求范围内,对于一级电源,要看产品极限条件下,电源是否可以正常工作,,,,,,,,,,,,,,,,,,#REF!

,5,,,各电源芯片输入输出端电容是否合理,电容耐压值是否符合降额标准,,,,,,,,,,,,,,,,,,#REF!

,6,,,电源是否需要做上电时序控制,对于拔插电源是否做了延时启动。,,,,,,,,,,,,,,,,,,#REF!

,7,,,提前确认产品是否需要接大地,是否需要接地保护,原理图设计时体现,,,,,,,,,,,,,,,,,,#REF!

,8,,,板内有多路电源/地时,各电源/地间需做隔离设计,,,,,,,,,,,,,,,,,,#REF!

,9,,,估算板子各模块电流,一般要留有一定余量,,,,,,,,,,,,,,,,,,#REF!

,10,,,电源散热方面考虑,在极限温度下工作时,DCDC电路、LDO电路关键器件温升是否符合芯片规格书要求,,,,,,,,,,,,,,,,,,#REF!

,11,,,DCDC和LDO输出电压配置电阻是否合理,是否为常用阻值,是否做归一化?,,,,,,,,,,,,,,,,,,#REF!

,12,,,电源电感选型是否合理,DCDC的电感电流是否与电源匹配,根据负载电流大小选择合适的电感,同时需要考虑纹波参数,,,,,,,,,,,,,,,,,,#REF!

,13,,,powertrace串接0ohm电阻功率是否OK?,,,,,,,,,,,,,,,,,,#REF!

,14,,,LDO或是DCDC芯片纹波控制需达到设计要求,需达到mcu或其他最低电压工作纹波控制范围以内,,,,,,,,,,,,,,,,,,#REF!

,15,,,设计DCDC时,需对开关信号、反馈信号需特别注意,环路面积注意控制,,,,,,,,,,,,,,,,,,#REF!

,16,,,输出的电源参数的参数的确认,输出的电压大小、纹波大小,开关频率的设置、输出电感和电容的参数计算,高低温时候输出的功率,,,,,,,,,,,,,,,,,,#REF!

,17,,,各个外设电源芯片使能引脚是否可控?是否可做低功耗控制,,,,,,,,,,,,,,,,,,#REF!

,MCU,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,MCU,,MCU最小系统外围电路是否齐全,包括时钟电路、复位电路、下载口、外部看门狗电路等,,,,,,,,,,,,,,,,,,#REF!

,2,,,晶振匹配电容是否有合理计算,复位电路复位时间是否满足要求,,,,,,,,,,,,,,,,,,#REF!

,3,,,晶振电路、复位信号、等关键信号的PCB走线处理问题,,,,,,,,,,,,,,,,,,#REF!

,4,,,引导配置管脚连接是否正确,如STM32的BOOT0、BOOT1,,,,,,,,,,,,,,,,,,#REF!

,5,,,MCU工作前默认电平是否正确,对于上电时不能确定电平状态的IO口,是否放置了上拉/下拉电阻,确保上电默认电平不会导致后级电路异常开启,,,,,,,,,,,,,,,,,,#REF!

,6,,,不同电平标准的外设是否添加接口电平转换电路,,,,,,,,,,,,,,,,,,#REF!

,7,,,闲置PIN脚处理,防止干扰,参考设计手册对闲置PIN脚的处理,,,,,,,,,,,,,,,,,,#REF!

,8,,,MCU外设资源是否满足设计需求,IO配置是否合理,IO是否支持所需功能或协议,,,,,,,,,,,,,,,,,,#REF!

,9,,,MCU默认极性是否使电路功能失控,主要考虑mcu复位前是否会有异常发生,,,,,,,,,,,,,,,,,,#REF!

,10,,,输入输出IO驱动能力,是否满足负载要求,过长的线路建议设置额外的上拉电路以稳定和补充驱动能力,,,,,,,,,,,,,,,,,,#REF!

,11,,,确认电路设计在PIN复用使用上是否正确,,,,,,,,,,,,,,,,,,#REF!

,12,,,MCU的AD采样保护,确认AD采样端口的电压和电流是否超过单片机的允许值,,,,,,,,,,,,,,,,,,#REF!

,13,,,确认MCU的基准电压是否稳定,,,,,,,,,,,,,,,,,,#REF!

,负载驱动能力,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,负载驱动能力,,审查各类集成电路的输出能力是否满足电路的要求,,,,,,,,,,,,,,,,,,#REF!

,2,,,审查开路门的上拉电阻是否满足相应驱动条件,,,,,,,,,,,,,,,,,,#REF!

,3,,,数字电路芯片两端接口电平是否匹配,若不匹配应检查驱动器与输入端逻辑电平是否满足要求,如Voh_min>Vih_min,Vol_max<Vil_max。重点检查与参考设计不符的器件、自己设计的器件,,,,,,,,,,,,,,,,,,

,4,,,差分信号互连,应明确两端的差分信号接口电平(共模电平、差模电平)是否匹配,目前常用高速差分接口包括PECL、LVPECL、CML、LVDS等,,,,,,,,,,,,,,,,,,

,5,,,IO直接驱动发光二极管时,驱动能力是否满足发光二极管要求。一般情况下cpugpio高/低电平的驱动电流为±8mA,对于2.5V接口,串联电阻选用100欧姆;对于3.3V接口,串联电阻选用330Ω;对于5V接口,串联电阻选用1KΩ;小于等于1.8V接口不能直接驱动发光二极管,需要使用三极管驱动,,,,,,,,,,,,,,,,,,

,6,,,I2C电路的负载电容最大不超过400pF,,,,,,,,,,,,,,,,,,

,7,,,OC/OD门电路上拉电阻合适,置于输出端,并满足相应驱动条件,,,,,,,,,,,,,,,,,,

,8,,,审查各类不同集成电路间相互驱动时电流,电压驱动能力,,,,,,,,,,,,,,,,,,#REF!

,9,,,可编程逻辑器件使用时须审查输出端和接口器件的电平配合,,,,,,,,,,,,,,,,,,#REF!

,10,,,审查并行总线,串行总线的驱动能力,,,,,,,,,,,,,,,,,,#REF!

,11,,,其它专用器件必须使前级输出电流、电压极差值满足后级输入电流、电压要求的极差值,,,,,,,,,,,,,,,,,,#REF!

,通讯,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,通讯,,整机信号状态指示灯,电源指示灯、运行指示灯、报警指示灯等具备通讯指示功能,,,,,,,,,,,,,,,,,,#REF!

,2,,,I2C器件上拉电阻是否放置,注意阻值选取,有些芯片有要求,,,,,,,,,,,,,,,,,,#REF!

,3,,,Uart设计时,需要考虑当前选择的串口在硬件手册上最大到达的传输速率是否满足项目要求的速率值,,,,,,,,,,,,,,,,,,#REF!

,4,,,在设计IIC时,需要看对接接口有没有上拉,不要重复上拉,也不能没有上拉,,,,,,,,,,,,,,,,,,#REF!

,5,,,隔离通讯电路所选器件耐压,通讯速率是否满足要求,,,,,,,,,,,,,,,,,,#REF!

,6,,,在fpga设计中,所选择的bank是否支持当前软件设计所达到的数据传输的速率,,,,,,,,,,,,,,,,,,#REF!

,7,,,UART等通讯信号线是否有TXD,RXD接反,,,,,,,,,,,,,,,,,,#REF!

,电路保护,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,电路保护,,确认产品EMC防护等级,根据防护等级设计EMC方案,,,,,,,,,,,,,,,,,,#REF!

,2,,,AC/DC电源输入侧是否需要共模电感,重点评估共模电感对电快速瞬变脉冲群的影响,,,,,,,,,,,,,,,,,,#REF!

,3,,,是否有短路保护设计、过压保护设计,设计耐压值是否合理,根据最小耐压元器件进行设计,,,,,,,,,,,,,,,,,,#REF!

,4,,,通用连接器端口处是否有静电保护措施,是否有合理的TVS管或压敏电阻,,,,,,,,,,,,,,,,,,#REF!

,5,,,"专用端口(USB,Ethernet,SDIO...)是否有静电保护,主要考虑速率和寄生电容的关系,clampvoltage和泄放功率也需要考虑",,,,,,,,,,,,,,,,,,#REF!

,6,,,AC/DC电源输入侧压敏电阻通流量是否满足标准要求,根据浪涌标准要求选择合适通流量的压敏电阻,,,,,,,,,,,,,,,,,,#REF!

,7,,,审查保护电路是否合理,保护元件的参数和布局是否正确,,,,,,,,,,,,,,,,,,

,8,,,高速信号传输电路中,还要注意保护器件的电容特性是否满足高速信号传输的要求,,,,,,,,,,,,,,,,,,

,9,,,对于高速电路,需要考虑TVS管结电容的要求,,,,,,,,,,,,,,,,,,

,10,,,当TVS和压敏电阻联合使用进行浪涌保护时,压敏电阻的压敏电压要低于TVS的钳位电压VC,,,,,,,,,,,,,,,,,,

,11,,,保护器件应与被保护器件接在相同的地平面。如采用变压器隔离,隔离变压器初次级两侧的器件要分别接对应的参考地,,,,,,,,,,,,,,,,,,

,12,,,485、422、CAN等通信接口是否设计有滤波,防静电,防雷击,防浪涌的保护措施,,,,,,,,,,,,,,,,,,#REF!

,电源保护电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,电源保护电路,,确定单板和单元电路是否需要过流过压保护,以及保护电路的类型,多电源系统是否需要自动同时掉电保护等,,,,,,,,,,,,,,,,,,#REF!

,2,,,审查电路上是否正确使用了保护电路,保护电路的设计和器件参数的选择是否满足上述要求,,,,,,,,,,,,,,,,,,#REF!

,3,,,过压保护电路的位置,必须在保险管的后面,,,,,,,,,,,,,,,,,,#REF!

,可测试性,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,可测试性,,前段电源网络与后端用电器之间是否需要增加0欧姆电阻,以备后续测试电气正常。,,,,,,,,,,,,,,,,,,#REF!

,,,,所有测试点需要与整机状态工作通路一样(例:整机工作通路下USB信号经过CMF再到BB,不允许测试点直接放在BB端信号上),,,,,,,,,,,,,,,,,,

,2,,,测试点覆盖率是否符合公司产品要求,,,,,,,,,,,,,,,,,,#REF!

,散热设计,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,散热设计,,是否需要散热片,散热风扇,以及散热器布局,,,,,,,,,,,,,,,,,,#REF!

,2,,,电源电路热设计检视,根据电源模块或者电源芯片的热阻核算是否需要使用散热器,,,,,,,,,,,,,,,,,,

,3,,,热管理设计当中风压风量还有噪音,还有风阻是否需要评估对于器件产生的热量是否需要评估?采用被动式散热还是主动式散热?,,,,,,,,,,,,,,,,,,#REF!

,容差设计,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,容差设计,,电源电压波动、瞬断、跌落,单板能否正常工作,,,,,,,,,,,,,,,,,,#REF!

,2,,,单板冗余处理能力,是否有主备、负荷分担等电路,,,,,,,,,,,,,,,,,,

,3,,,"数据、地址、控制信号受干扰影响,单板是否能恢复正常",,,,,,,,,,,,,,,,,,#REF!

,热插拔设计,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,热插拔设计,,频繁上下电是否会影响逻辑电平,,,,,,,,,,,,,,,,,,#REF!

,2,,,热插拔是否影响功能,,,,,,,,,,,,,,,,,,

,滤波电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,滤波电路,,审查电路中是否设计电源滤波电路,,,,,,,,,,,,,,,,,,#REF!

,2,,,审查电路中电源滤波器的形式是否有效,是否为单电容型或单电感型,而未采用П形电源滤波器,,,,,,,,,,,,,,,,,,#REF!

,3,,,对单板的П形电源滤波器参数进行审查,,,,,,,,,,,,,,,,,,#REF!

,复位、WDT(看门狗)电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,复位、WDT(看门狗)电路,,硬件设计中不推荐使用可关闭的WDT系统,即计数器清零电路应是单稳电路而非锁存电路。如果设计为可关闭的WDT,刷新时应是关闭后立即开启,不可使watchdog处于长期关闭的状态,,,,,,,,,,,,,,,,,,#REF!

,2,,,在空间容许的情况下,为方便调试,应设计手动复位开关,,,,,,,,,,,,,,,,,,

,3,,,带复位功能的flash,应保证cpu复位结束前,flash已复位完毕并处于读状态,,,,,,,,,,,,,,,,,,

,4,,,WDT设计中,坚决不可使用分离元件依靠电容充电实现WDT电路,,,,,,,,,,,,,,,,,,#REF!

,5,,,上电时WDT计数器应可清零,,,,,,,,,,,,,,,,,,

,6,,,单板设计中有无手动复位开关,,,,,,,,,,,,,,,,,,

,7,,,设计中是否为重要芯片设计供软件单独调试的复位口,,,,,,,,,,,,,,,,,,

,8,,,复位信号是否进行静电防护,,,,,,,,,,,,,,,,,,

,9,,,复位电路中消抖电容的容值是否过大,,,,,,,,,,,,,,,,,,

,10,,,审查WDT输出的复位信号是否接在电源管理芯片的输入,通过电源管理芯片的输出对单板进行复位,而不是用WDT输出的信号直接对单板进行复位,,,,,,,,,,,,,,,,,,

,11,,,在WDT设计中,计数时钟应尽量取用本板时钟。防止因为其他单板更换,插拔导致时钟不正常时,本板WDT电路工作失常,,,,,,,,,,,,,,,,,,#REF!

,ID电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,ID电路,,审查ID电路的形式是否符合规范电路的要求,,,,,,,,,,,,,,,,,,#REF!

,2,,,审查ID电路的参数是否正确,,,,,,,,,,,,,,,,,,#REF!

,3,,,审查ID电路是否有隔离电阻或隔离芯片,,,,,,,,,,,,,,,,,,#REF!

,匹配电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,匹配电路,,审查高速信号长线传输中有无加入匹配,,,,,,,,,,,,,,,,,,#REF!

,2,,,审查匹配形式的正确性,有效性,,,,,,,,,,,,,,,,,,#REF!

,3,,,审查匹配参数的正确性,,,,,,,,,,,,,,,,,,

,4,,,不可在同一信号线上同时进行终端并接与始端串接匹配,,,,,,,,,,,,,,,,,,

,5,,,审查终端匹配时,信号输出芯片的驱动能力是否满足,,,,,,,,,,,,,,,,,,

,6,,,不可在同一信号线上同时进行源端和末端匹配,,,,,,,,,,,,,,,,,,

,7,,,无特殊要求时,源端匹配电阻使用33Ω电阻,,,,,,,,,,,,,,,,,,

,8,,,差分信号应明确是否需要外部100Ω端接电阻,若芯片内部已集成,可以不要,,,,,,,,,,,,,,,,,,

,9,,,差分信号应明确是否需要AC耦合,一般需要AC耦合的接口包括PCIe、SGMII&Serdes、XAUI等,,,,,,,,,,,,,,,,,,

,10,,,未按参考设计或自行设计的末端匹配,应考虑信号输出芯片驱动能力是否满足要求,,,,,,,,,,,,,,,,,,

,11,,,复位电路中消抖电容的容值是否过大,,,,,,,,,,,,,,,,,,

,时钟电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,时钟电路,,在功耗容许的情况下,尽量采用晶振,而不是晶体给器件提供时钟,晶振频率、占空比、上升/下降沿、jitter等参数应满足芯片要求,,,,,,,,,,,,,,,,,,#REF!

,2,,,高速多路时钟分发芯片的电源采用π型滤波,磁珠后应采用多级陶瓷电容去耦,保证电源低阻抗,,,,,,,,,,,,,,,,,,#REF!

,3,,,对于有多个输出的时钟芯片,未用时钟引脚备用放置一15pF电容接地,暂不焊接,EMC超标时,可以焊上进行调试,,,,,,,,,,,,,,,,,,

,4,,,时钟信号等高速信号线是否有正确的端接方式,,,,,,,,,,,,,,,,,,

,5,,,时钟信号是否为点对点连接方式,,,,,,,,,,,,,,,,,,

,1,DSP审查,,MP/MC:Microprocessor/microcomputer方式选择端,当采用外部存储器时,应通过上拉电阻接VCC;当采用内部存储器或BOOT时,应通过下拉电阻接地,,,,,,,,,,,,,,,,,,#REF!

,2,,,BOOT实现:DSP程序引导共有多种方式,如果采用BOOT,审查实现程序引导的接口方法是否正确,,,,,,,,,,,,,,,,,,#REF!

,3,,,HOLD:总线占用请求,不用时应接上拉电阻,,,,,,,,,,,,,,,,,,

,4,,,中断输入端:INT1、INT2、INT3、INT4、NMI,不用时应接上拉电阻,,,,,,,,,,,,,,,,,,

,5,,,其它无用输入端是否有上拉电阻或下拉电阻/接地,,,,,,,,,,,,,,,,,,

,差分接口电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,差分接口电路,,如果是远距离点对点通讯,接口的保护非常重要,应是审查的重点,,,,,,,,,,,,,,,,,,#REF!

,2,,,近距离点对点接口方式,审查接口电路的参数,,,,,,,,,,,,,,,,,,#REF!

,3,,,一点对多点接口方式,审查接口电路的参数,,,,,,,,,,,,,,,,,,

,光电耦合电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,DSP审查,,直流电气参数审查,,,,,,,,,,,,,,,,,,#REF!

,2,,,审查光耦的反向电压和驱动能力是否满足要求,,,,,,,,,,,,,,,,,,#REF!

,3,,,对于单向输入的光电耦合器件,应在输入端并接反向二极管,,,,,,,,,,,,,,,,,,

,4,,,光电耦合器件的电流传输比的离散性很大,电路应保证在这个参数范围内的所有光耦器件可正常的导通及截止,,,,,,,,,,,,,,,,,,

,5,,,交流电气参数审查,,,,,,,,,,,,,,,,,,

,6,,,审查光耦合器件接口电路的响应速度是否满足系统要求,,,,,,,,,,,,,,,,,,

,退偶电容,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,差分接口电路,,对于在pcb空间足够情况下,每个电源PIN上都保证有一个退耦电容,,,,,,,,,,,,,,,,,,#REF!

,2,,,退耦电容采用多种容值组合,如1000pF、0.1uF、几十至上百uF等,,,,,,,,,,,,,,,,,,#REF!

,变压器隔离电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,变压器隔离电路,,变压器的主要作用是电压、电流变换,原副边的变化比(线圈匝数比)必须满足接口电路的要求,,,,,,,,,,,,,,,,,,#REF!

,2,,,审查输入输出端的阻抗是否匹配,,,,,,,,,,,,,,,,,,#REF!

,3,,,电路中应有隔直电容,电容的大小应保证既能很好的隔离直流分量,有不对有用信号产生较大的衰减,也不因此而带来阻抗的失配,,,,,,,,,,,,,,,,,,

,4,,,变压器接口电路通常用于传输远距离信号,审查时应留意电路中是否有保护电路,保护电路是否合理,,,,,,,,,,,,,,,,,,

,变压器接口电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,变压器接口电路,,PGND与GND一定要隔离,并有一定的距离;而且,变压器的输入、输出端之间应保证电气上隔离,以使系统有很好的抗共摸干扰能力,也避免因雷击、高压碰线等带来的输入端高压串入逻辑电路中,,,,,,,,,,,,,,,,,,#REF!

,2,,,热敏电阻必须安放在压敏电阻和防雷芯片的前面,才能能实现其保护功能,,,,,,,,,,,,,,,,,,#REF!

,3,,,压敏电阻应能对传输线对地过高的电压进行嵌位保护,以消除接口线上的共摸电压,,,,,,,,,,,,,,,,,,

,4,,,对大多数的接口电路来说,阻抗匹配是很重要的。由于PTC电阻一般有5—30欧姆的冷态电阻,它的接入可能会影响接口电路的阻抗匹配。审查时应把热敏电阻的冷态电阻计算进去,,,,,,,,,,,,,,,,,,

,触点开关电路,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,触点开关电路,,审查触点开关电路是否有保护电路,方法是否正确,,,,,,,,,,,,,,,,,,#REF!

,2,,,对大电流情况,即使连接导线很短,但如果我们不清楚负载的具体阻抗特性,开关两端都应该加保护电路,,,,,,,,,,,,,,,,,,#REF!

,3,,,提倡对大电流开关,无论是触点开关还是无触点开关,都加上限压保护电路,,,,,,,,,,,,,,,,,,

,4,,,在具有感性的电路开关时,如继电器控制线圈的电路中,有否考虑到瞬间过压保护,,,,,,,,,,,,,,,,,,

,5,,,审查保护器件尽量靠近被保护器件,保护电路的走线尽量短,这也应是审查的重点,,,,,,,,,,,,,,,,,,

,6,,,对已有保护电路的,审查时还应当注意保护器件的参数选择和接入位置是否正确,是否靠近被保护器件,连线是否尽量短,,,,,,,,,,,,,,,,,,

,电阻器,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,电阻器,,电阻器的阻值参数是否符合电路要求,通常使用电阻的数值与电路理想的数值有偏差,审查在此偏差范围内能否保证电路功能正常实现,,,,,,,,,,,,,,,,,,#REF!

,2,,,电阻器的精度等级是否符合要求。在使用中,应考虑电阻阻值的偏差是否符合电路要求,在精度要求特别高或较高的地方,如测量电路、倒相电路,应使用阻值偏差为2%以下的电阻器,一般的电路可使用允许偏差为10%的电阻器,,,,,,,,,,,,,,,,,,#REF!

,3,,,电阻器的额定功率是否符合要求。为满足可靠性的要求,应根据具体的电路计算电阻实际消耗功率,选用电阻器的额定功率为实际消耗功率的1.5—2倍,,,,,,,,,,,,,,,,,,

,4,,,电阻器的最高工作电压是否符合要求。允许加在电阻两端的最高电压可由下式求得:工作电压=(电阻的额定功率*电阻值)平方根值。当电阻器两端的电压超过规定值时,电阻器内部会产生火花、引起噪声、甚至损坏,,,,,,,,,,,,,,,,,,

,电容器,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,电容器审查,,电容器的容量。审查电容器的容量数值是否合适,,,,,,,,,,,,,,,,,,#REF!

,2,,,耐压及工作电压。在实际使用中工作电压应小于标称的耐压数值,一般为工作电压为耐压的一半,以降低电容的故障率,,,,,,,,,,,,,,,,,,#REF!

,3,,,极性审查。审查中考虑即使电压的平均值的极性符合要求,也还必须叠加上交流和尖峰电压的负峰值后是否会出现反极性的现象,,,,,,,,,,,,,,,,,,

,4,,,精度。中频变压器用的调谐电容,本机振荡用的垫整电容器,应选用I级精度的电容,作耦合、旁路的电容器可任意选用,,,,,,,,,,,,,,,,,,

,稳压二极管,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,稳压二极管,,审查稳压管的稳定电压的值能否保证单元电路功能的正常实现,,,,,,,,,,,,,,,,,,#REF!

,2,,,稳定电压随工作电流和温度的不同而有所改变,同一型号的稳压管,其稳定电压的数值也不是固定的数值,审查误差为电路带来的影响,,,,,,,,,,,,,,,,,,#REF!

,特殊元器件,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,特殊元器件,,电阻的额定电压,最大电压和额定功率是否满足使用要求,比如0Ω电阻的通流能力,,,,,,,,,,,,,,,,,,#REF!

,2,,,npn和pnp组成的推挽放大电路需要在输入端信号接个2.2千欧的电阻因为有个0.7伏的交越失真,,,,,,,,,,,,,,,,,,#REF!

,3,,,由三极管构成的电流源电路是否受温度影响较大,,,,,,,,,,,,,,,,,,#REF!

,4,,,稳压二极管选用注意手册的伏安曲线,确保当前设计能满足,,,,,,,,,,,,,,,,,,#REF!

,5,,,二极管的漏电流,大电流发热的二极管,高温时漏电流变大,需要考虑其影响,,,,,,,,,,,,,,,,,,

,6,,,频繁开关的mos管gate端是否需要配置电荷泄放功能的上拉,下拉电阻,,,,,,,,,,,,,,,,,,

,7,,,高频信号驱动是场效应管的驱动电路是否合理,需要快速开关时,考虑推完驱动或者图腾柱驱动,,,,,,,,,,,,,,,,,,

,8,,,场效应管的门极电阻选择,需要避免产生谐振或者无法关闭场效应管,,,,,,,,,,,,,,,,,,

,9,,,运放的增益带宽积是否满足使用要求,核对所选运放的放大倍数和信号最高频率,,,,,,,,,,,,,,,,,,#REF!

,10,,,运放内部有多组时,未使用的运放引脚处理问题,,,,,,,,,,,,,,,,,,#REF!

,11,,,用于IO引脚限压的二极管前向压降是否合理,一般压降不超过0.3V,,,,,,,,,,,,,,,,,,#REF!

,其他,,,,,,,,,,,,,,,Priority,,,,,,#REF!

,1,I2C,,"I2C总线上尽量不要挂太多的东西,可能会不稳定;

检查所有的I2C总线器件地址,以防止同地址器件共用一条I2C总线。",,,,,,,,,,,,,,,,,,#REF!

,2,GPIO,,在开机过程中,有些输入/输出引脚状态并不稳定,请在设计时检查每一根输入/输出引脚的状态,,,,,,,,,,,,,,,,,,#REF!

,3,levelshift,,所有接口、总线的电平必须匹配。比如存储器、屏、camera总线、I2C总线……,,,,,,,,,,,,,,,,,,#REF!

,4,ClassDPA,,"D类功放输出必须预留0603电感位置,且靠近D类功放摆放,如果PA集成在PMIC中则靠近PMIC摆放

",,,,,,,,,,,,,,,,,,#REF!

,5,Battery,,如果使用外部OVP,请注意检查普通电池和高压电池电压检测门限,,,,,,,,,,,,,,,,,,#REF!

,8,tan-cap,,项目前期预留些可以换钽电容的焊盘,以便板子出现电容声时可以换上钽电容调试,同时要注意结构高度限制,,,,,,,,,,,,C,不支持,,,,,#REF!

,9,EMIfilter,,高速接口比如MIPI/USB等需要预留EMIfilter,,,,,,,,,,,,,,,,,,#REF!

,10,POWER,,检查每路电源的输出能力和实际负载(请完成HSI中的Power那页),,,,,,,,,,,,,,,,,,#REF!

,11,,,VBAT连接器处需加上TVS和稳压二极管(具体参考平台设计规范),,,,,,,,,,,,,,,,,,#REF!

,12,,,"DCDC功率电感选型时要注意检查电感的温升电流、饱和电流都要大于电路的额定输出电流

需要选低内阻的功率电感,提高电源工作效率,降低整机温升",,,,,,,,,,,,,,,,,,#REF!

,13,LCD,,需要预留IDPIN用于区分不同的供应商(可以通过GPIO或者ADC实现),,,,,,,,,,,,,,,,,,#REF!

,14,TP,,"需要确认不同供应商的TP能否通过TP固件区分,如果无法实现需预留IDPIN识别

",,,,,,,,,,,,,,,,,,#REF!

,15,,,TP的模拟供电通路上建议预留0402/0201磁珠设计,,,,,,,,,,,,,,,,,,#REF!

,16,camera,,需在AVDD供电脚上预留PI型或者RC滤波电路,,,,,,,,,,,,,,下版本修改,,,,#REF!

,17,,,摄像头的MIPI通道是否满足帧率要求,MIPI通道数只能为1,2,4三种,禁止按照3个MIPI通道来设计。,,,,,,,,,,,,,,,,,,#REF!

,18,,,BB的MIPI通道要求与Sensor的通道一一对应,对于BB通道数与Sensor通道数不一致的情况,需要按由低到高的顺序连接。,,,,,,,,,,,,,,,,,,#REF!

,19,FM,,FM天线到地之间的隔离磁珠建议选用Rdc小于0.2ohm的磁珠,建议0603以上封装,,,,,,,,,,,,,,,,,,#REF!

,20,Charge,,充电输入脚上需要预留过压/过流保护电路和齐纳二极管,,,,,,,,,,,,,,,,,,#REF!

,21,connector,,必须对照实际的Layout的信号,来检查各种连接器的网络名是否一一对应,,,,,,,,,,,,,,,,,,#REF!

,22,AudioJack,,"AudioJack引脚定义需要与产品定义一致

美标=CTIA=国际标准:左声道/右声道/地/麦克风

欧标=OMTP=国家标准:左声道/右声道/麦克风/地

",,,,,,,,,,,,,,,,,,#REF!

,23,SIM,,"在每条SIM信号线上,电容和压敏电阻位置必须预留(0201电容和0402压敏电阻)

建议SIM卡、T卡信号线上预留0201串位和0402并位,增强ESD性能(MMX客户要求ESD直接打卡座,可能会放电的信号PIN上)",,,,,,,,,,,,B,FAIL,下版本修改,,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论