T-S-T数字交换网络设计_第1页
T-S-T数字交换网络设计_第2页
T-S-T数字交换网络设计_第3页
T-S-T数字交换网络设计_第4页
T-S-T数字交换网络设计_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

*******************实践教学*******************兰州理工大学计算机与通信学院2023年春季学期交换原理课程设计题目:T-S-T数字交换网络设计专业班级:通信工程〔1〕班姓名:学号:指导教师:蔺莹成绩:摘要此次课设让我们对通信系统有了新的认识。首先,对于一个完整的通信系统来说,它由终端、交换、传输三局部构成,交换是通信系统的核心。其中,时分接线器(T型)和空分接线器(S型)是程控交换技术中最根本的交换单元电路。单独的T接线器和S接线器,只适用于容量比拟小的交换机,而对于大容量的交换机通常选用空分交换芯片和时分交换芯片构成TST交换网络,完成多语音用户间的交换。其次,利用TST网络。TST〔时分-空分-时分〕交换网络是在电路交换系统中经常使用的一种交换网络,它是三级交换网络,两侧为T接线器,分别作为初级T和次级T,中间一级为S接线器,S级的出入线数决定于两侧T接线器的数量。第1级T接线器:负责输入母线的时隙交换。S接线器:负责母线之间的空间交换。第2级T接线器:负责输出母线的时隙交换。这次课程设计利用时分交换芯片MT8980及空分交换芯片MT8816构成TST交换网络,它是在现代交换原理的根底上形成的。其中,输入级T型接线器为顺序写入、控制读出,中间级S型接线器为输入控制方式也可以是输出控制工作方式,输出级T型接线器工作方式为控制写入、顺序读出。关键字:交换网络MT8980MT8816TST。目录摘要1目录2前言2第1章TST网络及其组成31.1时间接线器31.2空间接线器41.3TST数字交换网络5第2章设计目的及任务82.1目的及意义82.2任务及要求8第3章设计所需元器件93.1时分交换芯片MT898093.2空分交换MT8816123.3AT89C5114第4章TST网络硬件设计及步骤164.1TST数字交换网络硬件设计164.2设计分析16设计步骤174.3课程设计总结21第五章心得体会22参考文献23前言交换的根本功能是在任意的入线和出线之间建立连接,或者说是将入线上的信息分发到出线上去。在减缓系统中完成这一根本功能的部件就是交换网络,因此交换网络是任何交换系统的核心。交换网络是有假设干个交换单元按照一定的拓扑结构和控制方式构成的网络。交换网络含有三大因素,即交换单元,不同交换单元之间的连接和控制方式。交换单元是构成交换网络的最根本的部件,用于假设干个交换单元按照一定的拓扑结构和控制方式就可以构成交换网络,因此交换单元的功能也就是交换的根本功能,即在任意的入线和一组出线之间建立连接。TST网络是在电路交换系统中经常使用的一种典型的交换网络,它有共享存储器型交换单元的T接线器和开关结构的S接线器连接而成。其中T型接线器是时间接线器(Timeswitch),也称为时分接线器。T型接线器的主要功能是完成时隙交换。S型接线器是空间接线器(spaceswitch)。S型接线器主要进行线间交换,即在同一时隙内进行不同T型接线器的线间交换。以T型或S型时分接线器为根底,组成两级或两级以上的交换网称作数字交换网络。常见的数字交换网络有:TT、TTT、TSTTTS等。第1章TST网络及其组成1.1时间接线器时间接线器简称T接线器,其作用是完成一条时分复用线上的时隙交换功能。T接线器主要由话音存储器(SM)和控制存储器(CM)组成如下图,话音存储器用来暂存话音数字编码信息,每个话路为8bit。SM的容量即SM的存储单元数等于时分复用线上的时隙数。控制存储器用来存放SM的地址码(单元号码),CM的容量通常等于SM的容量,每个单元所存储SM的地址码是由处理机控写入。图1.1T接线器1.工作方式是针对SM而言〔CM总是输入控制〕2.话音存储器的位数总按8bit计算。3.话音存储器的容量等于输入母线上每帧的时隙数。4.控制存储器的容量等于话音存储器的容量,控制存储器每个单元的比特数决定于话音存储器的容量。1.2空间接线器空间接线器简称S接线器,其作用是完成不同时分复用线之间在同一时隙的交换功能,即完成各复用线之间空间交换功能。在S接线器中,CM对电子交叉点的控制方式有两种:输入控制和输出控制。图1-2中S接线器采用输入控制方式,S接线器完成了把话音信息b从入线PCM1上的TS1交换到出线PCM2上;同时完成了把话音信息a从入线PCM2上的TS3交换到出线PCM1上图1.2S接线器程控数字交换机,可采用小容量的程控数字用户交换机的交换网络采用单级T或多级T接线器组成。大容量的TST、TSST、甚至级数更多的数字交换网络。1.3TST数字交换网络TST交换网络由三级接线器组成,两侧为T接线器,中间为S接线器,其三级结构如图1-3所示。TST交换网络完成时分交换和空分交换,时分交换由T接线器完成,空分交换由S接线器完成。S接线器的输入复用线和输出复用线的数量决定于两侧T接线器的数量。图1.3TST交换网络假定PCM1上的TS2与PCM8上的TS31进行交换,即两个时隙代表A、B两个用户通过TST交换网络建立连接,构成双方通话。由于数字交换采用四线制交换,因此建立去〔A→B〕和来话〔B→A〕两个方向的通话路由。交换过程如下:(1)A→B方向,即发话是PCM1上的TS2,受话是PCM8上的TS31。PCM1上的TS2把用户A的话音信息顺序写入输入T接线器的话音存储器的2单元,交换机控制设备为此次接续寻找—空闲内部时隙,现假设找到的空闲内部时隙为TS7,处理机控制话音存储器2单元的话音信息在TS7读出,那么TS2的话音信息交换到了TS7,这样输入T接线器就完成了TS2→TS7的时隙交换。S接线器在TS7将入线PCM1和出线PCM8接通,使入线PCM1上的TS7交换到出线PCM8上。输出T接线器在控制存储器的控制下,将内部时隙TS7中话音信息写入其话音存储器的31单元,输出时在TS31时刻顺序读出,这样输出T接线器就完成了TS7→TS31的时隙交换。(2)B→A方向,即发话是PCM8上的TS31,受话是PCM8上的TS2。PCM8上的TS31把用户B的话音信息顺序写入输入T接线器的话音存储器的31单元,交换机控制设备为此次接续寻找一空闲内部时隙,现假设找到的空闲内部时隙为TS23处理机控制话音存储器31单元的话音信息在TS23读出,那么TS31的话音信息交换到了TS23,这样输入T接线器就完成了TS31→TS23的时隙交换。S接线器在TS23将入线PCM7和出线PCM0接通,使入线PCM8上的TS23交换到出线PCM1上。输出T接线器在控制存储器的控制下,将内部时隙TS23中话音信息写入其话音存储器的2单元,输出时在TS2时刻顺序读出,这样输出T接线器就完成了TS23→TS2的时隙交换。为了减少链路选择的复杂性,双方通话的内部时隙选择通常采用反相法。所谓反相法就是如果A→B方向选用了内部时隙x,那么B→A方向选用的内部时隙号由下式决定:x+n/2式中n为PCM复用线上一帧的时隙数,也就是说将一条时分复用线的上半帧作为去话时隙,下半帧作为来话时隙,使来去话两个信道的内部时隙数相差半帧。例如在图1-3中,A→B方向选用内部时隙TS7,x=7,那么B→A方向选用的内部时隙为7+32/2=23,即TS23。此外,个别程控数字交换机采用奇偶时隙法安排双向信道。第2章设计目的及任务2.1目的及意义一个完整的通信系统由终端、交换、传输三局部构成,交换是通信系统的核心,因此,“现代交换原理〞是通信专业的重要专业根底课程。其中,时分接线器(T型)和空分接线器(S型)是程控交换技术中最根本的交换单元电路。单独的T接线器和S接线器,只适用于容量比拟小的交换机,而对于大容量的交换机通常选用空分交换芯片和时分交换芯片构成TST交换网络,完成多语音用户间的交换。本设计要求学生在学习现代交换原理的根底上,掌握T接线器和S接线器的功能,以及构成TST交换网络的方法,正确理解接线器的组成、工作方式和工作原理,这对学习和分析通信网、程控交换机是非常有益的。通过该课程设计的训练,培养和提高学生的综合设计能力和实际动手能力,为今后的学习和工作积累经验。2.2任务及要求1、掌握T接线器和S接线器的工作原理,TST交换网络构建的方法。2、利用时分交换芯片和空分交换芯片构成TST交换网络,画出原理图。其中,输入级T型接线器为顺序写入、控制读出,中间级S型接线器为输入控制方式也可以是输出控制工作方式,输出级T型接线器工作方式为控制写入、顺序读出。要求该网络能够实现任何时隙语音和数据间的交换。3、可选用的芯片有时分交换芯片MT8980及空分交换芯片MT8816。其中,时分交换芯片MT8980是8线×32信道数字交换电路,输入和输出均链接8条PCM集群〔30/32路〕数据线,在控制信号作用下,可实现240/256路数字语音或数据的无阻塞数字交换。空分交换MT8816芯片为CMOS大规模集成电路芯片,是一片8×16模拟交换矩阵,有8条COL线〔L0—L7〕和16条ROW线〔ROW0~ROW15〕,形成一个模拟交换矩阵,它们可以通过任意一个交叉点接通。查阅以上芯片的资料,熟悉各芯片的工作原理、性能及使用方法。第3章设计所需元器件3.1时分交换芯片MT8980MT8980由串-并变换器、数据存储器、帧计数器、控制存放器、控制接口单元、接续存储器、输出复用器与并-串变换器等局部构成。串行PCM数据流以/s速率(共32个64kb/s,8比特数字时隙)分八路由STI0~STI7输入,经串-并变换,根据码流号和信道(时隙)号依次存入256×8比特数据存储器的相应单元内。控制存放器通过控制接口,接受来自微处理器的指令,并将此指令写到接续存储器。这样,数据存储器中各信道的数据按照接续存储器的内容(即接续命令),以某种顺序从中读出,再经复用、缓存、并-串变换,变为时隙交换后的八路/s串行码流,从而到达数字交换的目的。如果不再对控制存放器发出命令,那么电路内部维持现有状态,刚刚交换过的两时隙将一直处于交换过程,直到接受新命令为止。接受存储器的容量为256×11位,分为高3位和低8位两局部,前者决定本输出时隙的状态;后者决定本输出时隙所对应的输入时隙。另外,由于输出多路开关的作用,电路还可以工作于消息模式(messagemode),以使接续存储器低8位的内容作为数据直接输出到相应时隙中去。电路内部的全部动作均由微处理器通过控制接口控制,可以读取数据存储器、控制存放器和接续存储器的内容,并可向控制存放器和接续存储器写入指令。此外,还可置电路于别离方式,即微处理器的所有读操作均读自于数据存储器,所有写操作均写至接续存储器的低8位。时分交换芯片MT8980是8线×32信道数字交换电路,输入和输出均链接8条PCM集群〔30/32路〕数据线,在控制信号作用下,可实现240/256路数字语音或数据的无阻塞数字交换。微处理器对电路的控制主要表达在对内部存储器的读写操作,控制格式为:地址线(A5~A0):假设A5=0,选择控制存放器,所有操作均针对控制存放器。假设A5=1,那么由A4~A0选择输出码流的信道号〔时隙号〕。MT8980共有8条速率的PCM串行输入码流,每个码流中共有32个8比特数字时隙〔信道〕,输入的各信道数据经串并转换后存入该信道对应的数据存储器中〔片内有256个8比特的数据存储器〕。MT8980共有8条速率的PCM串行输出码流,每个码流中共有32个8比特数字时隙〔信道〕,每个输出信道〔时隙〕都有一个11位的接续存储器和它对应。控制存放器通过控制接口,接受来自微处理器的指令,并将此指令写到接续存储器。这样,数据存储器中各信道的数据按照接续存储器的内容〔即接续命令,输出信道的数据来自哪个输入码流的哪个时隙〕,以某种顺序从中读出,再经复用、缓存、并串变换,变为时隙交换后的8路串行码流,从而到达数字交换的目的。如果不再改写接续存储器中的内容,那么电路内部维持现有状态,刚刚交换过的两时隙将一直交换下去,直到接受新命令为止。 MT8980引脚及功能MT8980引脚图如下列图所示:该芯片有STI0~STI7八个串行输入通路:STO0~STO7八个串行输出通路。每个输入通路上能够接收2.048Mbit/s的码流。2.048Mbit/s对应着32个话路的语音信号的PCM码流。因此该芯片能同时接收256(32×8)个话路的语音信号码流。在CPU的控制下可以实现这256个话路中间的任意两个话路之间的交换。是芯片的输入时钟,频率为4.096MHz,它给芯片的输入输出码流定位。是2.048Mbit/s码流的帧同步信号。通过控制接口CPU可以对芯片内部的存放器进行读写。A0~A5是微处理器接口时地址信号输入。D0~D7是微处理器接口时双向数据输入/输出〔三态〕。是片选信号输入,低电平有效。DS是微处理器接口时数据输入选通信号,高电平有效。R/是微处理器接口时读、写控制信号,假设输入高电平,为读出;假设输入低电平,那么为写入。ODE是输出驱动允许。假设该输入保持高电平,那么STO0~STO7输出驱动器正常工作;假设为低电平,那么STO0~STO7呈高阻。CSTO是控制总线输出。每帧由256b组成,每码元为接续存储器高位256个存贮单元第1位的值。第0码流相应的码元先输出。是数据应答信号输出(开漏输出),它为微处理器接口时数据证实信号,假设此端下拉至低电平,电路处理完数据,通常经接+5V。在芯片内部各个输出通路中的每个时隙都对应着两个连接存放器(低位存放器、高位存放器),另外还有一个控制存放器,通过对这些存放器的设置可以使MT8980完成各种功能。3.2空分交换MT8816空分交换MT8816芯片为CMOS大规模集成电路芯片,是一片8×16模拟交换矩阵,有8条COL线〔L0—L7〕和16条ROW线〔ROW0~ROW15〕,形成一个模拟交换矩阵,它们可以通过任意一个交叉点接通。该实验系统是由话路单元和控制单元两大局部组成,其中话路单元由用户电路、自动交换网络、音信号产生电路、供电系统电路等组成,如图3.1。图3.2是空分交换网络芯片MT8816功能图。引脚图如下:图3.空分芯片MT8816管脚图表3.1 MT8816地址译码真值表MT8816工作原理MT8816是一片8×16模拟交换矩阵CMOS大规模集成电路芯片,如图3.2所示,图中有8条COL线〔COL0—COL7〕和16条ROW线〔ROW0~ROW15〕,形成一个模拟交换矩阵。它们可以通过任意一个交叉点接通。芯片有保持电路,因此可以保持任一交叉接点处于接通状态,直至来复位信号为止。CPU可以通过地址线ACOL2~ACOL0和数据线AROW3∽AROW0进行控制和选择需要接通的交叉点号。ACOL2~ACOL0管COL7~COL0中的一条线。ACOL2~ACOL0编成二进制码,经过译码以后就可以接通交叉点相应的COLi;AROW3~AROW0管ROW15~ROW0中的一条。AROW3~AROW0编成二进制码,经过译码以后就可以接通交叉点相应的ROWi。例如要接通L1和J0之间的交叉点。这时一方面向ACOL0~ACOL2送001,另一方向面向AROW3~AROW0送0000,当送出地址启动门ST时,就可以将相应交叉点接通了。图中还有一个端子叫〞CS〞,它是片选端,当CS为〞1”时,全部交叉点就翻开了。综上所述,该电路是由7~128线地址译码器、128位控制数据锁存器与8×16开关阵列组成,在电路处于正常开、关工作状态下,CS应为高电平,RESET为低电平,地址码输入选择锁存单元及开关阵列对应的交叉点处于开的状态,这样数据DI在ST下降沿时刻被异步写入锁存单元,并控制所选交叉点开关的通、断,假设DI为低电平,那么开关截止,其地址译码真值表如表3.1所示。3.3AT89C51AT89C图3.5AT89C51单片机示意图

P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能存放器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流〔ILL〕这是由于上拉的缘故。P3口也可作为AT89C51的一些特殊功能口:P3.0RXD〔串行输入口〕P3.1TXD〔串行输出口〕P3.2/INT0〔外部中断0〕P3.3/INT1〔外部中断1〕P3.4T0〔记时器0外部输入〕P3.5T1〔记时器1外部输入〕P3.6/WR〔外部数据存储器写选通〕P3.7/RD〔外部数据存储器读选通〕P3口同时为闪烁编程和编程校验接收一些控制信号。RST:复位输入。当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在FLASH编程期间,此引脚用于输入编程脉冲。在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要注意的是:每当用作外部数据存储器时,将跳过一个ALE脉冲。如想禁止ALE的输出可在SFR8EH地址上置0。此时,ALE只有在执行MOVX,MOVC指令是ALE才起作用。另外,该引脚被略微拉高。如果微处理器在外部执行状态ALE禁止,置位无效。/PSEN:外部程序存储器的选通信号。在由外部程序存储器取指期间,每个机器周期两次/PSEN有效。但在访问外部数据存储器时,这两次有效的/PSEN信号将不出现。/EA/VPP:当/EA保持低电平时,那么在此期间外部程序存储器〔0000H-FFFFH〕,不管是否有内部程序存储器。注意加密方式1时,/EA将内部锁定为RESET;当/EA端保持高电平时,此间内部程序存储器。在FLASH编程期间,此引脚也用于施加12V编程电源〔VPP〕。XTAL1:反向振荡放大器的输入及内部时钟工作电路的输入。XTAL2:来自反向振荡器的输出。第4章TST网络硬件设计及步骤4.1TST数字交换网络硬件设计本次设计利用时分交换芯片MT8980和空分交换芯片MT8816构成T-S-T交换网络,完成多语音用户间的交换。具体原理框图如下所示:空分芯片MT8816时分芯片MT8980时分芯片MT8980空分芯片MT8816时分芯片MT8980时分芯片MT8980锁存器74HC573锁存器74HC573v单片机AT89C51P25P24P23单片机AT89C51图.1T-S-T交换网络原理框图4.2软件分析本设计实现群路1的信道1与群路2的信道30的交换过程,其硬件连接图如附图所示。该交换网络用了两片MT8980,一片MT8816,一片AT89C51,还有一片74HC573。信号在初级T和S接线器中进行时隙和空间交换后,进入次级T接线器中进行二次时隙交换。在硬件图中先由单片机AT89C51控制初级T进行时隙交换,分别接到T接线器MT8980的DS引脚和DTA引脚。AT89C51的RST引脚用于复位信号的输入,在高电位下工作,它的DS接到MT8980的DS上进行分时片选,以保证它们来实现双线的信息交换,保证TST数字交换网络的正常运行,防止拥塞。—STI3输入,经由串并转换后,根据码流信号和信道〔时隙〕号依次存入256*8比特的数据存储器的相应单元内。控制存储器通过控制接口,接受AT89C51的指令,并将此指令写到连接存储器中。AT89C51通过P00—P07将地址分别送入T接线器MT8980和锁存器74HC573进行锁存。当信息在T接线器MT8980进行完时隙交换后进入S接线器MT8816中来实现看见的交换,此时74HC573将锁存的地址送入S接线器MT8816中。同时锁存器74HC57将片选信号送入MT8816的CS中,将S接线器选通,使得MT8816开始工作。AT89C51可以通过地址线ACOL0~ACOL2和AROW0~AROW3进行控制和选择需要接通的交叉点号。ACOL0~ACOL2管COL0~COL7中的一条线。ACOL0~ACOL2编成二进制码,经过译码以后就可以接通交叉点相应的COLi〔i=0,1,2,3,4,5,6,7〕;AROW3~AROW0管ROW15~ROW0中的一条。AROW0~AROW3编成二进制码,经过译码以后就可以接通交叉点相应的ROWj。AT89C51通过DS将次级T选通,通过地址线送入次级T,再次完成时隙的交换,通过以上过程可以实现完整的TST交换。其中前T级与后T级都采用顺序写入,控制读出,S级采用输出端控制,对入线进行选择。设计步骤在程序中首先完成对第一个T接线器的控制,具体步骤为:〔1〕调用W-Conlrol子程序,写控制存放器,R1=00011001,完成选ST01/Ch01的连接存储器高位。〔2〕调用W-Connection子程序,Rl=000000001,R2=00000001,写连接存储器高位CMHb2=0为交换模式。〔3〕调用W-Control子程序,写控制存放器,R1=00010001,选ST01/Ch01的连接存储器低位。〔4〕调用W-Connection子程序,RI=00100001,R2=00000001,写连接存储器的低8位。然后再对S接线器控制:调用W-S子程序,完成对MT8816的控制。最后对第二个T接线器进行控制,具体步骤为:(1)调用W-Conlrol子程序,写控制存放器,R1=00011010,选ST02/Ch030的连接存储器高位。(2)调用W-Connection子程序,Rl=00000001,R2=00000010,写连接存储器高位CMHb2=0为交换模式。(3)调用W-Control子程序,写控制存放器,R1=00010010,选ST02/Ch030的连接存储器低位。(4)调用W-Connection子程序,R1=00100111,R2=00000010,写连接存储器的低8位。这样,就完成了输入群路0的信道2到输出群路2的信道3的交换。具体程序如下:DATASEGMENT;定义数据段R1DB?R2DB?DATAENDSCODESEGMENT;定义代码段ASSUMECS:CODE,DS:DATAMAINPROCFAR;主程序START:MOVAX,DATA;初始化DSMOVDS,AXMOVA,R2ORLA,#60H;P2.6=1R,P2.6=0WMOVP2,A;P2.5=1时隙,P=0控制SETBP1.4;置DS为高JCLOOP3;DTA不为0时等待MOVA,P0SETBP2.7;CS=1R1EQU00011001BCALLW-CONTROL;调用写MT8980控制存放器子程序R1EQU00000001BR2EQU00000001BCALLW-CONNECTION;调用写MT8980连接存储器子程序R1EQU00010001BCALLW-CONTROL;调用写MT8980控制存放器子程序R1EQU00100001BR2EQU00000001BCALLW-CONNECTION;调用写MT8980连接存储器子程序CLRP14;DS置0MOVR7,27H;选择的中间时隙为7MOVP2,R7SETBP14;DS置1CLRP14SETBP25;CS=1CALLW8980X;调用W8980XCALLW-S;调用对MT8816的控制子程序R1EQU00011010BCALLW-CONTROL;调用写MT8980控制存放器子程序R1EQU00000001BR2EQU00000010BCALLW-CONNECTION;调用写MT8980连接存储器子程序R1EQU00010010BCALLW-CONTROL;调用写MT8980控制存放器子程序R1EQU00100111BR2EQU00000010BCALLW-CONNECTION;调用写MT8980连接存储器子程序CALLW8980X;调用W8980XRETMAINENDPW-CONNECTIONPROCNEAR;完成写MT8980连接存储器子程序MOVA,R2ORLA,#20H;P2.6=1R,P2.6=0WMOVP2,A;P2.5=1时隙,P=0控制MOVP0,R1SETBP1.4;置DS为高JCLOOP1;DTA不为0时等待SETBP2.7;CS=1RETW-CONNECTIONENDPW-CONTROLPROCNEAR;完成写MT8980控制存放器子程序MOVP2,#00H;P2.5=0控制MOVP0,R1SETBP1.4;置DS为高JCLOOP2;DTA不为0时等待MOVA,P0SETBP2.7;CS=1RETW-CONTROLENDPM-SPROCNE

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论