EDA期末考试试卷及答案_第1页
EDA期末考试试卷及答案_第2页
EDA期末考试试卷及答案_第3页
EDA期末考试试卷及答案_第4页
EDA期末考试试卷及答案_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、单项选择题(30分,每题2分)1.以下关于适配描述错误的是BA.适配器的功能是将综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件B.适配所选定的目标器件可以不属于原综合器指定的目标器件系列C.适配完成后可以利用适配所产生的仿真文件作精确的时序仿真D.通常,EDAL软件中的综合器可由专业的第三方EDA公司提供,而适配器则需由FPGA/CPLD供应商提供2.VHDL语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与结构体两部分,结构体描述D。A.器件外部特性B.器件的综合约束C.器件外部特性与内部功能D.器件的内部功能3.下列标识符中,B是不合法的标识符。A.State0 B.9moon C.Not_Ack_0 D.signall4.以下工具中属于FPGA/CPLD集成化开发工具的是DA.ModelSimB.SynplifyProC.MATLABD.QuartusII5.进程中的变量赋值语句,其变量更新是A。A.立即完成B.按顺序完成C.在进程的最后完成D.都不对 6.以下关于CASE语句描述中错误的是AA.CASE语句执行中可以不必选中所列条件名的一条B.除非所有条件句的选择值能完整覆盖CASE语句中表达式的取值,否则最末一个条件句的选择必须加上最后一句“WHENOTHERS=><顺序语句>”C.CASE语句中的选择值只能出现一次D.WHEN条件句中的选择值或标识符所代表的值必须在表达式的取值范围7.以下哪个程序包是数字系统设计中最重要最常用的程序包B A.STD_LOGIC_ARITH B.STD_LOGIC_1164 C.STD_LOGIC_UNSIGNED D.STD_LOGIC_SIGNED8.基于EDA软件的FPGA/CPLD设计流程为:原理图/HDL文本输入→A→综合→适配→时序仿真→编程下载→硬件测试。A.功能仿真B.逻辑综合 C.配置 D.引脚锁定 9.不完整的IF语句,其综合结果可实现D A.三态控制电路 B.条件相或的逻辑电路 C.双向控制电路 D.时序逻辑电路10.下列语句中,属于并行语句的是AA.进程语句B.IF语句C.CASE语句D.FOR语句11.综合是EDA设计流程的关键步骤,综合就是把抽象设计层次中的一种表示转化成另一种表示的过程;在下面对综合的描述中,C是错误的。A.综合就是将电路的高级语言转化成低级的,可与FPGA/CPLD的基本结构相映射的网表文件B.综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系不是唯一的C.综合是纯软件的转换过程,与器件硬件结构无关D.为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束12.CPLD的可编程是主要基于什么结构D。A.查找表(LUT)B.ROM可编程C.PAL可编程D.与或阵列可编程13.以下器件中属于Altera公司生产的是BA.ispLSI系列器件B.MAX系列器件C.XC9500系列器件D.Virtex系列器件14.在VHDL语言中,下列对时钟边沿检测描述中,错误的是D A.ifclk'eventandclk='1'then B.ifclk'stableandnotclk='1'then C.ifrising_edge(clk)then D.ifnotclk'stableandclk='1'then15.以下关于状态机的描述中正确的是BA.Moore型状态机其输出是当前状态和所有输入的函数B.与Moore型状态机相比,Mealy型的输出变化要领先一个时钟周期C.Mealy型状态机其输出是当前状态的函数D.以上都不对二、EDA名词解释,写出下列缩写的中文含义(10分,每题2分)1.FPGA:现场可编程门阵列2.HDL:硬件描述语言3.LE:逻辑单元4.FSM:有限状态机5.SOPC:可编程片上系统

三、程序填空题(20分,每空2分)以下是一个模为60(0~59)的8421BCD码加法计数器VHDL描述,请补充完整LIBRARYIEEE;UseIEEE.std_logic_1164.all;ENTITYtaISPORT(CLK:INSTD_LOGIC;SHI:OUTINTEGERRANGE0TO9;GE:OUTINTEGERRANGE0TO9);END;ARCHITECTUREbhvOFtaISSIGNALSHI1,GE1:INTEGERRANGE0TO9;BEGIN PROCESS(CLK)BEGIN IFCLK’EVENTANDCLK=’1’then IFGE1=9THEN GE1<=0;IFSHI1=5THENSHI1<=0;ELSESHI1<=SHI+1;ENDIF;ELSEGE1<=GE1+1; ENDIF; ENDIF;ENDPROCESS; GE<=GE1;SHI<=SHI1;ENDbhv;四、程序改错题(仔细阅读下列程序后回答问题,12分)1 LIBRARYIEEE;2 USEIEEE.STD_LOGIC_1164.ALL;3 ENTITYgaIS4 PORT(CLK:INSTD_LOGIC;5 Q:OUTSTD_LOGIC_VECTOR(3DOWNTO0));6 ENDgb;7 ARCHITECTUREbhvOFgaIS8 SIGNALQ1:STD_LOGIC_VECTOR(3DOWNTO0);9 BEGIN10 PROCESS(CLK)11BEGIN12 IFRISING_EDGE(CLK)begin13 IFQ1<“1001”THEN14 Q1<=Q1+1;15 ELSE16 Q1<=(OTHERS=>'0');17 ENDIF;18 ENDIF;19 ENDPROCESS;20 Q<=Q1;21 ENDbhv;程序编译时,提示的错误为:Error:Line12:Filee:\mywork\test\ga.vhd:VHDLsyntaxerror:IfstatementmusthaveTHEN,butfoundBEGINinsteadError:Line14:Filee:\mywork\test\ga.vhd:Subprogramerror:can’tinterpretsubprogramcall请回答问题:在程序中存在两处错误,试指出并修改正确(如果是缺少语句请指出应该插入的行号)答:(1)12行begin改为then(2)第2行和第3行见加USEIEEE.STD_LOGIC_UNSIGNED.ALL;五、程序设计题(28分)1.试用VHDL描述一个外部特性如图所示的数据选择器,S为控制端口。(10分)LibraryIEEE;UseIEEE.std_logic_1164.all;EntitysjxzISP

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论