数字规律复习题 Microsoft Word 文档_第1页
数字规律复习题 Microsoft Word 文档_第2页
数字规律复习题 Microsoft Word 文档_第3页
数字规律复习题 Microsoft Word 文档_第4页
数字规律复习题 Microsoft Word 文档_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

本文格式为Word版,下载可任意编辑——数字规律复习题MicrosoftWord文档本科试卷(一)

一、选择题(每题1分,共15分)

1.八进制数

(375.236)8的十六制数是________。A.(7D.4F)16B.(7D.4E)16C.(7C.4F)16D.(7D.3F)16

2.以下规律函数中,与(A+B)(A+C)等价的是_____。A.F=ABB.F=A+BC.A+BCD.F=B+C3.函数F的卡诺图如图1-1,其最简与或表达式是_____。A.F?ABD?ABD?ACD

B.F?ABC?ACD?ABDC.F?ABC?ABD?ACDD.F?ABD?ABD?ABD

ABCD0000011110111101111101图1-1

4.4:10线译码器,输入信号端有_____个。A.10B.2C.3D.4

5.用四选一数据选择器实现函数Y=A1A0?A1A0,应使______。A.D0=D2=0,D1=D3=1B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1D.D0=D1=1,D2=D3=0

6.图1-2所示的组合规律电路,其函数表达式为______。A.F?AB?BD?CD

B.ABBD

CD--

F??m(0,4,5,7,8,12,13,14,15)C.

F??m(1,2,3,6,9,,10,11)D.

F??m(0,8,12,14,15)

S

Q

Q

图1-2R图1-3

7.时序电路中不可缺少的部分为_______。A.组合电路B.记忆电路C.同步时钟信号D.组合电路和记忆电路

n?1nQ?Q8.与非门构成的基本RS触发器如图1-3所示,欲使该触发器保持现态,即,则输入信号应为_____。

A.S=R=0B.S=R=1C.S=1,R=0D.S=0,R=1

9.n个触发器构成的计数器中,有效状态最多有____个。A.nB.2nC.2n-1D.2n

10.把一个五进制计数器与一个四进制计数器串联可得到进制计

数器。A.4B.5C.9D.20

11.下面不属于简单可编程规律器件的是______。A.EPROMB.PALC.ISPD.GAL

12.下面器件中,_______是易失性存储器。A.FLASHB.EPROMC.DRAMD.PROM

13.双向数据总线常采用_____构成。A.数据分派器B.数据选择器C.三态门D.译码器

14.FPGA采用规律单元阵列结构,由三个基本模块阵列组成。________是系统的核心。A.可组态规律块B.通用规律块C.可编程互连连线D.可编程互连连线

15.数字系统的初步设计寻常指______。A.设计控制器B.设计ASM图C.子系统的设计D.子系统的划分

二、填空题(每题2分,共18分)

1.布尔代数的基本规则有代入规则,________________和对偶规则。

2.用卡诺图法化简规律函数比布尔代数法更简单得到最简的规律函数表达式,缺点是_________受一定的限制。3.数据分派器是一种单路输入,______________输出的规律构件。

4.组合规律电路在结构上不存在输出到输入的______________,且电路的输出与__________输入状态无关。5.某移位寄放器的时钟脉冲频率为100KHz,欲将存放在该寄放器中的数左移8位,完成该操作需要________时间。6.采用一对一法进行状态编码时,10个状态需要用________个触发器实现。7.RAM和ROM有三组信号线,它们是地址线,控制线,__________。

8.ispLSI1032的I/O单元工作于输出状态时,其中有输出缓冲,____________和____________。9.控制器的控制过程可以用_____________图表示出来,它能和实现它的硬件很好地对应起来。

三、简答题(每题5分,共15分)

1.简述规律函数的描述工具。2.简述时序规律电路的基本特点。

3.已知组合电路如图3-1所示,标出各级门规律函数表达式

ABCDEF

图3-1

X

四、组合规律设计(12分)

设计一个将8421BCD码转换成余3码的电路,用与非门实现。

(1)列出真值表;(2)卡诺图化简;(3)写出表达式;(4)画出由与非门实现的规律图。

五、时序规律分析(14分)

分析图1所示同步计数电路。

(1)做出状态转移表和状态转移图;(2)计数器是几进制计数器?能否自启动?(3)画出在时钟作用下各触发器输出波形

图1

六、VHDL语言设计(12分)

用VHDL设计设计一个3位格雷码可逆计数器,y=1时计数器加,y=0时计数器减,其状态图如图2所示:

图2

七、数字系统设计(14分)

有一个数字比较系统,它能对两个16位二进制数进行比较。其操作过程如下:先将两个二进制数存入寄放器

RA和RB,然后进行比较,最终将大数移入寄放器RA中。设计

(1)系统方框图;(2)ASM流程图;(3)计数器型控制器

本科试卷(二)

一、选择题(每题1分,共15分)

1.规律函数F1=∑m(2,3,4,8,9,10,14,15),F2?ABC?ABCD?ABC?ABC?ACD它们之间的关系是________。A.F1?F2B.F1?F2C.F1?F2D.F1、F2互为对偶式

2.最小项ABCD的规律相邻项是________。A.ABCDB.ABCDC.ABCDD.ABCD3.规律函数F(ABC)=A⊙C的最小项标准式为________。A.F=∑(0,3)C.F=m0+m2+m5+m7

D.F=∑(0,1,6,7)

B.F?AC?AC

4.一个四输入端与非门,使其输出为0的输入变量取值组合有_______种。A.15B.8C.7D.15.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要_______个异或门。A.2B.3C.4D.56.八路数据选择器如图1-1所示,该电路实现的规律函数是F=______。

A.AB?ABB.AB?ABC.A?BD.A?B

FABA0A1八路数据选择器A2D0D1D2D3D4D5D6D7Y图1-1

7.以下电路中,不属于时序规律电路的是_______。A.计数器B.触发器C.寄放器D.译码器

8.对于JK触发器,输入J=0,K=1,CP脉冲作用后,触发器的次态应为_____。A.0B.1C.保持D.翻转

19.Moore型时序电路的输出_____。A.与当前输入有关B.与当前状态有关

C.与当前输入和状态都有关D.与当前输入和状态都无关

10.一个五位的二进制加法计数器,由0000状态开始,按自然二进制码的顺序计数,问经过75个输入脉冲后,此计数器的状态为_____。A.01011B.11010C.11111D.10011

11.有关ROM的描述,以下说法正确的是_____。A.需要定时作刷新损伤B.可以读出也可以写入

C.可读出,但不能写入D.信息读出后,即遭破坏

12.1M×1位RAM芯片,其地址线有_____条。A.20B.1C.19D.10

13.PAL是指______。A.可编程规律阵列B.可编程阵列规律C.通用阵列规律D.只读存储器14.FPLA器件的与门阵列__________,或门阵列__________。

。A.不可编程,不可编程B.不可编程,可编程C.可编程,不可编程D.可编程,可编程15.数字系统工作的特点是具有______。A.周期性B.一次性C.非周期性D.随机性

二、填空题(每题2分,共18分)

1.与运算的布尔代数和VHDL表示分别为_______________和_______________。2.利用并项法A+A=1,ABC+ABC的简化表达式为_______________。3.译码器的规律功能是将某一是可的______________输入信号译成一个输出信号。

4.组合规律电路在结构上不存在输出到输入的反馈,因此,输出状态不影响______________状态。

5.锁存器或触发器再电路上具有两个稳定的物理状态,我们把输入信号变化之前的状态称为________,输入信号变化后的状态称为________。

6.用计数器产生110010序列,至少需要________个触发器。7.RAM是随机读写存储器,优点是读写便利,缺点是__________。

8.PLD中采用的可编程连接技术有________,反熔丝技术,________和SRAM技术。

9.数字系统指交互式的以离散形式表示的具有存储,_____________和_____________能力的规律子系统的集合物。

三、简答题(每题5分,共15分)

1.什么是组合规律分析?

2.简述寄放器堆的基本功能和规律结构。

3.已知组合电路如图3-1所示,标出各级门规律函数表达式

ABCDEF

图3-1

X

四、组合规律设计(12分)

设计一个多输出组合规律电路,输入为842lBCD码,三个输出分别定义为:L1为检测到的输入数字能被4整除;L2为检测到的输入数字大于等于3;L3为检测到的输入数字小于7。

(1)列出真值表。2)画出卡诺图并化简,写出最简规律函数表达式。

(3)画出电路图。(门电路实现或中规模集成电路芯片实现两种方法任选)。

五、时序规律设计(14分)

用D触发器设计同步五进制计数器。已知状态转换过程的编码是000→100→011→010→001→000。要求:

(1)列出状态转移表;(2)写出状态方程;(3)写出鼓舞方程4)画出允许自启动的状态转移图

六、VHDL语言设计(12分)

用VHDL设计如图1所示的有限状态机。

七、小型控制器设计(14分)

某数字系统,它的ASM图如图2所示,设计多路选择器型控制器电路。

(1)列出状态转移真值表(2)写出多路选择器MUX的输入表达式(3)画出控制电路图

本科试卷(三)

一、选择题(每题1分,共15分)

1.八进制数(573.7)8的十六进制数是________。A.(17C.7)16B.(17C.E)16C.(17B.7)16D.(17B.5)162.与最小项ABCD相邻的规律最小项有__________个。A.1B.2C.4D.15

3.函数F(ABCD)=∑m(0,2,8,10,13,15),它的最简与或表达式F=___________。A.F?ABD?ABD?ABDB.

F?ABC?AD?ABDC.F?ABC?ABD?ABD.F?ABD

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论