数字电路教案_第1页
数字电路教案_第2页
数字电路教案_第3页
数字电路教案_第4页
数字电路教案_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

本文格式为Word版,下载可任意编辑——数字电路教案第7章时序规律电路

7.1概述

时序电路在任何时刻的稳定输出,不仅与该时刻的输入信号有关,而且还与电路原来的状态有关。

输入X1Xp…组合电路Y1…Ym输出图7.1.1时序规律电路的结构框图2、时序电路的分类(1)根据时钟分类

同步时序电路中,各个触发器的时钟脉冲一致,即电路中有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态只改变一次。

异步时序电路中,各个触发器的时钟脉冲不同,即电路中没有统一的时钟脉冲来控制电路状态的变化,电路状态改变时,电路中要更新状态的触发器的翻转有先有后,是异步进行的。(2)根据输出分类米利型时序电路的输出不仅与现态有关,而且还决定于电路当前的输入。

穆尔型时序电路的其输出仅决定于电路的现态,与电路当前的输入无关;或者根本就不存在独立设置的输出,而以电路的状态直接作为输出。

7.2时序规律电路的分析方法

时序电路的分析步骤:

电路图时钟方程、输出方程、驱动方程状态方程计算状态表(状态图、时序图)判断电路规律功能分析电路能否自启动。7.2.1同步时序电路的分析方法分析举例:[例7.2.1]

7.2.2异步时序电路的分析方法分析举例:[例7.2.3]7.3计数器

概念:在数字电路中,能够记忆输入脉冲CP个数的电路称为计数器。计数器累计输入脉冲的最大数目称为计数器的“模〞,用M表示。计数器的“模〞实际上为电路的有效状态。计数器的应用:计数、定时、分频及进行数字运算等。

计数器的分类:

(1)按计数器中触发器翻转是否同步分:异步计数器、同步计数器。(2)按计数进制分:二进制计数器、十进制计数器、N进制计数器。(3)按计数增减分:加法计数器、减法计数器、加/减法计数器。7.3.1异步计数器

1

Q1QtW1…存储电路…Wr一、异步二进制计数器1、异步二进制加法计数器

分析图7.3.1由JK触发器组成的4位异步二进制加法计数器。

分析方法:由规律图到波形图(所有JK触发器均构成为T/触发器的形式,且后一级触发器的时钟脉冲是前一级触发器的输出Q),再由波形图到状态表,进而分析出其规律功能。

2、异步二进制减法计数器

减法运算规则:0000-1时,可视为(1)0000-1=1111;1111-1=1110,其余类推。由JK触发器组成的4位异步二进制减法计数器的工作状况分析略。二、异步十进制加法计数器

由JK触发器组成的异步十进制加法计数器的由来:在4位异步二进制加法计数器的基础上经过适当修改获得。

有效状态:0000——1001十个状态;无效状态:1010~1111六个状态。

三、集成异步计数器CT74LS290

为了达到多功能的目的,中规模异步计数器往往采用组合式的结构,即由两个独立的计数来构成整个的计数器芯片。如:

74LS90(290):由模2和模5的计数器组成;74LS92:由模2和模6的计数器组成;74LS93:由模2和模8的计数器组成。1.CT74LS290的状况如下。

(1)电路结构框图和规律功能示意图

(2)规律功能如下表7.3.1所示。

2

注:5421码十进制计数时,从高位到低位的输出为Q0Q3Q2Q1。2、利用反馈归零法获得N(任意正整数)进制计数器

方法如下:

(1)写出状态SN的二进制代码。

(2)求归零规律(写出反馈归零函数),即求异步清零端(或置数控制端)信号的规律表达式。

(3)画连线图。

举例:试用CT74LS290构成模小于十的N进制计数器。CT74LS290则具有异步清零和异步置9功能。讲解教材P215的[例7.3.1]。注:CT74LS90的功能与CT74LS290基本一致。

7.3.2同步计数器一、同步二进制计数器1.同步二进制加法计数器2、同步二进制减法计数器

3、集成同步二进制计数器CT74LS161

(1)CT74LS161的引脚排列和规律功能示意图

3

注:74LS163的引脚排列和74LS161一致,不同之处是74LS163采用同步清零方式。(2)CT74LS161的规律功能①CR=0时异步清零。C0=0

②CR=1、LD=0时同步并行置数。CO?CTTQ3Q2Q1Q0

③CR=LD=1且CPT=CPP=1时,依照4位自然二进制码进行同步二进制计数。

CO?Q3Q2Q1Q0

④CR=LD=1且CPT·CPP=0时,计数器状态保持不变。4、反馈置数法获得N进制计数器

方法如下:

·写出状态SN-1的二进制代码。

·求归零规律,即求置数控制端的规律表达式。·画连线图。

(集成计数器中,清零、置数均采用同步方式的有74LS163;均采用异步方式的有74LS193、74LS197、74LS192;清零采用异步方式、置数采用同步方式的有74LS161、74LS160;有的只具有异步清零功能,如CC4520、74LS190、74LS191;74LS90则具有异步清零和异步置9功能。等等)试用CT74LS161构成模小于16的N进制计数器5、同步二进制加/减计数器二、同步十进制加法计数器

8421BCD码同步十进制加法计数器电路分析三、集成同计数器

1、集成十进制同步加法计数器CT74LS160(1)CT74LS160的引脚排列和规律功能示意图

4

VCCCOQ0Q1Q2Q3CTTLDQ0Q1Q2Q316151413121110974LS16012345678CTTCTPCP74LS160COLDCRCPD0D1D2D3CTPGND(a)引脚排列图CRD0D1D2D3(b)规律功能示意图图7.3.3CT74LS160的引脚排列图和规律功能示意图

(2)CT74LS160的规律功能①CR=0时异步清零。C0=0

②CR=1、LD=0时同步并行置数。CO?CTTQ3Q0

③CR=LD=1且CPT=CPP=1时,依照BCD码进行同步十进制计数。

CO?Q3Q0

④CR=LD=1且CPT·CPP=0时,计数器状态保持不变。

2.集成十进制同步加/减计数器CT74LS190

其规律功能示意图如教材图7.3.15所示。功能如教材表7.3.10所示。集成计数器小结:

集成十进制同步加法计数器74160、74162的引脚排列图、规律功能示意图与74161、74163一致,不同的是,74160和74162是十进制同步加法计数器,而74161和74163是4位二进制(16进制)同步加法计数器。此外,74160和74162的区别是,74160采用的是异步清零方式,而74162采用的是同步清零方式。

74190是单时钟集成十进制同步可逆计数器,其引脚排列图和规律功能示意图与74191一致。74192是双时钟集成十进制同步可逆计数器,其引脚排列图和规律功能示意图与74193一致。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论