数字电路习题_第1页
数字电路习题_第2页
数字电路习题_第3页
数字电路习题_第4页
数字电路习题_第5页
已阅读5页,还剩62页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1-1用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式1-2写出图中各逻辑图的逻辑函数式,

并化简为最简与或式。解:1-3试画出用与非门和反相器实现下列

函数的逻辑图。0111011101111111CD00011110AB00011110Y11-4用卡诺图化简法将下列函数化为

最简与或形式。11000110BC00011110A01Y21-4用卡诺图化简法将下列函数化为

最简与或形式。11010111BC00011110A01Y31-4用卡诺图化简法将下列函数化为

最简与或形式。1111100100011111CD00011110AB00011110Y41-4(1)约束条件AB+CD=001x011x1xxxx01x1CD00011110

AB00011110Y11-5将下列函数化为最简与或函数式。(2)Y(A,B,C,D)=Σ(m3,m5,m6,m7,m10),给定约束条件为m0+m1+m2+m4+m8=01-5将下列函数化为最简与或函数式。xx1xx1110000x001CD00011110

AB00011110Y2(3)Y(A,B,C,D)=Σ(m2,m3,m7,m8,m11,m14)给定约束条件为:m0+m5+m10+m15=0。x0110x1000×1101xCD00011110

AB00011110Y31-51)输入悬空时,三极管截止,V0=10v;2)输入为0v时,三极管截止,V0=10v;3)输入为5v时,三极管饱和,V0=0.3v;2-1在图(a)(b)两个电路中,试计算当输入端分别接0V、5V和悬空时输出电压υ0的数值,并指出三极管工作在什么状态。假定三极管导通以后υBE≈0.7V,电路参数如图中所注。2-1在图(a)(b)两个电路中,试计算当输入端分别接0V、5V和悬空时输出电压υ0的数值,并指出三极管工作在什么状态。假定三极管导通以后υBE≈0.7V,电路参数如图中所注。1)输入悬空时,三极管饱和,V0=0.3v;2)输入为0v时,三极管截止,V0=5v;3)输入为5v时,三极管饱和,V0=0.3v。VI2T1R1+5VT2T5VVB1=2.1V1)v

I2=1.4v2)v

I2=0.2v3)v

I2=1.4v4)v

I2=0v5)v

I2=1.4v2-2试说明在下列情况下,用万用电表测量图2.2的v

I2端得到的电压各为多少?1)vI1悬空;2)v

I1接低电平(0.2V);3)v

I1接高电平(3.2V);4)v

I1经51Ω电阻接地;5)v

I1经10kΩ电阻接地。与非门为74系列的TTL电路,万用电表使用5V量程,内阻为20kΩ/V。Y1=0Y2=1Y3=1Y4=02-3判断74系列TTL门电路的输出是什么状态

(高电平、低电平或高阻态)。2-3判断74系列TTL门电路的输出是什么状态

(高电平、低电平或高阻态)。Y5为高阻态Y6=0Y7=1Y8=0YI=1Y2=0Y3=0Y4=O2-4说明图中各门电路的输出是高电平还是低电平。已知它们都是CC4000系列的CMOS电路。2-5试说明下列各种门电路中哪些可以将输出端并联使用(输入端的状态不一定相同)。(1)具有推拉式输出级的TTL电路;(不能)(2)TTL电路的OC门;(能)(3)TTL电路的三态输出门;

(能)(4)普通的CMOS门;(不能)(5)漏极开路输出的CMOS门;

(能)(6)CMOS电路的三态输出门。(能)2-6在CMOS电路中有时采用图(a)~(d)所示的扩展功能用法,试分析各图的逻辑功能,写出Y1~Y4的逻辑式。已知电源电压VDD=10V,二极管的正向导通压降为0.7V。2-6在CMOS电路中3-1图是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0和COMP=0、Z=0时Y1、Y2、Y3、Y4的逻辑式。3-1注意需要化简3-2分析图所示电路,写出输出Z的逻辑函数式。

74LS151为8选1数据选择器。BAC13-3用4选1数据选择器产生逻辑函数3-4某医院有一、二、三、四号病室4间,每室设有呼叫按钮,同时在护士值班室内对应地装有一号、二号、三号、四号4个指示灯。现要求:当一号病室的按钮按下时,无论其他病室的按钮是否按下,只有一号灯亮;当一号病室的按钮没有按下而二号病室的按钮按下时,无论三、四病室的按钮是否按下,只有二号灯亮;当一、二病室的按钮都未按下而三号病室的按钮按下时,无论四号病室的按钮是否按下,只有三号灯亮;只有在一、二、三病室的按钮均未按下而按下四号病室的按钮时,四号灯才亮。试用优先编码器74LS148和门电路设计满足上述控制要求的逻辑电路,给出控制四个指示灯状态的高、低电平信号。3-4解答根据题意进行逻辑函数和逻辑变量的定义、赋值、列真值表注意:与输入无效情况相同,如何改进?&Y1ABC1003-5试画出用3线-8线译码器74LS138和门电路产生如下多输出

逻辑函数的逻辑图。D3D2D1

D0

11010Y3Y2Y1Y03-6能否用一片4位并行加法器74LS283将余3代码转换成8421的

二-十进制代码?如果可能,应当如何连线?QQ不定态Q:Q:4-1若主从结构RS触发器各输入端的电压波形如图中所给出,试画出Q的电压波形。设触发器的初始状态为Q=0。Q:Q:4-2已知主从结构JK触发器输入端J、K和CP的电压波形如图

所示,试画出Q、Q端对应的电压波形。D:Q:Q:4-3已知维持阻塞结构D触发器各输入端的电压波形如图所示,

试画出Q、Q端对应的电压波形。4-4设图4.4中各触发器的初始状态皆为Q=0,试画出在CP

信号连续作用下各触发器输出端的电压波形。4-44-44-4驱动方程输出方程5-1分析图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。Q3Q2Q1Y00111011110100000100010001101五进制计数器,且有自启动能力5-1状态方程:输出方程:状态转换图:驱动方程:输出方程:5-2试分析图时序电路的逻辑功能,写出电路的驱动方程、

状态方程和输出方程,画出电路的状态转换图。

A为输入逻辑变量。Q2Q1YA0001111001010111000000005-2状态方程:输出方程:状态转换图:5-3在图电路中,若两个移位寄存器中的原始数据分别为

A3A2A1A0=1001,B3B2B1B0=0011,试问经过4个CP信号

作用以后两个寄存器中的数据如何?

这个电路完成什么功能?5-35-4分析图给出的计数器电路,画出电路的状态转换图,

说明这是几进制计数器。10010000000100100011010001010110S91、S92为异步置9置9信号为:0110可分析:七进制计数器Q3Q2Q1Q0/1/0/0/0/0/0/05-41101105-5试分析图中计数器,在M=1和M=0时各为几进制?M=1时为6进制M=0时为8进制→0010→0011→0100→0101→0110→0111→1000→1001→→0100→0101→0110→0111→1000→1001→

A=1时清零信号为:1011电路为十一进制计数器;74LS161为异步清零A=0时清零信号为:1001电路为九进制计数器。5-6图电路是可变进制计数器。试分析

当控制变量A为1和0时电路各为几进制计数器。6-1图是一个16×4位的ROM,A3A2A1A0为地址输入,D3D2D1D0的数据输出。若将D3、D2、D1、D0视为A3、A2、A1、A0的逻辑函数,试写出D3

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论