基于74160计数器的电子时钟设计_第1页
基于74160计数器的电子时钟设计_第2页
基于74160计数器的电子时钟设计_第3页
基于74160计数器的电子时钟设计_第4页
基于74160计数器的电子时钟设计_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

基于74160计数器的电子时钟

设计报告学院:专业:电子信息科学与技术姓名:学号:设计目的在了解数字钟的原理的前提下,运用刚刚学过的数字电路知识设计并制作数字钟,而且通过数字钟的制作进一步了解各种在制作中用到的中小规模集成电路的作用及其使用方法。由于数字电子钟包括组合逻辑电路和时序电路,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法,从而实现理论与实践相结合,并学会使用MAX+plusII软件的使用以及用DXP软件画原理图和制PCB版,增强实验设计能力和动手操作能力。通过本次试验对电子线路知识的整合和电子线路设计能力的训练,并为后继课程的学习和毕业设计打下一定的基础。设计任务及要求实验任务设计一种简易数字钟,该数字钟具有基本功能,包括准确计时,以数字形式显示时、分,以二极管显示秒的时间和校时功能。实验要求(1)时的计时要求为12和24进制两种方式,分和秒的计时要求为60进制。(2)准确计时,以数字形式显示时间,分小时,分钟和秒分别用两个七段显示来显示。(3)可以校正时间,两个校时按键,分别校正小时和分钟。

设计方案数字时钟电路是一个典型的数字电路系统,其由时,分,秒计数器以及校时和显示电路组成。本次设计利用集成十进制递增计数器(74160)和带译码器的七段显示数码管组成的数字钟电路。具体设计流程可分为:用MAX+plusII完EPM7128SLC84-6内部功能的设计;显示电路的设计,和开关的设计;用DXP完成时钟电路硬制板的制作。整体思想如图:译码器分个位计数器

译码器分个位计数器内部电路设计1、时钟起振电路该电路给数字钟提供一个频率稳定准确的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都须使用晶体振荡器电路。如图:JZ-1JZ-2<「;」vccJZ-1JZ-2<「;」vcc(起振电路)、利用两片74160组成60进制递增计数器(秒钟、分钟部分)利用两片十进制递增计数器74160组成的同步60进制递增计数器如图:举且三二^^,5亩区於心讨一|>sh-B缪侬二七―举且三二^^,5亩区於心讨一|>sh-B缪侬二七―手且二七三、E,/ik^cnr~,:比山INnou-1 >s-kA二”「…b—c舞m—i >s-kB料件"…尸f's^-kD笆?"…L"S'U珀(秒钟部分电路)其中个位计数为十进制形式。个位与十位计数器之间采用同步级连方式,将个位计数器的进位输出控制端RCO接至十位计数器容许端ENP,ENT,完成个位对十位计数器的进位控制。选择十位计数器QC与QA和个位计数器QD和QA做反馈端,经与非门输出控制LDN置数端,接成六进制计数形式。当计数器状态为59时,重新置数00000000,并输出一进位(SJW)。其仿真波形为:分钟部分电路与秒钟部分相似,当计数器状态为59时,重新置数00000000,并输出一进位(MJW)。

1^-s-JW0□ 1 1 L■^-CLK0«■■■■■■■■■■■■■■■■■■■■■■■m-l-D0 LLT_LLT LLT1m-l-C0 ^_rt_n_m-l-B0 m-l-A0 Bnimnam -e^m-JW0口nm-h-D0m-h-C0 i_l Lm-h-B0JLjLm-h-A0 1 1_1_1_i i_i_i iName: ^Value:r600.0ns3.6us 4.2us 4.8i…苜w…[==>^^——其仿真波形为:回<in山N%。…苜w…[==>^^——其仿真波形为:回<in山N%。x-llo山INno。(分钟部分电路)冲,徐A0加二[F—<mlh后*巴二产-5一然三gw1t,/卜二。'件皿-I»m-kO务*旷]•(记•"I "B2m'n>kA'-1.8us 2.4us 3.Ous由两片74160组成的能实现12和24进制转换的同步递增计数器如图:(小时部分电路)图中个位与十位计数器均为十进制计数形式,采用同步级连方式。选择十位计数器的输出端QB和个位计数器的输出端QC作为反馈,可实现24进制递增计数。若选择十位计数器的输出端QA与个位计数器的输出端QB作为反馈,则可实现12进制递增计数。因为需要实现12进制与24进制的转换,这里做了一个JK触发器,如图: :己沃 ।樱: 3 "(JK触发器)当J,K都接高电平时,CLK通过下降沿有效,使Q端的输出在高,低电平之间转换,通过图中的门电路实现当Q为高电平时是12进制,Q为低电平时是24进制。4、EPM7128SLC84-6内部整体电路将以上各电路分别集成秒控制块(S-CT),分控制块(M-CT)和小时控制块(H-CT),并力口上晶体振荡电路,各控制端和各个输出端,连接成时钟内部控制电路,如图:二:先造之二〉口照:二:先造之二〉口照:二:力图:二:西堂:二U二:力谈:二*1题:图中,按键M-CT可将秒脉冲直接引入分计数器,实现分钟校时;按键H-CT可将秒脉冲直接引入小时计数器,实现时钟校时;24-12CT可将下降沿引入小时计数器,实现12小时制与24小时制的转换。图中24个输出端可接8个译码器,最后在显示器上实现小时,分钟与秒钟的显示。整体电路仿真波形为:

4、EPM7128SLC84-6内部引脚分布在MAX+plusII中对其各引脚功能的分布如图:.匚,™:■—匚0匚金匚金匚金匚一.A匚0匚金匚13TZI:匚HW匚*匚,™:■H«匚M匚金匚金匚A匚口2Rs口2RsIH=:口13口口口口■™:口口口工□«="=<□**«A-c■*R-ZJ叮其外围电路引脚的实际连接如图:FartUIEFMT128SLCE4-6|22aLuc'-l2-a2VridrymLNl521Full•FartUIEFMT128SLCE4-6|22aLuc'-l2-a2VridrymLNl521Full•一nr一兰七一PINIvsmi—FLNl一k,!N=>鼻匕(tlNtAQgJnunMmwHtAEEJclJM(AWHtAnEJclJMmwHtAEEJclJM(AWHtAnEJclJMmwHtAEEJclJM(AWHtAnEJclJMLWNWicUMnl—ALWQiLWKLi二 外围电路的设计1外接晶振电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。用外接1MHZ的无源晶振来为内部提供1MHZ时钟信号,晶振旁边加两个小电容来时震荡频率更稳定。电路如图:

2控制器件利用三个按键开关分别控制分钟校时,时钟校时和12进制与24进制的转换,在DXP中利用网络连线与EPM7128SLC84-6相应引脚连接。如图:电路的工作原理:在此电路中,开关SMCT和SHCT分别作为分钟和小时的校时按键,当按下开关便给分钟(小时)一个高电平脉冲,

相当于给一个脉冲进位,使其计时增加一。S12-24按键用来进行12进制与24进制显示的转换,因为用的用JK触发器实现些功能,而JK触发器工作是下降沿有效,所以当按下开关相当于给一个低电平脉冲,使JK的输出端Q的电平发生变化,实现相应功能。显示译码器采用七段显示译码器SN7448N:根据逻辑功能知道,显示译码器主要完成将四位二进制输入控制数码管显示(0~9);可以完成对数字的显示。其实际连接如图:UHHVCC4VCC产VCC3BI/RBOrbTLTVCCVCC4VCC产VCC3BI/RBOrbTLTVCC16VCCH-H-A7H-H-BH-H-C2;H-H-D6^AO

AlA2A3GND8GND13hh812hhb11hhc10hhd9hhe15hhf14hhgSN7448N(显示译码器)

显示器:在此电路图中所用的显示器是共阴极形式,阴极必须接地。与显示译码器的实际连接如图:DHH1vcc6VCC1vcc6VCChhb9hhc8hhd5h,h.e4hhf2h,h.g3GND~7DpyAmber-CA(显示器)整体电路EPM7128SLC84-6为可编程逻辑器件,其内部大部分是由单独的逻辑门组成,可以对逻辑门进行搭建来完成相应功能。应用软件MAXplusII可以完成对内部功能的搭建,来完成所需功能。再利用网络布

线将按

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论