半导体集成电路考试题目及答案_第1页
半导体集成电路考试题目及答案_第2页
半导体集成电路考试题目及答案_第3页
半导体集成电路考试题目及答案_第4页
半导体集成电路考试题目及答案_第5页
已阅读5页,还剩45页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

-.z.第一部分考试试题第0章绪论1.什么叫半导体集成电路?2.按照半导体集成电路的集成度来分,分为哪些类型,请同时写出它们对应的英文缩写?3.按照器件类型分,半导体集成电路分为哪几类?4.按电路功能或信号类型分,半导体集成电路分为哪几类?5.什么是特征尺寸?它对集成电路工艺有何影响?6.名词解释:集成度、wafersize、diesize、摩尔定律?第1章集成电路的基本制造工艺1.四层三结的结构的双极型晶体管中隐埋层的作用?2.在制作晶体管的时候,衬底材料电阻率的选取对器件有何影响?。3.简单叙述一下pn结隔离的NPN晶体管的光刻步骤?4.简述硅栅p阱CMOS的光刻步骤?5.以p阱CMOS工艺为基础的BiCMOS的有哪些不足?6.以N阱CMOS工艺为基础的BiCMOS的有哪些优缺点?并请提出改进方法。7.请画出NPN晶体管的版图,并且标注各层掺杂区域类型。8.请画出CMOS反相器的版图,并标注各层掺杂类型和输入输出端子。第2章集成电路中的晶体管及其寄生效应1.简述集成双极晶体管的有源寄生效应在其各工作区能否忽略?。什么是集成双极晶体管的无源寄生效应?3.什么是MOS晶体管的有源寄生效应?4.什么是MOS晶体管的闩锁效应,其对晶体管有什么影响"5.消除“Latch-up”效应的方法?6.如何解决MOS器件的场区寄生MOSFET效应?7.如何解决MOS器件中的寄生双极晶体管效应?第3章集成电路中的无源元件1.双极性集成电路中最常用的电阻器和MOS集成电路中常用的电阻都有哪些?2.集成电路中常用的电容有哪些。3.为什么基区薄层电阻需要修正。4.为什么新的工艺中要用铜布线取代铝布线。5.运用基区扩散电阻,设计一个方块电阻200欧,阻值为1K的电阻,已知耗散功率为20W/c㎡,该电阻上的压降为5V,设计此电阻。第4章TTL电路1.名词解释电压传输特性开门/关门电平逻辑摆幅过渡区宽度输入短路电流输入漏电流静态功耗瞬态延迟时间瞬态存储时间瞬态上升时间瞬态下降时间瞬时导通时间2.分析四管标准TTL与非门(稳态时)各管的工作状态?3.在四管标准与非门中,那个管子会对瞬态特性影响最大,并分析原因以及带来那些困难。4.两管与非门有哪些缺点,四管及五管与非门的结构相对于两管与非门在那些地方做了改善,并分析改善部分是如何工作的。四管和五管与非门对静态和动态有那些方面的改进。5.相对于五管与非门六管与非门的结构在那些部分作了改善,分析改进部分是如何工作的。6.画出四管和六管单元与非门传输特性曲线。并说明为什么有源泄放回路改善了传输特性的矩形性。7.四管与非门中,如果高电平过低,低电平过高,分析其原因,如与改善方法,请说出你的想法。8.为什么TTL与非门不能直接并联?9.OC门在结构上作了什么改进,它为什么不会出现TTL与非门并联的问题。第5章MOS反相器1.请给出NMOS晶体管的阈值电压公式,并解释各项的物理含义及其对阈值大小的影响(即各项在不同情况下是提高阈值还是降低阈值)。2.什么是器件的亚阈值特性,对器件有什么影响?3.MOS晶体管的短沟道效应是指什么,其对晶体管有什么影响?4.请以PMOS晶体管为例解释什么是衬偏效应,并解释其对PMOS晶体管阈值电压和漏源电流的影响。5.什么是沟道长度调制效应,对器件有什么影响?6.为什么MOS晶体管会存在饱和区和非饱和区之分(不考虑沟道调制效应)?7.请画出晶体管的特性曲线,指出饱和区和非饱和区的工作条件及各自的电流方程(忽略沟道长度调制效应和短沟道效应)。8.给出E/R反相器的电路结构,分析其工作原理及传输特性,并计算VTC曲线上的临界电压值。9.考虑下面的反相器设计问题:给定VDD=5V,KN`=30uA/V2,VT0=1V设计一个VOL=0.2V的电阻负载反相器电路,并确定满足VOL条件时的晶体管的宽长比(W/L)和负载电阻RL的阻值。10.考虑一个电阻负载反相器电路:VDD=5V,KN`=20uA/V2,VT0=0.8V,RL=200KΩ,W/L=2。计算VTC曲线上的临界电压值(VOL、VOH、VIL、VIH)及电路的噪声容限,并评价该直流反相器的设计质量。11.设计一个VOL=0.6V的电阻负载反相器,增强型驱动晶体管VT0=1V,VDD=5V1)求VIL和VIH 2)求噪声容限VNML和VNMH12.采用MOSFET作为nMOS反相器的负载器件有哪些优点?13.增强型负载nMOS反相器有哪两种电路结构?简述其优缺点。14.以饱和增强型负载反相器为例分析E/E反相器的工作原理及传输特性。15试比较将nMOSE/E反相器的负载管改为耗尽型nMOSFET后,传输特性有哪些改善?16.耗尽型负载nMOS反相器相比于增强型负载nMOS反相器有哪些好处?17有一nMOSE/D反相器,若VTE=2V,VTD=-2V,KNE/KND=25,VDD=2V,求此反相器的高、低输出逻辑电平是多少?18.什么是CMOS电路?简述CMOS反相器的工作原理及特点。19.根据CMOS反相器的传输特性曲线计算VIL和VIH。20.求解CMOS反相器的逻辑阈值,并说明它与哪些因素有关?21.为什么的PMOS尺寸通常比NMOS的尺寸大?22.考虑一个具有如下参数的CMOS反相器电路: VDD=3.3VVTN=0.6VVTP=-0.7VKN=200uA/V2Kp=80uA/V2计算电路的噪声容限。23.采用0.35um工艺的CMOS反相器,相关参数如下:VDD=3.3VNMOS:VTN=0.6VμNCO*=60uA/V2(W/L)N=8PMOS:VTP=-0.7VμpCO*=25uA/V2(W/L)P=12求电路的噪声容限及逻辑阈值。24.设计一个CMOS反相器,NMOS:VTN=0.6VμNCO*=60uA/V2PMOS:VTP=-0.7VμPCO*=25uA/V2电源电压为3.3V,LN=LP=0.8um1)求VM=1.4V时的WN/WP。2)此CMOS反相器制作工艺允许VTN、VTP的值在标称值有正负15%的变化,假定其他参数仍为标称值,求VM的上下限。25.举例说明什么是有比反相器和无比反相器。26.以CMOS反相器为例,说明什么是静态功耗和动态功耗。27.在图中标注出上升时间tr、下降时间tf、导通延迟时间、截止延迟时间,给出延迟时间tpd的定义。若希望tr=tf,求WN/WP。VVinVouttt第6章CMOS静态逻辑门1.画出F=A⊕B的CMOS组合逻辑门电路。用CMOS组合逻辑实现全加器电路。计算图示或非门的驱动能力。为保证最坏工作条件下,各逻辑门的驱动能力与标准反相器的特性相同,N管与P管的尺寸应如何选取?VVDDBBAAF画出F=的CMOS组合逻辑门电路,并计算该复合逻辑门的驱动能力。5.简述CMOS静态逻辑门功耗的构成。6.降低电路的功耗有哪些方法?比较当FO=1时,下列两种8输入的AND门,那种组合逻辑速度更快?3/1013/10125/3第7章传输门逻辑一、填空1.写出传输门电路主要的三种类型和他们的缺点:(1),缺点:;(2),缺点:;(3),缺点:。2.传输门逻辑电路的振幅会由于减小,信号的也较复杂,在多段接续时,一般要插入。3.一般的说,传输门逻辑电路适合逻辑的电路。比如常用的和。二、解答题1.分析下面传输门电路的逻辑功能,并说明方块标明的MOS管的作用。2.根据下面的电路回答问题:分析电路,说明电路的B区域完成的是什么功能,设计该部分电路是为了解决NMOS传输门电路的什么问题?3.假定反向器在理想的VDD/2时转换,忽略沟道长度调制和寄生效应,根据下面的传输门电路原理图回答问题。(1)电路的功能是什么?(2)说明电路的静态功耗是否为零,并解释原因。4.分析比较下面2种电路结构,说明图1的工作原理,介绍它和图2所示电路的相同点和不同点。图1图25.根据下面的电路回答问题。已知电路B点的输入电压为2.5V,C点的输入电压为0V。当A点的输入电压如图a时,画出*点和OUT点的波形,并以此说明NMOS和PMOS传输门的特点。A点的输入波形6.写出逻辑表达式C=AB的真值表,并根据真值表画出基于传输门的电路原理图。7.相同的电路结构,输入信号不同时,构成不同的逻辑功能。以下电路在不同的输入下可以完成不同的逻辑功能,写出它们的真值表,判断实现的逻辑功能。图1图28.分析下面的电路,根据真值表,判断电路实现的逻辑功能。第8章动态逻辑电路一、填空1.对于一般的动态逻辑电路,逻辑部分由输出低电平的网组成,输出信号与电源之间插入了栅控制极为时钟信号的,逻辑网与地之间插入了栅控制极为时钟信号的。2.对于一个级联的多米诺逻辑电路,在评估阶段:对PDN网只允许有跳变,对PUN网只允许有跳变,PDN与PDN相连或PUN与PUN相连时中间应接入。二、解答题1.分析电路,已知静态反向器的预充电时间,赋值时间和传输延迟都为T/2。说明当输入产生一个0->1转换时会发生什么问题"当1->0转换时会如何"如果这样,描述会发生什么并在电路的*处插入一个反向器修正这个问题。2.从逻辑功能,电路规模,速度3方面分析下面2电路的相同点和不同点。从而说明CMOS动态组合逻辑电路的特点。图A图B3.分析下面的电路,指出它完成的逻辑功能,说明它和一般动态组合逻辑电路的不同,说明其特点。4.分析下面的电路,指出它完成的逻辑功能,说明它和一般动态组合逻辑电路的不同,分析它的工作原理。5.简述动态组合逻辑电路中存在的常见的三种问题,以及他们产生的原因和解决的方法。6.分析下列电路的工作原理,画出输出端OUT的波形。7.结合下面电路,说明动态组合逻辑电路的工作原理。第9章触发器用图说明如何给SR锁存器加时钟控制。用图说明如何把SR锁存器连接成D锁存器,并且给出所画D锁存器的真值表画出用与非门表示的SR触发器的MOS管级电路图画出用或非门表示的SR触发器的MOS管级电路图仔细观察下面RS触发器的版图,判断它是或非门实现还是与非门实现仔细观察下面RS触发器的版图,判断它是或非门实现还是与非门实现下图给出的是一个最简单的动态锁存器,判断它是否有阈值损失现象,若有,说明阈值损失的种类,给出两种解决方案并且阐述两种方案的优缺点,若没有,写出真值表。下图给出的是一个最简单的动态锁存器,判断它是否有阈值损失现象,若有,说明阈值损失的种类,给出两种解决方案并且阐述两种方案的优缺点,若没有,写出真值表。下图给出的是一个最简单的动态锁存器,判断它是否有阈值损失现象,若有,说明阈值损失的种类,给出两种解决方案并且阐述两种方案的优缺点,若没有,写出真值表。解释下面的电路的工作过程画出真值表。(提示注意图中的两个反相器尺寸是不同的)解释下面的电路的工作过程画出真值表。解释静态存储和动态存储的区别和优缺点比较。阐述静态存储和动态存储的不同的的存储方法。观察下面的图,说明这个存储单元的存储方式,存储的机理。观察下面的图,说明这个存储单元的存储方式,存储的机理。说明锁存器和触发器的区别并画图说明说明电平灵敏和边沿触发的区别,并画图说明建立时间维持时间延迟时间连接下面两个锁存器使它们构成主从触发器,并画出所连的主从触发器的输入输出波形图简述下时钟重叠的起因所在下图所示的是两相时钟发生器,根据时钟信号把下面四点的的波形图画出反相器的阈值一般可以通过什么进行调节施密特触发器的特点说明下面电路的工作原理,解释它怎么实现的施密特触发。画出下面施密特触发器的示意版图。同宽长比的PMOS和NMOS谁的阈值要大一些第10章逻辑功能部件根据多路开关真值表画出其组合逻辑结构的CMOS电路图。K1K0Y11D010D101D200D3根据多路开关真值表画出其传输门结构的CMOS电路图。K1K0Y11D010D101D200D33、计算下列多路开关中P管和N管尺寸的比例关系。4、根据下列电路图写出SUM和C0的逻辑关系式,并根据输入波形画出其SUM和C0的输出波形。5、计算下列逐位进位加法器的延迟,并指出如何减小加法器的延迟。6、画出传输门结构全加器的电路图,已知下图中的P=A⊕B。7、试分析下列桶型移位器各种sh输入下的输出情况。8、试分析下列对数移位器各种sh输入下的输出情况。第11章存储器一、填空1.可以把一个4Mb的SRAM设计成[Hirose90]由32块组成的结构,每一块含有128Kb,由1024行和列的阵列构成。行地址(*)、列地址(Y)、和块地址(Z)分别为、、位宽。2.对一个512×512的NORMOS,假设平均有50%的输出是低电平,有一已设计电路的静态电流大约等于0.21mA(输出电压为1.5V时),则总静态功耗为,就从计算得到的功耗看,这个电路设计的(“好”或“差”)。3.一般的,存储器由、和三部分组成。4.半导体存储器按功能可分为:和;非挥发存储器有、和;二、解答题1.确定图1中ROM中存放地址0,1,2和3处和数据值。并以字线WL[0]为例,说明原理。图1一个4×4的ORROM2.画一个2×2的MOSOR型ROM单元阵列,要求地址0,1中存储的数据值分别为01和00。并简述工作原理。3.确定图2中ROM中存放地址0,1,2和3处的数据值。并简述工作原理。图2一个4×4的NORROM4.画一个2×2的MOSNOR型ROM单元阵列,要求地址0,1中存储的数据值分别为01和01。并简述工作原理。5.如图3为一个4×4的NORROM,假设此电路采用标准的0.25µmCMOS工艺实现,确定PMOS上拉器件尺寸使最坏的情况下VOL值不会高于1.5V(电源电压为2.5V)。这相当于字线摆为1V。NMOS尺寸取(W/L)=4/2。图3一个4×4的NORROM6.确定图4中ROM中存放地址0,1,2和3处和数据值。并简述工作原理。图4一个4×4的NANDROM7.画一个2×2的MOSNAND型ROM单元阵列,要求地址0,1中存储的数据值分别为10和10。并简述工作原理。8.预充电虽然在NORROM中工作得很好,但它应用到NANDROM时却会出现*些严重的问题。请解释这是为什么?9.sram,flash

memory,及dram的区别?10.给出单管DRAM的原理图。并按图中已给出的波形画出*波形和BL波形,并大致标出电压值。11.试问单管DRAM单元的读出是不是破坏性的?怎样补充这一不足?(选作)有什么办法提高refresh

time?12.给出三管DRAM的原理图。并按图中已给出的波形画出*和BL1波形,并大致标出电压值。(选作)试问有什么办法提高refresh

time?13.对1TDRAM,假设位线电容为1pF,位线预充电电压为1.25V。在存储数据为1和0时单元电容Cs(50fF)上的电压分别等于1.9V和0V。这相当于电荷传递速率为4.8%。求读操作期间位线上的电压摆幅。14.给出一管单元DRAM的原理图,并给出版图。15.以下两图属于同类型存储器单元。试回答以下问题:(1):它们两个都是哪一种类型存储器单元?分别是什么类型的?(2):这两种存储单元有什么区别?分别简述工作原理。16.画出六管单元的SRAM晶体管级原理图。并简述其原理。第12章模拟集成电路基础1.如图1.1所示的电路,画出跨导对VDS的函数曲线。图1.12.如图1.3所示,假设=0.6V,=0.4V,而=0.7V。如果从-到0变化,画出漏电流的曲线。图1.33.保持所有其他参数不变,对于L=L1和L=2L1,画出MOSFET的随变化的特性曲线。4.什么叫做亚阈值导电效应?并简单画出log-特性曲线。5.画出图1.7中M1的和随偏置电流I1的变化草图。图1.76.假设图1.9中的M1被偏置到饱和区,计算电路的小信号电压增益。图1.97.比较工作在线性区和饱和区的MOS为负载时的共源级的输出特性。8.在图1.10(a)所示的源跟随器电路中,已知=20/0.5,I1=200,=0.6V,=0.7V,=50/V2和=0.4V。计算时的。如果I1用图1.10(b)中的M2来实现,求出维持M2工作在饱和区时的最小值。图1.10(a)图1.10(b)9.如图1.11所示,晶体管M1得到输入电压的变化△V,并按比例传送电流至50的传输线上。在图1.11(a)中,传输线的另一端接一个50的电阻;在图1.11(b)中,传输线的另一端接一个共栅极。假设。计算在低频情况下,两种接法的增益。图1.11(a)图1.11(b)10.什么是差动信号?简单举例说明利用差动信号的优势。11.在图1.12所示的电路中,M2管的宽度是M1的两倍。计算和的偏置值相等时的小信号增益。图1.1212.图1.13电路中,用一个电阻而不是电流源来提供1mA的尾电流。已知:=25/0.5,=0.6V,=50/V2,,=3V。如果上的压降保持在0.5V,则输入共模电压应为多少?计算差模增益等于5时的值。图1.1313.在图1.14(a)中,假设所有的晶体管都相同,画出当从一个大的正值下降时和的草图。图1.14(a)14.在图1.15中,如果所有的管子都工作在饱和区,忽略沟道长度调制,求M4的漏电流。16.假设图1.16中所有的晶体管都工作在饱和区,且=,,求的表达式。图1.15图1.1617.简要叙述与温度无关的带隙基准电压源电路的基本原理。18.图11.17中,电路被设计成额定增益为10,即1+=10。要求增益误差为1%,确定的最小值。图1.17第13章A/D、D/A变换器1.简单给出D/A变换器的基本原理2.给出DAC的主要技术指标及含义。3.试比较几种常用的DAC的优缺点。4.一个D/A变换器有10V的满量程输出,且分辨率小于40mV,问此D/A变换器至少需要多少位?5.在图2.1中所示的T型D/A变换器中,设N=8,=10V。当输入分别为10000000及01111111时,求输出电压值。图2.16.画出一个简单的用传输门实现的电压定标的3位DAC。7.D/A变换器的设计原则应从几个方面权衡。8.简单给出A/D变换器的基本原理。9.给出ADC的主要技术指标及含义。10.试比较几中常用A/D变换器的优缺点,并指出它们在原理上各有何特点。11.一个4位逐次逼近型A/D变换器,若满量程电压为5V,请画出输入电压为2.8V时的判决图。第二部分参考答案第0章绪论1.通过一系列的加工工艺,将晶体管,二极管等有源器件和电阻,电容等无源元件,按一定电路互连。集成在一块半导体基片上。封装在一个外壳,执行特定的电路或系统功能。2.小规模集成电路(SSI),中规模集成电路(MSI),大规模集成电路(VSI),超大规模集成电路(VLSI),特大规模集成电路(ULSI),巨大规模集成电路(GSI)3.双极型(BJT)集成电路,单极型(MOS)集成电路,Bi-CMOS型集成电路。4.数字集成电路,模拟集成电路,数模混合集成电路。5.集成电路中半导体器件的最小尺寸如MOSFET的最小沟道长度。是衡量集成电路加工和设计水平的重要标志。它的减小使得芯片集成度的直接提高。6.名词解释:集成度:一个芯片上容纳的晶体管的数目wafersize:指包含成千上百个芯片的大圆硅片的直径diesize:指没有封装的单个集成电路摩尔定律:集成电路的芯片的集成度三年每三年提四倍而加工尺寸缩小倍。第1章集成电路的基本制造工艺1.减小集电极串联电阻,减小寄生PNP管的影响2.电阻率过大将增大集电极串联电阻,扩大饱和压降,若过小耐压低,结电容增大,且外延时下推大3.第一次光刻:N+隐埋层扩散孔光刻第二次光刻:P隔离扩散孔光刻第三次光刻:P型基区扩散孔光刻第四次光刻:N+发射区扩散孔光刻第五次光刻:引线孔光刻第六次光刻:反刻铝4.P阱光刻,光刻有源区,光刻多晶硅,P+区光刻,N+区光刻,光刻接触孔,光刻铝线5.NPN晶体管电流增益小,集电极串联电阻大,NPN管的C极只能接固定电位6.首先NPN具有较薄的基区,提高了其性能:N阱使得NPN管C极与衬底断开,可根据电路需要接任意电位。缺点:集电极串联电阻还是太大,影响其双极器件的驱动能力。改进方法在N阱里加隐埋层,使NPN管的集电极电阻减小。提高器件的抗闩锁效应。7.BBECnn+p+Sn+-BLPp+n+pBBECSpp+nn+n+8.第2章集成电路中的晶体管及其寄生效应1.PNP管为四层三结晶体管的寄生晶体管,当NPN晶体管工作在正向工作区时,即NPN的发射极正偏,集电极反偏,则寄生晶体管的发射极反偏所以它就截止,对电路没有影响。当NPN处于反向工作区时,寄生管子工作在正向工作区,它的影响不能忽略。当NPN工作在饱和区时寄生晶体管也工作在正向工作区,它减小了集电极电流,使反向NPN的发射极电流作为无用电流流向衬底。此时寄生效应也不能忽略2.在实际的集成晶体管中存在着点和存储效应和从晶体管有效基区晶体管要引出端之间的欧姆体电阻,他们会对晶体管的工作产生影响。3.MOS晶体管的有源寄生效应是指MOS集成电路中存在的一些不希望的寄生双极晶体管、场区寄生MOS管和寄生PNPN(闩锁效应),这些效应对MOS器件的工作稳定性产生极大的影响。4.在单阱工艺的MOS器件中(P阱为例),由于NMOS管源与衬底组成PN结,而PMOS管的源与衬底也构成一个PN结,两个PN结串联组成PNPN结构,即两个寄生三极管(NPN和PNP),一旦有因素使得寄生三极管有一个微弱导通,两者的正反馈使得电流积聚增加,产生自锁现象。影响:产生自锁后,如果电源能提供足够大的电流,则由于电流过大,电路将被烧毁。5.版图设计时:为减小寄生电阻Rs和Rw,版图设计时采用双阱工艺、多增加电源和地接触孔数目,加粗电源线和地线,对接触进行合理规划布局,减小有害的电位梯度;工艺设计时:降低寄生三极管的电流放大倍数:以N阱CMOS为例,为降低两晶体管的放大倍数,有效提高抗自锁的能力,注意扩散浓度的控制。为减小寄生PNP管的寄生电阻Rs,可在高浓度硅上外延低浓度硅作为衬底,抑制自锁效应。工艺上采用深阱扩散增加基区宽度可以有效降低寄生NPN管的放大倍数;具体应用时:使用时尽量避免各种串扰的引入,注意输出电流不易过大。6.在第二次光刻生成有源区时,进行场氧生长前进行场区离子注入,提高寄生MOSFET的阈值电压,使其不易开启;增加场氧生长厚度,使寄生MOSFET的阈值电压绝对值升高,不容易开启。7.(1)增大基区宽度:由工艺决定;(2)使衬底可靠接地或电源。第3章集成电路中的无源元件1.双极性集成电路中最常用的电阻器是基区扩散电阻MOS集成电路中常用的电阻有多晶硅电阻和用MOS管形成的电阻。2.反偏PN结电容和MOS电容器。3.基区薄层电阻扩散完成后,还有多道高温处理工序,所以杂质会进一步往里边推,同时表面的硅会进一步氧化。形成管子后,实际电阻比原来要高,所以需要修正。4.长时间较的电流流过铝条,会产生铝的电迁移的现象,结果是连线的一端生晶须,另一端则产生空洞,严重时甚至会断裂。5.r(L/W)=R=1KL/W=5I=V/R=1mAP=(I*I*r)/(WL)公式变形W=6.32注意:这里各单位间的关系,宽度是微米时,要求电流为毫安,功率的单位也要化成相应的微米单位。第4章TTL电路1.名词解释电压传输特性:指电路的输出电压VO随输入电压Vi变化而变化的性质或关系(可用曲线表示,与晶体管电压传输特性相似)。开门/关门电平:开门电平VIHmin-为保证输出为额定低电平时的最小输入高电平(VON);关门电平VILma*-为保证输出为额定高电平时的最大输入低电平(VOFF)。逻辑摆幅:-输出电平的最大变化区间,VL=VOH-VOL。过渡区宽度:输出不确定区域(非静态区域)宽度,VW=VIHmin-VILma*。输入短路电流IIL-指电路被测输入端接地,而其它输入端开路时,流过接地输入端的电流。输入漏电流(拉电流,高电平输入电流,输入交叉漏电流)IIH-指电路被测输入端接高电平,而其它输入端接地时,流过接高电平输入端的电流。静态功耗-指*稳定状态下消耗的功率,是电源电压与电源电流之乘积。电路有两个稳态,则有导通功耗和截止功耗,电路静态功耗取两者平均值,称为平均静态功耗。瞬态延迟时间td-从输入电压Vi上跳到输出电压Vo开始下降的时间间隔。Delay-延迟。瞬态下降时间tf-输出电压Vo从高电平VOH下降到低电平VOL的时间间隔。Fall-下降。瞬态存储时间ts-从输入电压Vi下跳到输出电压Vo开始上升的时间间隔。Storage-存储。瞬态上升时间tr-输出电压Vo从低电平VOL上升到高电平VOH的时间间隔。Rise-上升。瞬态导通延迟时间tPHL-(实用电路)从输入电压上升沿中点到输出电压下降沿中点所需要的时间。2.当输入端的信号,有任何一个低电平时:Q1饱和区Q2截至区Q3饱和区Q4截至区当输入端的信号全部为高电平时:Q1反向区Q2饱和区Q3饱和区Q4饱和区3.Q5管影响最大,他不但影响截至时间,还影响导通时间。当输出从低电平向高电平转化时,要求Q5快速退出饱和区,此时如果再导通时IB5越大,则保和深度约大,时间就越长。当输出从高电平向低电平转化时,希望Q5快速的存储的电荷放完,此时要求IB5尽可能的大。设计时,IB5的矛盾带来了很大的困难。4.两管与非门:输出高电平低,瞬时特性差。四管与非门:输出采用图腾柱结构Q3--D,由于D是多子器件,他会使Tplh明显下降。D还起到了点评位移作用,提高了输出电平。五管与非门:达林顿结构作为输出级,Q4也起到点评位移作用,达林顿电流增益大,输出电阻小,提高电路速度和高电平负载能力。四管和五管在瞬态中都是通过大电流减少Tplh.静态中提高了负载能力和输出电平。5.六管单元用有源泄放回路RB-RC-Q6代替了R3由于RB的存在,使Q6比Q5晚导通,所以Q2发射基的电流全部流入Q5的基极,是他们几乎同时导通,改善了传输特性的矩形性,提高了抗干扰能力。当Q5饱和后Q6将会替它分流,限制了Q5的饱和度提高了电路速度。在截至时Q6只能通过电阻复合掉存储电荷,Q6比Q5晚截至,所以Q5快速退出饱和区。6.四管单元六管单元四管单元六管单元BC7.输出高电平偏低:VCE3和R5上的电压过大,可以通过减小VCE3和IC3来实现。输出高电平偏高:VCE5上的电压偏高,可以通过增加IB5来增大Q5饱和度。8.当电路直接并联后,所有高电平的输出电流全部灌入输出低电平的管子,可能会使输出低电平的管子烧坏。并会使数出低电平抬高,容易造成逻辑混乱。9.去掉TTL门的高电平的驱动级,oc门输出端用导线连接起来,接到一个公共的上拉电阻上,实施线与,此时就不会出此案大电流灌入,Q5不会使输出低电平上升造成逻辑混乱。第5章MOS反相器1.答:公式: 其中:为了消除半导体和金属的功函数差,金属电极相对于半导体所需要加的外加电压,一般情况下,金属功函数值比半导体的小,一般为负。是开始出现强反型时半导体表面所需的表面势,也就是跨在空间电荷区上的电压降。对于NMOS数值为正是为了支撑半导体表面出现强反型所需要的体电荷所需要的外加电压。 于NMOS数值为正是为了把绝缘层中正电荷发出的电力线全部吸引到金属电极一侧所需加的外加电压,对于绝缘层中的正电荷,需要加负电压才能其拉到平带,一般为负。是为了调节阈值电压而注入的电荷产生的影响,对于NMOS,注入P型杂质,为正值。2.答:器件的亚阈值特性是指在分析MOSFET时,当Vgs<Vth时MOS器件仍然有一个弱的反型层存在,漏源电流Id并非是无限小,而是与Vgs呈现指数关系,这种效应称作亚阈值效应。 影响:亚阈值导电会导致较大的功率损耗,在大型电路中,如存中,其信息能量损耗可能使存储信息改变,使电路不能正常工作。3.答: 短沟道效应是指:当MOS晶体管的沟道长度变短到可以与源漏的耗尽层宽度相比拟时,发生短沟道效应,栅下耗尽区电荷不再完全受栅控制,其中有一部分受源、漏控制,产生耗尽区电荷共享,并且随着沟道长度的减小,受栅控制的耗尽区电荷不断减少的现象 影响:由于受栅控制的耗尽区电荷不断减少,只需要较少的栅电荷就可以达到反型,使阈值电压降低;沟道变短使得器件很容易发生载流子速度饱和效应。4.答:对于PMOS晶体管,通常情况下衬底和源极都接最高电位,衬底偏压,此时不存在衬偏效应。而当PMOS中因各种应用使得源端电位达不到最高电位时,衬底偏压>0,源与衬底的PN结反偏,耗尽层电荷增加,要维持原来的导电水平,必须使阈值电压(绝对值)提高,即产生衬偏效应。 影响:使得PMOS阈值电压向负方向变大,在同样的栅源电压和漏源电压下其漏源电流减小。5.答:MOS晶体管存在速度饱和效应。器件工作时,当漏源电压增大时,实际的反型层沟道长度逐渐减小,即沟道长度是漏源电压的函数,这一效应称为“沟道长度调制效应”。影响:当漏源电压增加时,速度饱和点在从漏端向源端移动,使得漏源电流随漏源电压增加而增加,即饱和区D和S之间电流源非理想。6.答:晶体管开通后,其漏源电流随着漏源电压而变化。当漏源电压很小时,随着漏源电压的值的增大,沟道电场强度增加,电流随之增大,呈现非饱和特性;而当漏源电压超过一定值时,由于载流子速度饱和(短沟道)或者沟道夹断(长沟道),其漏源电流基本不随漏源电压发生变化,产生饱和特性。7.答:VVDSID非饱和区饱和区VDSsat=VGS-VTH非饱和区:条件:方程:饱和区: 条件: 方程:8.解:VVinVoutVDDMIRLVin<VT0时,MI处于截止状态,不产生任何漏极电流。随着输入电压增加而超过VT0时,MI开始导通,漏极电流不再为0,由于漏源电压VDS=Vout大于Vin-VT0,因而MI初始处于饱和状态。随着输入电压增加,漏极电流也在增加,输出电压Vout开始下降,最终,输入电压大于Vout+VT0,MI进入线性工作区。在更大的输入电压下,输出电压继续下降,MI仍处于线性模式。传输特性曲线如图示:VVinVoutVOHVOL0dVout/dVin=-1dVout/dVin=-1VILVIH1)Vin<VT0时,MI截止,Vout=VOH=VDD2)Vin=VOH=VDD时,Vout=VOLMI:VGS=Vin=VDDVDS=Vout=VOL∴VDS<VGS-VT0MI非饱和导通IR=(VDD-Vout)/RL=(VDD-VOL)/RLIM=KN〔(VGS-VT0)VDS-1/2VDS2〕=KN〔(VDD-VT0)VOL-1/2VOL2〕∵IM=IRVOL=VDD-VT0+1/KNRL-为使VOL→0,要求KNRL>>1VVinVout0VDDKNRL↑3)Vin=VIL时,MI:VGS=Vin=VILVDS=Vout∴VDS>VGS-VT0MI饱和导通IR=(VDD-Vout)/RLIM=1/2KN(VGS-VT0)2=1/2KN(Vin-VT0)2∵IM=IR,对Vin微分,得:-1/RL(dVout/dVin)=KN(Vin-VT0)∵dVout/dVin=-1∴VIL=Vin=VT0+1/KNRL∴此时Vout=VDD-1/2KNRL4)Vin=VIH时,MI:VGS=Vin=VIHVDS=Vout∴VDS<VGS-VT0MI非饱和导通IR=(VDD-Vout)/RLIM=KN〔(VGS-VT0)VDS-1/2VDS2〕=KN〔(Vin-VT0)Vout-1/2Vout2〕∵IM=IR,对Vin微分,得:-1/RL(dVout/dVin)=KN〔Vout+(Vin-VTH)dVout/dVin-Vout(dVout/dVin)〕∵dVout/dVin=-1∴VIH=Vin=VT0+2Vout-1/KNRL代回等式,得:Vout=∴VIH=VT0+-1/KNRL9.解:Vout=VOL时,晶体管非饱和导通,Vin=VOH=VDD∴(VDD-Vout)/RL=KN`(W/L)〔(VDD-VT0)VOL-1/2VOL2〕 代值解得:RL(W/L)=2.05×105Ω 可以选择不同的W/L和RL值以满足VOL=0.2V,在最终设计中二者的选取还需考虑其他因素,如电路功耗与硅片面积。表中列出了一些设计中W/L和RL可能的取值和对应每种取值估算的平均直流功耗。W/LRL(KΩ)PDCaverage(uW)1205.058.52102.5117.1368.4175.4451.3233.9541.0292.7634.2350.8由表可见,随着RL的减小,直流功耗显著增加,W/L也同时增加。若考虑降低平均直流功耗,可选择较小的宽长比W/L和较大的负载电阻RL,而制造较大的RL需要较大面积的硅区,则还需要在功耗和面积之间折中。10.解:KN=KN`(W/L)=40uA/V2∴KNRL=8V-1Vin<VT0时,驱动管截止,Vout=VOH=VDD=5VVOL=VDD-VT0+1/KNRL-=0.147V VIL=VT0+1/KNRL=0.925V VIH=VT0+-1/KNRL=1.97V∴VNML=VIL-VOL=0.78VVNMH=VOH-VIH=3.03V VNML过小,会导致识别输入信号时发生错误。为得到较好的抗噪声性能,较低的信号噪声容限应至少为VDD的1/4,即VDD=5V时取1.25V。11.解:VOL=VDD-VT0+1/KNRL- 代值解得KNRL=2∴VIL=VT0+1/KNRL=1.5V VIH=VT0+-1/KNRL=3.1V而VOH=VDD=5V∴VNML=VIL-VOL=0.9VVNMH=VOH-VIH=1.9V12.答:采用负载电阻会占用大量的芯片面积,而晶体管占用的硅片面积通常比负载电阻小,并且有源负载反相器电路比无源负载反相器有更好的整体性能。13.答:根据给增强型负载提供不同的栅极偏压,负载晶体管可以工作在饱和区或线性区。VinVinVoutVDDVinVoutVDDVSS饱和增强型负载反相器只要求一个独立的电源和相对简单的制造工艺,并且VOH限制在VDD-VTL。而线性增强型负载反相器的VOH=VDD,噪声容限高,但需要使用两个独立的电源。由于二者的直流功耗较高,大规模的数字电路均不采用增强型负载nMOS反相器。14.VVinVoutVDDMLMIGDS解:1)Vin=0时,MI截止ML:VDSL=VGSL=VDD-Vout=VDD-VOL∴VDSL>VGSL-VTLML始终饱和导通Vout=VOH=VDD-VTL2)Vin=VDD时,Vout=VOLMI:VGSI=Vin=VDDVDSI=Vout=VOL∴VDSI<VGSI-VTIMI非饱和导通IDSI=KNI〔(VGSI-VTI)VDSI-1/2VDSI2〕=KNI〔(VDD-VTI)VOL-1/2VOL2〕IDSL=1/2KNL(VGSL-VTL)2=1/2KNL(VDD-VOL-VTL)2∵IDSI=IDSL∴VOL=gmL(VDD-VTL)/2gmI为使VOL→0,要求gmL<<gmIVVinVout0VDD-VTLgmL/gmI↓传输特性曲线如图示:VVinVoutVDD-VTLgmL(VDD-VTL)/2gmI015.VVinVoutVDDMDMEGDS解:1)Vin=0,ME截止MD:耗尽型负载管VTD<0,VGSD=0∴VDSD=VDD-Vout=VDD-VOL>VGSD-VTDMD始终饱和导通∴Vout=VOH=VDD,改善了高电平传输特性2)Vin=VDD,Vout=VOLME:VGSE=Vin=VDDVDSE=Vout=VOL∴VDSE<VGSE-VTEMI非饱和导通IDSE=KNE〔(VGSE-VTE)VDSE-1/2VDSE2〕=KNE〔(VDD-VTE)VOL-1/2VOL2〕IDSD=1/2KND(VGSD-VTD)2=1/2KNDVTD2∵IDSI=IDSL∴VOL=VTD2KND/2KNE(VDD-VTE)低电平传输特性仍取决于两管尺寸之比为使VOL→0,要求KND<<KNEVVinVoutVDD0KND/KNE↓传输特性曲线如图示:VVinVout0VTD2KND/2KNE(VDD-VTE)VDD16.答:耗尽型负载nMOS反相器的制造工艺更加复杂,但可以有陡峭的VTC过渡和更好的噪声容限,并且是单电源供电,整体的版图面积也较小。另外,在CMOS电路中使用耗尽型晶体管还能减少漏电流。17.解:VOL=VTD2KND/2KNE(VDD-VTE)=0.027VVOH=VDD=2V18.答:CMOS电路是指由NMOS和PMOS所组成的互补型电路。对于CMOS反相器,Vin=0时,NMOS截止,PMOS导通,Vout=VOH=VDD;Vin=VDD时,NMOS导通,PMOS截止,Vout=VOL=0。高低输出电平理想,与两管无关。从对CMOS反相器工作原理的分析可以看出,在输入为0或VDD时,NMOS和PMOS总是一个导通,一个截止,没有从VDD到VSS的直流通路,也没有电流流入栅极,因而其静态电流和功耗几乎为0。这也是CMOS电路最大的特点。19.VVinVoutVDDMNMPVVinVoutVDD0dVout/dVin=-1dVout/dVin=-1Vin=VoutVILVIH解:1)Vin=VILMN:VGSN=Vin=VILVDSN=Vout∴VDSN>VGSN-VTNMN饱和导通IDSN=1/2KN(VGSN-VTN)2=1/2KN(VIL-VTN)2MP:-VGSP=VDD-Vin=VDD-VIL-VDSP=VDD-Vout∴-VDSP<-VGSP–(-VTP)MP非饱和导通IDSP=KP〔(-VGSP-|VTP|)(-VDSP)-1/2(-VDSP)2〕=KP〔(VDD-VIL-|VTP|)(VDD-Vout)-1/2(VDD-Vout)2〕∵IDSN=IDSP,对VIL微分,得:KP〔(VDD-VIL-|VTP|)(-dVout/dVin)+(-1)(VDD-Vout)-(VDD-Vout)(-dVout/dVin)〕=KN(VIL-VTN)∵dVout/dVin=-1∴VIL=(2Vout+VTP-VDD+KRVTN)/(1+KR)其中KR=KN/KP2)Vin=VIHMN:VGSN=Vin=VIHVDSN=Vout∴VDSN<VGSN-VTNMN非饱和导通IDSN=KN〔(VGSN-VTN)VDSN-1/2VDSN2〕=KN〔(VIH-VTN)Vout-1/2Vout2〕MP:-VGSP=VDD-Vin=VDD-VIH-VDSP=VDD-Vout∴-VDSP>-VGSP–(-VTP)MP饱和导通IDSP=1/2KP(-VGSP-|VTP|)2=1/2KP(VDD-VIH-|VTP|)2∵IDSN=IDSP,对VIH微分,得:KN〔(VIH-VTN)(dVout/dVin)+Vout-Vout(dVout/dVin)〕=KP(VDD-VIH-|VTP|)∵dVout/dVin=-1∴VIH=〔VDD+VTP+KR(2Vout+VTN)〕/(1+KR)其中KR=KN/KP20.解:Vin=VM,NMOS、PMOS均饱和导通IDSN=1/2μNCO*(W/L)N(VGSN-VTN)2=1/2KN(VM-VTN)2IDSP=1/2μPCO*(W/L)P(-VGSP-|VTP|)2=1/2KP(VDD-VM-|VTP|)2由IDSN=IDSP得:VM=(VDD+VTP+VTN)/(1+)其中KR=KN/KP当工艺确定,VDD、VTN、VTP、μN、μP均确定因而VM取决于两管的尺寸之比WN/WP21.答:1)电子迁移率较大,是空穴迁移率的两倍,即μN=2μP。2)根据逻辑阈值与晶体管尺寸的关系VM∝WP/WN,在VM较大的取值围中,WP〉WN。22.解:KR=KN/KP=2.5CMOS反相器的VOL=0V,VOH=VDD=3.3VVIL=(2Vout+VTP-VDD+KRVTN)/(1+KR)=0.57Vout-0.71Vin=VIL时,有1/2KN(VIL-VTN)2=KP〔(VDD-VIL-|VTP|)(VDD-Vout)-1/2(VDD-Vout)2〕0.66Vout2+0.05Vout-6.65=0解得:Vout=3.14V∴VIL=1.08VVIH=〔VDD+VTP+KR(2Vout+VTN)〕/(1+KR)=1.43Vout+1.17Vin=VIH时,有KN〔(VIH-VTN)Vout-1/2Vout2〕=1/2KP(VDD-VIH-|VTP|)22.61Vout2+6.94Vout-2.04=0解得:Vout=0.27V∴VIH=1.55V∴VNML=VIL-VOL=1.08VVNMH=VOH-VIH=1.75V23.解:KR=μNCO*(W/L)N/μpCO*(W/L)P=1.6对于CMOS反相器而言,VOL=0V,VOH=VDD=3.3VVIL=(2Vout+VTP-VDD+KRVTN)/(1+KR)=0.77Vout-1.17当Vin=VIL时,NMOS饱和导通,PMOS非饱和导通由IDSN=IDSP得:1/2KN(VIL-VTN)2=KP〔(VDD-VIL-|VTP|)(VDD-Vout)-1/2(VDD-Vout)2〕2.04Vout2+8.30Vout-44.90=0解得:Vout=3.077V∴VIL=1.2V同理,VIH=〔VDD+VTP+KR(2Vout+VTN)〕/(1+KR)=1.23Vout+1.37当Vin=VIH时,PMOS饱和导通,NMOS非饱和导通由IDSN=IDSP得:KN〔(VIH-VTN)Vout-1/2Vout2〕=1/2KP(VDD-VIH-|VTP|)25.53Vout2+24.62Vout-6.15=0解得:Vout=0.24V∴VIH=1.66V∴该CMOS反相器的噪声容限:VNML=VIL-VOL=1.2VVNMH=VOH-VIH=1.64V逻辑阈值:VM=(VDD+VTP+VTN)/(1+)=1.48V24.解:1)VM=(VDD+VTP+VTN)/(1+)即1.4=(3.3-0.7+0.6)/(1+)解得:KR=2.25KR=KN/KP=(μNCO*WN/LN)/(μPCO*WP/LP)即2.25=60WN/25WP∴WN/WP=0.93752)VTN、VTP在标称值有正负15%的变化则VTNmin=0.51VVTNma*=0.69VVTPmin=-0.805VVTPma*=-0.595V VMmin=(VDD+VTPmin+VTNmin)/(1+)=1.304VVMma*=(VDD+VTPma*+VTNma*)/(1+)=1.496V∴VM:1.304~1.496V25.答:有比反相器在输出低电平时,驱动管和负载管同时导通,其输出低电平由驱动管导通电阻和负载管导通电阻的分压决定。为保持足够低的低电平,两个等效电阻应保持一定的比值。当驱动管为增强型N沟MOSFET,负载管为电阻或增强型MOSFET或耗尽型MOSFET时,即E/R反相器、E/E反相器、E/D反相器属于有比反相器。而无比反相器在输出低电平时,只有驱动管导通,负载管是截止的,理想情况下,输出低电平为0。当驱动管为增强型N沟MOSFET,负载管为P沟MOSFET时,即CMOS反相器即属于无比反相器,具有理想的输入低电平0。26.答:对于CMOS反相器,静态功耗是指当输入为0或VDD时,NMOS和PMOS总是一个导通、一个截止,没有从VDD到VSS的直流通路,也没有电流流入栅极,功耗几乎为0。动态功耗包括短路电流功耗和瞬态功耗。短路电流功耗是指输入由0跳变到1或由1跳变到0的瞬变过程中,NMOS和PMOS都导通,存在从VDD到VSS的电流通路。瞬态功耗是指电路开关动作时,对输出端负载电容进行充放电引起的功耗。27.解:VVinVouttttPLHtPHLtftr50%50%50%50%90%90%10%10%图中,导通延迟时间为tPHL,截止延迟时间为tPLH延迟时间tpd=(tPHL+tPLH)/2上升时间tr=2CL/KNVDDKN=μNCO*(W/L)N下降时间tf=2CL/KPVDDKP=μPCO*(W/L)P若希望tr=tf,则要求WP=2WN第6章CMOS静态逻辑门1.解:AVDDAVDDBVDDAABBVDDF2.解:全加器的求和输出Sum和进位信号Carry表示为三个输入信号A、B、C的函数: Sum=A⊕B⊕C=Carry(A+B+C)+ABC Carry=(A+B)C+ABAABBVDDDAAAAAAAVDDDBBBBBBCCCCCCCarrySum3.解:标准反相器的导电因子为KN=KP逻辑门KN1=KN2=KN`,KP1=KP2=KP`A=B=0时,上拉管的等效导电因子Keffp=KP`/2A=0,B=1或A=1,B=0时,下拉管的等效导电因子Keffn=KN`A=B=1时,下拉管的等效导电因子Keffn=2KN`在最坏的工作条件下,即1)2),应使Keffn=KN`=KN,Keffp=KP`/2=KPKN=KP即2μNCO*(W/L)`N=μPCO*(W/L)`P∴WP/WN=2μN/μP=5为保证最坏工作条件下,各逻辑门的驱动能力与标准反相器的特性相同,要求P管的沟道长度比N管大5倍以上。4.解:AAABBDDCCVDDF标准反相器的导电因子为KN=KP逻辑门KN1=KN2=KN3=KN4=KN`,KP1=KP2=KP3=KP4=KP`1)ABCD=0时,上拉管的等效导电因子Keffp=KP`2)A、B、C、D中有一个为1时,上拉管的等效导电因子Keffp=2/3KP`3)A、B中有一个为1且C、D中有一个为1时,上拉管的等效导电因子Keffp=KP`/24)ABCD=1时,下拉管的等效导电因子Keffn=KN`5)AB、CD中有一个为1时,下拉管的等效导电因子Keffn=KN`/2在最坏的工作条件下,即3)5),应使Keffn=KN`/2=KN,Keffp=KP`/2=KPKN=KP即μNCO*(W/L)`N=μPCO*(W/L)`P∴WP/WN=μN/μP=2.5要求P管的尺寸比N管大2.5倍以上。5.答:CMOS静态逻辑门的功耗包括静态功耗和动态功耗。静态功耗几乎为0。但对于深亚微米器件,存在泄漏电流引起的功耗,此泄漏电流包括栅极漏电流、亚阈值漏电流及漏极扩散结漏电流。动态功耗包括短路电流功耗,即切换电源时地线间的短路电流功耗和瞬态功耗,即电容充放电引起的功耗两部分。6.答:电路的功耗主要由动态功耗决定,而动态功耗取决于负载电容、电源电压和时钟频率,所以减少负载电容,降低电源电压,降低开关活动性是有效降低电路功耗的方法。7.解:г1=(8г0+10/3гCR)+(г0+гCR)=9г0+13/3гCRг2=(4г0+2гCR)+(2г0+5/3гCR)=6г0+11/3гCR因而第二种组合逻辑速度更快。第7章传输门逻辑一、填空1.写出传输门电路主要的三种类型和他们的缺点:(1),缺点:;(2),缺点:;(3),缺点:。答案:NMOS传输门,不能正确传输高电平,PMOS传输门,不能正确传输低电平,CMOS传输门,电路规模较大。2.传输门逻辑电路的振幅会由于减小,信号的也较复杂,在多段接续时,一般要插入。答案:阈值损失,传输延迟,反相器。3.一般的说,传输门逻辑电路适合逻辑的电路。比如常用的和。答案:异或,加法器,多路选择器二、解答题1.分析下面传输门电路的逻辑功能,并说明方块标明的MOS管的作用。答案:根据真值表可知,电路实现的是OUT=AB的与门逻辑,方块标明的MOS管起到了电荷保持电路的功能。2.根据下面的电路回答问题:分析电路,说明电路的B区域完成的是什么功能,设计该部分电路是为了解决NMOS传输门电路的什么问题?答案:当传输高电平时,节点n1电位升高,当电位大于反向器IV1的逻辑阈值时,反向器输出低电平,此低电平加在P1管上,P1管导通,n1的电位可以上升到VDD。当传输低电平时,节点n1电位较低,当电位小于反向器IV1的逻辑阈值时,反向器输出高电平,此高电平加在P1管上,P1管截止,n1的电位保持传输来的低电平。说明B部分电路具有电荷保持电路的功能。设计该部分电路是为了解决NMOS传输门电路由于阈值电压不能正确传输高电平的问题。3.假定反向器在理想的VDD/2时转换,忽略沟道长度调制和寄生效应,根据下面的传输门电路原理图回答问题。(1)电路的功能是什么?(2)说明电路的静态功耗是否为零,并解释原因。答案:(1)这个电路是一个NAND门(2)当A=B=VDD,在节点*的电压为V*=VDD-Vt。这引起在传输晶体管驱动的反向器的静态功耗。4.分析比较下面2种电路结构,说明图1的工作原理,介绍它和图2所示电路的相同点和不同点。图1图2答案:S作为控制电压,由栅极输入。当S为高电平时,I1可以正常传输,而I2不能穿过MOS单元。反之,当S为低电平时,I2可以正常传输,而I1不能。由此可以看出,图1电路完成的是2输入选择器的功能。图1和图2都可以完成2输入选择器的功能。图1需要7个晶体管单元,而图2需要14个晶体管单元。图1采用传输门结构明显缩小了电路的规模。5.根据下面的电路回答问题。已知电路B点的输入电压为2.5V,C点的输入电压为0V。当A点的输入电压如图a时,画出*点和OUT点的波形,并以此说明NMOS和PMOS传输门的特点。A点的输入波形答案:*点的输出波形OUT点的输出波形由此可以看出,NMOS传输门电路不能正确传输高电平,PMOS传输门电路不能正确传输低电平。6.写出逻辑表达式C=AB的真值表,并根据真值表画出基于传输门的电路原理图。答案:.7.相同的电路结构,输入信号不同时,构成不同的逻辑功能。以下电路在不同的输入下可以完成不同的逻辑功能,写出它们的真值表,判断实现的逻辑功能。图1图2答案:图1完成的是异或逻辑,图2完成的是同或逻辑。8.分析下面的电路,根据真值表,判断电路实现的逻辑功能。答案:根据真值表分析可知,电路实现的是OUT=ABC的功能。第8章动态逻辑电路一、填空1.对于一般的动态逻辑电路,逻辑部分由输出低电平的网组成,输出信号与电源之间插入了栅控制极为时钟信号的,逻辑网与地之间插入了栅控制极为时钟信号的。答案:NMOS,PMOS,NOMS2.对于一个级联的多米诺逻辑电路,在评估阶段:对PDN网只允许有跳变,对PUN网只允许有跳变,PDN与PDN相连或PUN与PUN相连时中间应接入。答案:01,10,反相器二、解答题1.分析电路,已知静态反向器的预充电时间,赋值时间和传输延迟都为T/2。说明当输入产生一个0->1转换时会发生什么问题"当1->0转换时会如何"如果这样,描述会发生什么并在电路的*处插入一个反向器修正这个问题。答案:如果输入产生一个1->0转换时不存在问题,只要当赋值阶段开始时输入是稳定的。然而,如果输入产生一个0->1转换,Out1将开始预充电到1,而在赋值阶段开始以后一段时间变为0。在我们的例子中这个时间为T/2。这能够使下一个PDN在Out1变低前将Out2拉低,并且在Out2中引起误差。要解决这个问题,在PDN产生Out2前插入这个反向器。2.从逻辑功能,电路规模,速度3方面分析下面2电路的相同点和不同点。从而说明CMOS动态组合逻辑电路的特点。图A图B答案:图A是CMOS静态逻辑电路。图B是CMOS动态逻辑电路。2电路完成的均是NAND的逻辑功能。图B的逻辑部分电路使用了2个MOS管,图A使用了4个MOS管,由此可以看出动态组合逻辑电路的规模为静态电路的一半。图B的逻辑功能部分全部使用NMOS管,图A即使用NMOS也使用PMOS,由于NMOS的速度高于PMOS,说明动态组合逻辑电路的速度高于静态电路。3.分析下面的电路,指出它完成的逻辑功能,说明它和一般动态组合逻辑电路的不同,说明其特点。答案:该电路可以完成OUT=AB的与逻辑。与一般动态组合逻辑电路相比,它增加了一个MOS管Mkp,这个MOS管起到了电荷保持电路的作用,解决了一般动态组合逻辑电路存在的电荷泄漏的问题。4.分析下面的电路,指出它完成的逻辑功能,说明它和一般动态组合逻辑电路的不同,分析它的工作原理。答案:该电路可以完成NAND逻辑。与一般动态组合逻辑电路相比,它增加了一个MOS管Mkp,它可以解决一般动态组合逻辑电路存在的电荷分配的问题。对于一般的动态组合逻辑电路,在评估阶段,A=“H”B=“L”,电荷被OUT处和A处的电荷分配,整体的阈值下降,可能导致OUT的输出错误。该电路增加了一个MOS管Mkp,在预充电阶段,Mkp导通,对C点充电到Vdd。在评估阶段,Mkp截至,不影响电路的正常输出。5.简述动态组合逻辑电路中存在的常见的三种问题,以及他们产生的原因和解决的方法。答案:动态组合逻辑电路中存在的常见的三种问题是电荷泄漏,电荷分配和时钟馈通。电荷泄漏产生的原因是与输出相连的MOS管的漏电流,导致输出的电压下降,可能造成输出电压的跳变,形成错误。解决办法是在电路中接入电荷保持电路,将输出拉回到高电平。电荷分配产生的原因是电路中*些节点导通时各处存在的电容之间电荷的再分配,会导致电路阈值下降,影响输入结果。解决办法是在电路中对中间节点进行预充电。时钟馈通产生的原因是预充电时时钟输入和动态输出节点的电容耦合引起的。它会导致S出现闩锁,影响输出结果。解决办法是在设计和布置动态电路版图时减少电容耦合情况的发生。6.分析下列电路的工作原理,画出输出端OUT的波形。答案:7.结合下面电路,说明动态组合逻辑电路的工作原理。答案:动态组合逻辑电路由输出信号与电源之间插入的时钟信号PMOS,NMOS逻辑网和逻辑网与地之间插入的时钟信号NMOS组成。当时钟信号为低电平时,PMOS导通,OUT被拉置高电平。此时电路处于预充电阶段。当时钟信号为低电平时,PMOS截至,电路与VDD的直接通路被切断。这时NOMS导通,当逻辑网处于特定逻辑时,电路输出OUT被接到地,输出低电平。否则,输出OUT仍保持原状态高电平不变。例如此电路,NMOS网构成逻辑网中A与C,或B与C同时导通时,可以构成输出OUT到地的通路,将输出置为低电平。第9章触发器第三题的答案把NMOS改成串联PMOS改成并联既可或非门与非门有高电平阈值损失第一种加PMOS第二种加电荷保持电路没有有低电平阈值损失第一种加NMOS第二种加电荷保持电路答案关键在于说明了两反相器尺寸不同大反相器在发生变化的时候会强制写入答案关键在于说明是正反馈的存储机理区别在于动态存储需要频繁的刷新但是结构相对简单集成度高。静态存储器一般采用正反馈的存储机理而动态存储一般采用基于电荷的存储机理关键答出静态存储正反馈存储机理关键答出动态存储基于电荷存储机理关键答出锁存器电平灵敏触发器边缘灵敏省略在时钟沿到来之前数据输入端必须保持稳定的时间在时钟沿到来之后数据输入端必须保持稳定的时间时钟沿与输出端之间的延迟非理想时钟所带来的时钟倾斜是根源(答对意思就给分)P管和N管的尺寸之比电压传输特性曲线VTC类似于磁滞回线对变化缓慢的输入信号输出信号能快速响应施密特触发器可以抑制噪声26.反相器的阈值取决于P管和N管的尺寸之比。Vout为0时,相当于M4与M2并联,为1时,相当于M3与M1并联,从而相当于改变了两管尺寸之比27.省略28.PMOS第10章逻辑功能部件见课件4.答案:CO=AB+BCi+ACiS=CO(A+B+Ci)+ABCi5.答案:tadder=(N-1)tcarry+tsum减少延迟的方法:1、连接Cin的管子尽可能放在靠近门的输出端;2、在这一加法器的进位链中可以利用加法器的反向特性来消除反向门。6.答案:7.答案:当sh0为高电平时,B3B2B1B0传输的信号为A3A2A1A0;当sh1为高电平时,B3B2B1B0传输的信号为A3A3A2A1;当sh2为高电平时,B3B2B1B0传输的信号为A3A3A3A2;当sh3为高电平时,B3B2B1B0传输的信号为A3A3A3A38.答案:当sh1为低电平时,B3B2B1B0传输的信号为A3A2A1A0;当sh1为高电平时,B3B2B1B0传输的信号为*A3A3A2;当sh2为低电平时,B3B2B1B0传输的信号为A3A2A1A0;当sh2为高电平时,B3B2B1B0传输的信号为**A3A2;当sh4为低电平时,B3B2B1B0传输的信号为A3A2A1A0;当sh4为高电平时,B3B2B1B0传输的信号为****第11章存储器一、填空1.可以把一个4Mb的SRAM设计成[Hirose90]由32块组成的结构,每一块含有128Kb,由1024行和列的阵列构成。行地址(*)、列地址(Y)、和块地址(Z)分别为、、位宽。答案:128,10,7,5。128Kb=128×1024b,2*=1024,2Y=128,2Z=32,==》*=10,Y=7,Z=5。2.对一个512×512的NORMOS,假设平均有50%的输出是低电平,有一已设计电路的静态电流大约等于0.21mA(输出电压为1.5V时),则总静态功耗为,就从计算得到的功耗看,这个电路设计的(“好”或“差”)。答案:0.14W,差。总静态功耗为(512/2)×0.21mA×2.5V=0.14W,这样的功耗在集成电路设计中与期望相差甚远,所以这个电路设计不好。3.一般的,存储器由、和三部分组成。答案:存储阵列;地址译码器(行和列地址译码器);读写电路4.半导体存储器按功能可分为:和;非挥发存储器有、和;答案:RAM,ROM;EPROM,E2PROM,FLASH二、解答题1.确定图1中ROM中存放地址0,1,2和3处和数据值。并以字线WL[0]为例,说明原理。图1一个4×4的ORROM答案:(0):0100;(1):1001;(2):0101;(3):0000;工作原理:此电路工作时,四条字线只允许其中一条有效为高电平。以WL[0]为例,WL[0]有效,即其为高电平时,由于字线WL[0]与位线BL[0]之间不存在任何实际的连接,所以BL[0]的值为低电平而与WL[0]的值无关。再看位线BL[1],因为与BL[1]相连的NMOS管已处于导通状态,所以位线BL[1]被上拉为VDD-VTn,结果在位线BL[1]上形成了一个1。位线BL[2]和BL[3]与BL[0]相同。2.画一个2×2的MOSOR型ROM单元阵列,要求地址0,1中存储的数据值分别为01和00。并简述工作原理。答案:一个2×2的MOSOR型ROM单元阵列如下图:工作原理:此电路工作时,两条字线只允许其中一条有效为高电平。以WL[0]为例,WL[0]有效,即为高电平时,由于字线WL[0]与位线BL[0]之间不存在任何实际的连接,所以BL[0]的值为低电平而与WL[0]的值无关。再看位线BL[1],因为与BL[1]相连的NMOS管已处于导通状态,所以位线BL[1]被上拉为VDD-VTn,结果在位线BL[1]上形成了一个1。3.确定图2中ROM中存放地址0,1,2和3处的数据值。并简述工作原理。图2一个4×4的NORROMAnswer:(0)1011;(1)0110;(2)1010;(0)1111;工作原理:此电路工作要求把位线通过电阻接到电源电压上,或者说输出的默认值必须是1。因此,在WL和BL之间没有晶体管意味着存放1。0单元通过在位线和地之间连接一个MOS器件来实现。在字线上加一高电平使该器件导通,从而把位线下位至GND。4.画一个2×2的MOSNOR型ROM单元阵列,要求地址0,1中存储的数据值分别为01和01。并简述工作原理。Answer:一个2×2的MOSNOR型ROM单元阵列如下图:工作原理:此电路工作要求把位线通过电阻接到电源电压上,或者说输出的默认值必须是1。因此,在WL和BL之间没有晶体管意味着存放1。0单元通过在位线和地之间连接一个MOS器件来实现。在字线上加一高电平使该器件导通,从而把位线下位至GND。5.如图3为一个4×4的NORROM,假设此电路采用标准的0.25µmCMOS工艺实现,确定PMOS上拉器件尺寸使最坏的情况下VOL值不会高于1.5V(电源电压为2.5V)。这

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论