数电复习题含分解_第1页
数电复习题含分解_第2页
数电复习题含分解_第3页
数电复习题含分解_第4页
数电复习题含分解_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数电复习题选择题:1.以下四个数中,与十进制数(163)10不相等的是(D)A、(A3)16B、(10100011)2C、(000101100011)8421BCDD、(203)82.N个变量能够构成多少个最小项(C)A、NB、2NC、2ND、2N-13.以下功能不是二极管的常用功能的是(C)A、检波B、开关C、放大D、整流4..将十进制数(18)10变换成八进制数是(B)A、20B、22C、21D、235.译码器的输入地点线为4根,那么输出线为多少根(C)A、8B、12C、16D、206.能把正弦信号变换成矩形脉冲信号的电路是(D)A、多谐振荡器B、D/A变换器C、JK触发器D、施密特触发器7.三变量函数FA,B,CABC的最小项表示中不含以下哪项(A)A、m2B、m5C、m3D、m78.用PROM来实现组合逻辑电路,他的可编程阵列是(B)A、与阵列B、或阵列C、与阵列和或阵列都能够D、以上说法都不对9.A/D变换器中,变换速度最高的为(A)变换A、并联比较型B、逐次迫近型C、双积分型D、计数型10.对于PAL器件与或阵列说法正确的选项是(A)A、只有与阵列可编程B、都是可编程的C、只有或阵列可编程D、都是不行编程的11.当三态门输出高阻状态时,输出电阻为(A)A、无量大B、约100欧姆C、无量小D、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频次fs和输入模拟信号的最高频次fImax的关系是(C)A、fs≥fImaxB、fs≤fImaxC、fs≥2fImaxD、fs≤2fImax以下说法不正确的选项是(C)A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C.OC门输出端直接连结能够实现正逻辑的线或运算D.利用三态门电路可实现双向传输以下错误的选项是(B)A.数字比较器能够比较数字大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为一般全加器和优先编码器以下描绘不正确的选项是(A)A.触发器拥有两种状态,当Q=1时触发器处于1态B.时序电路必定存在状态循环C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.边缘触发器拥有前沿触发和后沿触发两种方式,能有效战胜同步触发器的空翻现象16.失散的,不连续的信号,称为(B)。A.模拟信号B.数字信号17.组合逻辑电路往常由(A)组合而成。A.门电路B.触发器C.计数器18.8线—3线优先编码器的输入为I—I,当优先级别最高的I有效时,其输出210的值077Y?Y?Y是(C)。A.D.10119.十六路数据选择器的地点输入(选择控制)端有(C)个。A.16B.220.一位8421BCD码译码器的数据输入线与译码输出线的组合是(C)。A.4:6B.1:10C.4:10D.2:421.函数FAAB的结果是(C)A.ABB.ABC.ABD.AB22.ROM属于(A)。A.组合逻辑电路B.时序逻辑电路23.有一个左移移位存放器,当早先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是(A)。A.1011--0110--1100--1000—0000B.1011--0101--0010--0001—0000一个二进制序列检测电路,当输入序列中连续输入5位数码均为1时,电路输出1,则同步时序电路最简状态数为(B)A.4B.5C.6D.7能够直接现与的器件是(A)A.OC门B.I2L门C.ECL门D.TTL门16个触发器构成计数器,该计数器可能的最大计数模值是(D)A.16B.32C.162D.21627.用1K×1位的RAM扩展成4K×2位应增添地点线(B)根。A.1B.2C.3D.428.能把正弦信号变换成矩形脉冲信号的电路是(D)A.多谐振荡器B.D/A变换器C.JK触发器D.施密特触发器29.接通电源就能输出矩形脉冲波形的是(A)A.多谐振荡器B.D/A变换器C.JK触发器D.施密特触发器在函数F=AB+CD的真值表中,F=1的状态有多少个?(D)。A、2B、4C、6D、7E、16对于题图1所示波形,其反应的逻辑关系是:(B)图1A、与非关系;B、异或关系;C、同或关系;D、或关系;E、没法判断。32、矩形脉冲信号的参数有D。A.周期B.占空比C.脉宽D.以上都是33、电路的输出态不单与目前输入信号相关,还与前一时刻的电路状态相关,这类电路为(A.组合电路B.时序电路

B)。34、米利和莫尔型时序电路的实质差别是(B)A、没有输入变量。B、当时的输出只和当时电路的状态相关,和当时的输入没关。C、没有输出变量。D、当时的输出只和当时的输入相关,和当时电路状态没关。35、十进制数25用8421BCD码表示为B。D.101036、以下各函数等式中无冒险现象的函数式有D。A.D.

FBCACABB.FACBCABFBCACABBCABAC

C.E.

FACBCABABFBCACABAB37、在以下逻辑电路中,不是组合逻辑电路的有D。A.译码器B.编码器C.全加器D.存放器38、把一个五进制计数器与一个四进制计数器串连可获得D进制计数器。A.4B.5C.9D.2039、N个触发器能够构成最大计数长度(进制数)为D的计数器。A.NB.2NC.N2D.2N40、同步时序电路和异步时序电路比较,其差别在于后者B。A.没有触发器B.没有一致的时钟脉冲控制C.没有稳固状态D.输出只与内部状态相关41、寻址容量为16K×8的RAM需要C根地点线。A.4B.8C.14D.16E.16K42、只读储存器ROM中的内容,当电源断掉后又接通,储存器中的内容D。A.所有改变B.所有为0C.不行料想D.保持不变43、将一个时间上连续变化的模拟量变换为时间上断续(失散)的模拟量的过程称为A。A.采样B.量化C.保持D.编码44、若某ADC取量化单位△=1VREF,并规定对于输入电压uI,在0≤uI<1VREF时,88以为输入的模拟电压为0V,输出的二进制数为000,则5VREF≤u<6V时,输8I8REF出的二进制数为B。A.001B.101C.110D.11145、指出以下电A、JK触发器C、移位存放器46、逻辑函数F=A

路中能把串行数据变换为并行数据的是(C)B、3线-8线译码器D、十进制计数器(AB)=A。A.BB.AC.ABD.AB47、在何种输入状况下,“与非”运算的结果是逻辑0。DA.所有输入是0B.任一输入是0C.仅一输入是0D.所有输入是148、若在编码器中有50个编码对象,则要求输出二进制代码位数为B位。A.5B.6C.10D.5049、在以下逻辑电路中,不是组合逻辑电路的有D。A.译码器B.编码器C.全加器D.存放器50、以下逻辑电路中为时序逻辑电路的是C。A.变量译码器B.加法器C.数码存放器D.数据选择器51、随机存取储存器拥有A功能。A.读/写B.无读/写C.只读D.只写52、寻址容量为16K×8的RAM需要C根地点线。A.4B.8C.14D.16E.16K53、用二进制码表示指定失散电平的过程称为D。A.采样B.量化C.保持D.编码54、将幅值上、时间上失散的阶梯电平一致合并到最周边的指定电平的过程称为B。A.采样B.量化C.保持

D.编码填空题:数制变换:(8F)16=(143)10=(10001111)2=(217)8。有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93)。3.已知某函数FBACDABCD,该函数的反函数F=(BACDABCD)假如对键盘上108个符号进行二进制编码,则起码要(7)位二进制数码。在TTL门电路的一个输入端与地之间接一个10K电阻,则相当于在该输入端输入(高)电平;在CMOS门电路的输入端与电源之间接一个1K电阻,相当于在该输入端输入(高)电平。6.晶体三极管在工作时,发射结和集电结均处正向偏置,该晶体管工作在(饱和导通)状态。7.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出Y7Y6Y5Y4Y3Y2Y1Y0应为(10111111)。一个10位地点码、8位输出的ROM,其储存容量为(8K或213)。9.将一个包括有32768个基本储存单元的储存电路设计16位为一个字节的ROM。该ROM有(11)根地点线,有(16)根数据读出线。10.能够实现“线与”的TTL门电路叫(OC门)。按逻辑功能的不一样特色,数字电路可分为(组合逻辑电路)和(时序逻辑电路)两大类。在逻辑电路中,三极管往常工作在(饱和)和(截止)状态(406)10=()8421BCD14.一位数值比较器的逻辑功能是对输入的(A和B两个)数据进行比较,它有(YA>B)、(YA<B)、(YA=B)三个输出端。15.TTL集成JK触发器正常工作时,其Rd和Sd端应接(高)电平。16.单稳态触发器有两个工作状态(稳态)和(暂稳态),此中(暂稳态)是临时的。17.一般ADC的变换过程由(采样)、(保持)、(量化)和(编码)4个步骤来达成。18.储存器的储存容量是指(储存单元的总和)。某一储存器的地点线为A14~A0,数据线为D3~D0,其储存容量是(215×4)。Q3Q2Q1为“”,请问在时钟作用19.电路以以下图(图中为上涨沿Jk触发器),触发器目前状态100下,触发器下一状态(Q3Q2Q1)为(011)20.假如对160个符号进行二进制编码,则起码需要(8)位二进制数。组合逻辑电路任何时刻的输出信号,与该时刻的输入信号(相关);与电路本来所处的状态(没关);时序逻辑电路任何时刻的输出信号,与该时刻的输入信号(相关);与信号作用前电路本来所处的状态(相关)。(答案填相关或没关)2.OC门称为(集电极开路)门,多个OC门输出端并联到一同可实现(线与)功能。3.发光二极管半导体数码显示器的内部接法有两种形式:共(阴)接法和共(阳)接法。对于以上两种接法的发光二极管数码显示器,应分别采纳(高)电平驱动和(低)电平驱动的七段显示译码器。24.时序逻辑电路依据其触发器能否有一致的时钟控制分为(同步)时序电路和(异步)时序电路。25.(5E.C)16=(1011110.11)2=(136.6)8=(94.75)10=(10010100.01110101)8421BCD26.逻辑函数F=A+B+CD的反函数F=(ABCABD)。逻辑函数F=A(B+C)·1的对偶函数是(ABC0)。集电极开路门的英文缩写(OC)门,工作时一定外加(电源)和(电阻)。多个集电极开路门输出端并联到一同可实现(线与)功能。时序逻辑电路依据其触发器能否有一致的时钟控制分为(同步)时序电路和(异步)时序电路。在数字电路中,常用的计数制除十进制外,还有(二进制)、(八进制)、(十六进制)。判断题:1.TTL或非门剩余输入端能够接高电平。(

×

)2.存放器属于组合逻辑电路。(

×

)3.构成一个

5进制计数器需要

5个触发器(

×

)4.石英晶体振荡器的振荡频次取决于石英晶体的固有频次。(

√)5.当时序逻辑电路存在有效循环时该电路能自启动(×)6.八路数据分派器的地点输入(选择控制)端有

8个。(

×

)7.关门电平

UOFF是同意的最大输入高电平。(

×

)8.最常有的单片集成DAC属于倒T型电阻网络DAC。(√)9.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在

40uA以下(√)10.三态门输出为高阻时,其输出线上电压为高电平(

×)11.超行进位加法器比串行进位加法器速度慢(

×)12.译码器哪个输出信号有效取决于译码器的地点输入信号(

√)13.五进制计数器的有效状态为五个(

√)14.施密特触发器的特色是电路拥有两个稳态且每个稳态需要相应的输入条件保持。

(√)当时序逻辑电路存在无效循环时该电路不可以自启动(√)16.RS触发器、JK触发器均拥有状态翻转功能(×)D/A的含义是模数变换(×)18.构成一个7进制计数器需要3个触发器(√)19.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器(×)20.判断时序逻辑电路可否自启动可经过判断该电路能否存在有效循环来实现(×)21.利用三态门能够实现数据的双向传输。(√)22.有些OC门能直接驱动小型继电器。(√)23.555准时器能够构成多谐振荡器、单稳态触发器、施密特触发器。(√)24.RS触发器、JK触发器均拥有状态翻转功能(×)25.PLA的与阵列和或阵列均可编程。(√)26.施密特触发器电路拥有两个稳态,而单稳态触发器电路只拥有一个稳态(√)27.可用ADC将麦克风信号变换后送入计算机中办理时(√)28.TTL输出端为低电平常带拉电流的能力为5mA(×)29.TTL、CMOS门中未使用的输入端均可悬空(×)当决定事件发生的所有条件中任一个(或几个)条件成即刻,这件事件就会发生,这类因果关系称为与运算。(×)将代码状态的特色含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。(√)设计一个3进制计数器可用2个触发器实现(√)移位存放器除了能够用来存入数码外,还能够利用它的移存规律在必定的范围内构成随意模值n的计数器。所以又称为移存型计数器(√)在优先编码器电路中同意同时输入2个以上的编码信号(√)35.施密特触发器电路拥有两个稳态,而多谐振荡器电路没有稳态(√)36.DRAM需要按期刷新,所以,在微型计算机中不如SRAM应用宽泛(×)证明题:1、利用基本定律和运算规则证明逻辑函数ABCABCABCABAC证明:左侧=右侧原式得证2、利用基本定律和运算规则证明逻辑函数ABBDDCEADABD证明:左侧=ABBDADADDCE=ABBDDDCEABD右侧原式得证3、利用基本定律和运算规则证明逻辑函数ABABC(AB)C证明:左侧=(AB)C=ABC(AB)C右侧原式得证4、利用基本定律和运算规则证明逻辑函数(ABC)(ABC)ABACBC证明:左侧ABCABC右侧(AB)(AC)(BC)=左侧原式得证化简题:1、用卡诺图化简函数Y(A,B,C,D)(m0,m1,m2,m5,m8,m9,m10,m12,m13)解:卡诺图化简得:YACBDCD2、用卡诺图化简函数Y(A,B,C,D)m(0,2,4,5,7,13)md(8,9,10,11,14,15)CD00011110AB00110111111110解:卡诺图化简得:YBDBDABC3、用卡诺图化简以下函数Y(AB)D(ABBD)CACDBD解:ABDABCBCDACDB卡诺图:化简得:YABACD4、用卡诺图化简拥有拘束项的逻辑函数CD011110AB00001111011111解:卡诺图化简得:Y1BDABCD5、用公式法化简YABCABCBC解:(AA)BCBC6、用公式法化简YABCABAC解:ABCA(BC)简答题:1、试说明施密特触发器的工作特色和主要用途。答:施密特触发器的工作特色:电路有两个稳态,是一个双稳态电路,但这两个稳态是靠触发信号保持的;电路状态的翻转由外触发信号的电平决定,当外加触发信号高于上限触发电平UT+值时电路处于一种稳态,低于下限触发电平UT-值时电路处于另一种稳态。电路存在回差特征或叫滞回特征。往常用于波形变换与整形、接口电路、幅度鉴识、和方波发生器。2、什么叫单稳态触发器?单稳态触发器和双稳态触发器的差别是什么?答:拥有稳态和暂稳态两种工作状态,在外界触发脉冲的作用下,能从稳态翻转到暂稳态,暂稳态保持一段时间后,再自动返回稳态,暂稳态连续时间由电路参数决定。双稳态触发器拥有两种稳固状态,外界触发脉冲消逝后,保持状态不变。3、什么是量化单位和量化偏差,减小量化偏差能够从那几个方面考虑?答:量化过程中所获得最小的数目单位叫做量化单位。因为模拟电压是连续的,就不必定能被量化单位整除,在量化过程中就会引入偏差,称为量化偏差。减小量化偏差能够将量化电平取在量化范围的中间值。作图题:1、555准时器的功能表以下,(1)该555准时器构成什么电路,(2)在题中输出电压uo的坐标上画出相应的输出波形。555准时器功能表输入输出TH(u)TR(u)uVTD状态I1I2O0××低导通1<21高截止3CC<CCV3V211<3VCC>3VCC不变不变1>21低导通3CC>CCV3VVCCuI842V7DVCCCC解(1)该电路构成施密特触发器。(2)波形图u2、用74LS161来构成一个十I二进制计数器。74LS161的功能表以下图。2VS解:用异步清零端CR3归零CC12=1100CR1VCC或:用同步置数端LD3归零S11=1011LD

Q3nQ2nQ3nQ1nQ0nt3、8选1数据选择器CC4512的逻辑功能如表所示,电路符号以下图。用CC4512和最少的门电路产生以下逻辑函数,要求变量ABC分别对应于A2A1A0输入管脚,写出剖析过程并在CC4512的框uo图上画出电路连结图。CC4512功能表tDIINA2A1A0YD0D1D2D3D4D5D6D7A0DISSHA1CC4512A2INH00000DY000001D100010D200011D300100D400101D500110D600111D701×××01××××高阻解:逻辑函数:FABCDACDBCDB(AC)DABCDACD电路连结图为:4、555准时器构成单稳态触发器如图(a)所示,输入如图(b)。画出电容电压uc和输出波形uo。(a)(b)iucuo解:Ot5、用512×4的RAM扩展构成一个2K×8位的储存器.需要几片RAM,试画出它们的连结图,用图示RAM实现。答:需要8片RAM,同时做字扩展和位扩展。连结图以下:6、试用3线—8线译码器74LS138和门电路实现以下函数。Z(A、B、C)=AB+ACA2YZ(YCAC(BB)1A0Y74LS13YABCACABCABC+BA=Y4++ST=Ym1+m3+m6+m7STBYSTC=7m1?m3?m6?m7Y剖析题:1、剖析以下电路是几进制的计数器。YAA2YBA1CA0Y&1Y74LS13解:驱动方程:J1,K1,JQn,K4Qn10Y0STY输出方程:ZQ1Q0BYSTCY7特征方程:Qn+1JQnKQn(CP)(1分)状态方程:Q0n+1J0Q0nK0Q0n1?Q0n1?Q0nQ0n(CP)状态表CPZQQ/Z00001010/00101100210110/11/311001

Z01/10状态表或状态图任写一种即可概括上述剖析结果可知,该时序电路为同步4进制加法计数器。2、剖析图示电路的逻辑功能。要求有明确的剖析步骤和过程并画出时序图。解:J2Q1nK2Q1nJ1Q0nK1Q0nJ0Q2nK0Q2n驱动方程:代入特征方程求状态方程:输出方程:YQ1nQ2n

n1Q2n1Q1n1Q0

J2Q2nK2Q2nQ1nQ2nQ1nQ2nQ1nJ1Q1nK1Q1nQ0nQ1nQ0nQ1nQ0nJ0Q0nK0Q0nQ2nQ0nQ2nQ0nQ2n求各触发器的次态和电路输出,列状态变换图或状态变换表时序图:电路功能:有效循环的6个状态分别是0~5这6个十进制数字的格雷码,而且在时钟脉冲CP的作用下,这6个状态是按递加规律变化的,即:000→001→011→111→110→100→000→所以这是一个用格雷码表示的六进制同步加法计数器。当对第6个脉冲计数时,计数器又从头从000开始计数,并产生输出Y=。13、剖析图示电路的逻辑功能。解:此电路为同步时序电路驱动方程:T1XQ0n;T01输出方程:YXQ1nXQ1nT触发器的特征方程:Qn1TQn将各触发器的驱动方程代入,即得电路的状态方程:经过计算得状态表或状态变换图:时序图:电路功能:由状态图能够看出,当输入X=0时,在时钟脉冲CP的作用下,电路的4个状态按递加规律循环变化,即:00→01→10→11→00→当X=1时,在时钟脉冲CP的作用下,电路的4个状态按递减规律循环变化,即:00→11→10→01→00→可见,该电路既拥有递加计数功能,又拥有递减计数功能,是一个2位二进制同步可逆计数器。4、8位A/D输入满量程为10V,当输入以下电压时,数字量的输出分别为多少?(1)3.5V;(2)7.08V;(3)5.97V解:(1)第一步,当VN1105V时,因为VN>VX,所以取d7=0,储存。2VREF2第二步,当VN01)VREFNVX,所以取6,储存。(4d=12第三步,当VN011)3.75NVX,所以取5,储存。(4Vd=028这样重复比较下去,经过8个时钟脉冲周期,变换结束,最后获得A/D变换器的变换结果d7~d0=01011001,则该数字所对应的模拟输出电压为同理(2)10110101=7.0703125

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论