中国民航大学2023年微机原理与接口技术真题收录_第1页
中国民航大学2023年微机原理与接口技术真题收录_第2页
中国民航大学2023年微机原理与接口技术真题收录_第3页
中国民航大学2023年微机原理与接口技术真题收录_第4页
中国民航大学2023年微机原理与接口技术真题收录_第5页
已阅读5页,还剩35页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

(完整(完整word版)中国民航大学2015年微机原理与接口技术真题收录10一、填空题

第一章1、86的压缩BCD码表示形式为〔 86H ).2、根本的ASCII码为 8 位编码,共有_27_ 个字符。3、计算机中的总线包括 地址总线 、 数据总线 和_掌握总线 。4、计算机系统由 硬件 系统和 软件 系统两大局部组成。5、CPU的字长与 数据总线 有关;寻址空间与 地址总线 有关.6、假设CPU的数据线宽度为8位,则它的字长为 8 位;地址线宽度为16位,则它的寻址空间为 216B .7、计算机语言分为_低级 语言、 中级 语言和_高级 语言。8、计算机软件分为 系统 软件和 应用 软件两大类.9、8位有符号二进制数为正数时,符号位b7为 183 ;为负数时,符号位b7为 —73 。10、正数的原码、反码、补码 是一样的 ;11、目前,微型计算机的核心部件是_CPU 。二、名词解释微机 微处理器 微型计算机系统 汇编语言 操作系统 系统软件BIU EU ASCII码 BCD码三、推断题。请推断以下题的正误,对于“×”的请说明缘由.1、8位二进制数的补码表示范围为—127~+127.( X 。-128~+1272、CPU的寻址空间与它的数据线宽度有关〔 X 〕.3、CPU的数据线宽度越宽,它的相对运行速度越快( √ 。4、存放器和存储器都是CPU内部的存储单元〔 X 。存放器是CPU内部的存储单元5、十进制数456的压缩BCD码表示形式为010001010110BCD〔 √ 〕.6、—100的8位二进制数原码值为11100100B,补码值为10011100B〔 √ 。7、回车符CR的ASCII码值是0DH〔 √ 。一、填空题

其次章1、SP是一个〔16 〕位存放器。Flags是一个〔 16 〕位存放器。掌握标志位 TF的含义为:追踪标志,当TF置为1,CPU进入单步执行方式,即每执行一条指令,产生一个单步中断恳求 。2、设某一堆栈段中当前栈顶的规律地址为 2000H:0200H,在弹出两个字后栈顶的物理地址是〔2000H01FCH3、设双字 12345678H 的起始地址是0A0000H,则此双字中 12H所在单元的物理地址是〔 0A0003H )。4、在8086中,每一内存单元只能有一个( 物理 〕地址,但可以有多个〔 规律 )地址.5、推断有符号数运算是否溢出应依据〔 OF )标志位。6、8086CPU中,用于区分CPU是工作在最大模式还是最小模式的引脚是 (MN/MX 。7、8086CPU中的存放器都是〔 16 )位的。8、总线周期是〔 CPU 通过总线对存储器或 IO 接口进行一次访问所需要的时间 )二、名词解释指令周期 规律地址 物理地址 段地址 偏移地址 时钟周期 标志存放器堆栈 存放器三、推断题。请推断以下题的正误,对于“×”的请说明缘由.1、内存的物理地址是唯一的,每一个内存单元可存放一个16位二进制数。 〔 X)每一个内存单元可存放一个8位二进制数2、存储器是计算机系统中不行缺少的局部.〔 √ 〕3、8086CPU为16位处理器,一次可并行传送8位或16位二进制数.( √〕4、8086CPU的数据总线和地址总线都是20位。( X)5、8086CPU的BIU中包含有一个16位的地址加法器。〔X 〕8086CPUBIU206、由于8086存储单元的段地址和偏移地址均为16位,则8086存储单元的地址线为32位〔x 〕由于8086存储单元的段地址和偏移地址均为16位,则8086存储单元的地址线为20位7、8086CPU可以通过转变指令指针IP的内容来转变执行挨次。(√ 〕8、8086CPU的16位标志存放器FR中每位均有确定含义。( X〕9、8086CPU的根本读写总线周期由4个时钟周期组成。( √〕10、8086CPU在一个存储单元中,可存入8位数据或者16位数据。〔 x)8086CPU811、8086CPU允很多个规律段重叠或穿插.( X)8086CPU12、堆栈指针SP总是指向堆栈的栈顶。(√ 〕13、8086CPU从功能构造上看,其由掌握器、运算器、存放器三局部组成。〔 X 〕8086CPU从功能构造上看,其由执行单元和总线接口单元组成.14、存放器寻址比存储器寻址的运算速度快〔 √)四、单项选择题1、8086CPU引脚中区分CPU进展存储器访问还是I/O访问的掌握引脚是( B 〕。A、MN/MX B、M/IO C、INTR D、NMI2、假设某数据段位于存储区38000H~47FFFH,则该数据段的段地址为( 〕。A.38000H B.47FFFH C.3000H D.3800H3、程序设计中所使用的地址是( A)。A.规律地址 B.有效地址 C.物理地址 D.段基址4、标志存放器Flags中存放两类标志,即( B 〕。A.符号标志、溢出标志 B.掌握标志、状态标志C.方向标志、进位标志 D.零标志、奇偶标志5、以下有关指令指针存放器的说法中,哪一个是正确的〔 B 〕.IP存放当前正在执行的指令在代码段中的偏移地址IP存放下一条将要执行的指令在代码段中的偏移地址IP存放当前正在执行的指令在存储器中的物理地址IP存放当前正在执行的指令在存储器中的段地址6、某系统中,建立堆栈时SS=2360H,SP=0800H,经过一段时间后,SP的内容变为0700H,则堆栈中有多少个字的数据〔 A)A.80H B.50H C.100 D.100H7、8088/8086CPU从功能构造上看,是由〔 D)组成的.A、掌握器和运算器 B、掌握器和运算器C、掌握器和20位物理地址加法器D、执行单元和总线接口单元8、8086CPU内部具有(B 〕个8位存放器.A、4 B、8 C、14 D、209、8086CPU的标志存放器中有〔 D)个有效位。A、1 B、3 C、6 D、910、8086CPU对存储器承受分段治理的方法,每个存储单元均拥有〔D)两种地址。A、实地址和虚拟地址 B、20位地址和16位地址C、规律地址和物理地址 D、段基址和偏移地址14、8086/8088CPU中,引脚RD和WR的作用是〔 C〕A、CPU掌握数据传输的方向 B、CPU实现存储器存储操作掌握C、CPU实现读或写操作时的掌握线D、CPU实现读地址数据线分别掌握15、8086CPU中,可屏蔽中断恳求的掌握引脚是〔 C〕A、NMI B、HOLD C、INTRD、INTA16、8086CPU可访问( C〕个字端口A、1K B、32K C、64KD、1M17、8086/8088CPU将数据压入堆栈时,栈区指针的变化为〔 c 〕A、SS内容转变,SP内容不变 B、SS内容不变,SP内容加2C、SS内容不变,SP内容减2 D、SS和SP内都容转变18、在以下关于8086/8088对存储器进展分段治理的表达中,不正确的选项是(D)。A、1MB64KBB、段的大小依据具体需要而定,最大不超过64KBC16D、段与段之间可以穿插三、简答题1、找出字符串“Pentium“的ASCII00510H的内存单元示意图。‘P〔‘P〔 〕‘e’〔65H〕‘n’〔 )….‘m’( )00511H2 、 有 一 双 字统的内存中存放的状况。

87654321H在内存中的地址为30101H8086系21H43H65H21H43H65H87H3、8086的标志存放器分为6个状态标志位和3个掌握标志位,它们各自的含义和作用是什么?第三章一、填空题1、假设要在DEBUG下显示偏移地址为2000H单元处的指令,相应命令应为:(U 2000H 〕.2、条件转移指令JNZ的测试条件是 ZF==0 .V[PL指令目的操作数为 存放器间 寻址方式 堆栈 段的数据进展操作。4、当承受存放器间接寻址时,使用通用存放器BX、DI、SI时,可以默认不写的段存放器是 DS 5、承受存放器间接寻址,当使用通用存放器BP时,可以默认不写的段存放器是SS 。6、条件转移指令是一种短转移,其转移范围在 -128~+127 内。7、DEC BYTE PTR[DI]指令中,操作数的数据类型是 内存操作 。8、循环指令LOOPZ终止循环的条件是 CX=0或者ZF=0 。9、将AX存放器清0的的规律指令是 xorax,ax 或 andax,0 _〔2) _。10、AX=0202H、CX=0003H,执行指令SARAX,CL后,存放器AX=_0040H 。二、名词解释寻址方式 指令系统 源操作数 目的操作数三、推断题。请推断以下题的正误,对于“×”的请说明缘由.1、马上寻址方式只能用于源操作数〔 √ 〕2、DOS全部的功能子程序调用都是利用INT21H中断指令。( X 〕3、指令“MOVAX,[BP]“的源操作数的物理地址为SS*16+BP〔 √ 〕4、指令指针存放器IP是不能通过指令访问的〔 √ 〕5、代码段存放器CS的内容可以被压入栈区,也可以将堆栈中的数据弹出至CS中.〔 X 〕代码段存放器CS的内容可以被压入栈区,不行以将堆栈中的数据弹出至CS中6、段内转移要转变IP、CS的值〔 X 〕段内转移要转变IP的值7、CS和IP中的内容是不能通过指令随便转变的,也就是 CS和IP都不能用作目的操作数。〔 √ 〕8、不能给段存放器直接传送马上数〔 √ 〕9、MOV指令执行时会影响标志位。( X 〕MOV指令执行时不会影响标志位10SP减1,SP加1。〔 X 〕堆栈存取操作是以字为单位的。当堆栈存入数据时,SP减2;当从堆栈中取出数据时,SP加2。四、选择题1、指令MOVAX,[3070H]中源操作数的寻址方式为〔 A 〕A、存放器间接寻址 B、马上寻址 C、直接寻址 D、变址寻址2、指令MOV[BX],AX中 〔B〕A、目的操作数是存放器操作数 B、源操作数是存储器操作数C、目的操作数是存储器操作数 D、源操作数是马上操作数3MOVAX,[BP]中〔B〕A、源操作数存于数据段 B、源操作数存于堆栈段C、目的操作数存于数据段 D、目的操作数存于堆栈段4、BX是〔 B〕A、8位通用存放器 B、16位通用存放器C、16位段存放器 D、16位变址存放器5、下面4个存放器中,不能作为间接寻址的存放器是〔 B 〕A、BX B、DX C、BP D、DI6、设SS=2000H,执行以下程序段后SP=( A 〕MOVSP,2000HMOVAX,1234HPUSHAXA、21FFEH B、20000H C、22000H D、22002H7、TEST与AND的区分是〔 B 〕.A、TEST转变目标操作数 B、TEST不转变目标操作数C、都影响标志位 D、TEST不变标志位8、完成将BX清零,并使标志位CF清零的操作,下面错误的指令是( D A、SUBBX,BX B、XORBX,BXC、MOVBX,00H D、ANDBX,00H9、设SS=2000H,以下程序段执行后,AH中的数据在内存地址为〔 C MOVSP,2000HMOVAX,1234HPUSH AXA、20000H B、22000H C、21FFEH D、21FFFH10、设BL=05H,要使BL=0AH,应执行的指令是( C )A、NOT BL B、ANDBL C、XORBL,0FH D、ORBL,0FH、在6基址加变址的寻址方式中,基址存放器可以为。如=2000H,SI=1234H,则指令MOVAX,[BX+SI+2]的源操作在〔A)中。〔1〕A、AXCXB、BXBPC、SIBXD、DXDI(2)A、BCCXB、CXSIC、DXSID、SIDI(3〕 A、数据段中偏移地址为3236H的字 B、数据段中偏移地址为3234H的字C、附加段中偏移地址为3236H的字 D、附加段中偏移地址为3234H的字12、PUSH 操作数;其中操作数允许为〔 C 。A、马上操作数 B、字节内存操作数C、字内存操作数 D、字节存放器操作数五、分析题执行以下程序段后,请填写每题MOV SP,2000HMOV AX,0F0HMOV SI,1234HMOV DX,5678HPUSH SIPOP DISHL DX,1TEST AX,DXPUSH DX┆〔〕(D ;A、2000H B、1FFFH C、2001HH内容所在存储器的偏移地址为〔 AA、1FFFH B、1FFEH C、1FFDHL内容所在存储器的偏移地址为〔 BA、1FFFH B、1FFEH C、2000H〔〕( C ;A、0H B、78H C、0F0H〔5〕DI=( A ).A、1234H B、5678H C、2000H〔〕〔 B ;A、5678H B、0ACF0H C、2B3CH(7〕标志位ZF=〔 A 。A、0 B、1 C、不定第四章一、单项选择题1、关于指令MOV[BX],AX,以下表达正确的选项是:(C)A、目的操作数是存放器操作数B、源操作数是内存操作数C、目的操作数是内存操作数

D、1FFEHD、1FFCHD、1FFCHD、56HD、00F0HD、0ABF0HD、无值D、源操作数是马上操作数2、执行以下程序,设(SS)=2000H,执行后〔SP〕=?MOVSP,2000HMOVAX,1234HPUSHAXA.21FFEH B.20000H C.22000H D.22002H4、汇编语言程序代码必需位于代码段中,形成代码段物理地址的存放器对是〔B)A.SS:SP B.CS:IP C.DS:BX D.CS:BX5、指令LOOPZ的循环执行条件是( c〕A.CX不等于0且ZF=0 B.CX不等于0或ZF=0C.CX不等于0且ZF=1 D.CX不等于0或ZF=1二、程序题主要围绕试验、PPT中的简洁例题、教材中的例题进展。试验指导书:试验1全部、试验〔3题,试验3的第3题,试验4的第3题,试验6PPT中的简洁例题,要求把握“回车符”和“换行符”的作用及功能7”、“例4。0”试编写一程序,将地址偏移量为100H单元开头的256个单元分别写入:00H,01H,02H,03H,…..FFH〔负元素的个数,0的个数),将统计结果送入到上述数据块之后的一个单元中;第五章一、名词解释Flash ROM RAM EEPROM Cache二、推断题。请推断以下题的正误,对于“×”的请说明缘由。1、DRAM存储芯片须定期刷,PC机中所使用的内存条由DRAM组成。 ( √ )2、8086CPU对内存的访问力量由所插的内存条数目打算。(X )3、高速缓冲存储器Cache与CPU的速度相当。( X 〕4、在PC机中,外存储器中的存储价质仅为磁性材料〔 X 〕.5PC〔√)6、CPU〔X〕.7、存储器芯片的主要技术指示是容量、存取时间和功耗〔X〕。8、RAMRandomAcessMemory的缩写〔√〕。9、ROMReadOnlyMemory的缩写〔√)。10Bytebit〔√〕。11、某存储芯片的字节容量为1KB,它的位容量为10Kb( X )。12、存储容量1MB等于1000KB〔 X).13、静态RAM需要刷电路〔 X 〕。14RAM需要刷电路(√〕。15RAMRAM〔X〕。16、相对而言,静态RAM比动态RAM的外围电路简洁〔 X 〕。18、在内存储器组织中用局部译码方式,存储器单元地址有重复地址值〔√ )。19、在内存储器组织中用全译码方式,存储器单元地址有重复地址值〔 X ).20、假设存储芯片有1K个存储单元,它的片内地址线有10条( √ 〕。21、CPU的地址线为16条,可访问64K个存储单元〔 √ 〕。22、因ROM是仅读存储器,向它内部写入数据是不行能的( X 〕。三、存储器扩展题〔必考题,为同种类型)1、现有2K*4位的RAM和2K*8位的ROM芯片假设干,试为CPU构造一个2KB的RAM和4KB的ROM存储系统。设该CPU的数据总线为D0-D7,地址总线为A0-A15,读写掌握总线为M/IO、RD、WR。请画出CPU与存储芯片之间的扩展连接设计图,并分析RAM和ROM的地址范围。(配套芯片和译码器可以任意使用〕28K×8位的EPROM芯片和16K×8位的SRAM8088CPU形成16KBROM容量和32KBRAM容量,请画出CPU和存储芯片的扩展连接图,并写出所形成的地址空间。要求〔〕扩展所形成的地址空间MM占高地址空间,且连续;〔2〕ROMRAM8U有05共68R芯片的读信号为OE,片选信号为CE;SRAM芯片的读、写信号分别为OE和WE,片选信号为CS.177一、填空题

第六章1、总线带宽又称总线最大传输率,是指单位时间内总线上可传送的数据量,可用〔 字节数/秒,比特数/秒 〕表示〔提示:指单位〕2、总线是在模块和模块之间,设备和设备之间传送信息的一组(公用信号线 。3、依据总线上传输信息的不同,总线可以分为数据总线〔 地址总线 、( 掌握总线 )。4、总线位宽是指(总线上能同时传送的数据位数 ),用bit表示。在总线频率肯定时,总线带宽与位宽成〔正 )比.(正比或反比〕5、USB总线是一种通用的( 串行〕总线.6、USB总线的规律拓扑构造是一种分层的〔星型〕拓扑构造。7、IEEE1394是一种高速〔 串行〕I/O总线。(并行或串行〕二、名词解释总线 总线带宽 RS232C USB总线 IEEE1394三、推断题。请推断以下题的正误,对于“×”的请说明缘由。1、同一时刻只能有一个模块向总线发送信息,但允很多个模块同时接收总线上的信息〔√ 〕2、IEEE1394总线具有即插即用功能,其既支持同步也支持异步传输方式。 〔 〔√ )3、USB总线不支持热插拔和即插即用.(X)〔√〕5、在同一时刻,总线上允很多对模块间进展信息交换〔X〕6、CPUCPU和存储器及I/O〔X〕7、RS—23225根信号.(√〕8、IEEE1394128〔X)四、单项选择题1、以下哪类总线是单向的〔B 。A、数据总线 B、地址总线 C、掌握总线2〔 C )总线用于微机系统内各插件板与系统板之间的连接,是微机系统中最总要的一种总线。A、片内总线 B、片总线C、系统总线 D、外总线3、总线为完成一次数据传输需经受〔c )个阶段。A 2个 B 3个 C 4个 D 5个4、以下关于微机系统中承受总线构造的优点说法错误的选项是〔 D 〕A、可以简化系统构造,便于系统设计制造。B、便于接口设计。C、便于系统扩大。D、提高系统传输速率。5、对USB总线,以下说法错误的选项是〔D A、USB总线是一种串行总线标准。B、支持即插即用.C、支持热插拔.D636、假设某CPU具有16根地址总线,则其对存储器的寻址范围为〔 A〕A 64KB B 32KB C16KB D220B7、以下哪一种总线不是外总线( c。A RS—232总线 B USB总线 C PCI总线 DIEEE1394总线〔 。第七章一、填空题1、8086PC机供给的输入输出指令有两条,分别为IN和OUT,其寻址方式也有两种,分别为直接寻址和( 间接寻址 〕,其中指令OUT50H,AL属于(直接寻址 〕.U在执行NX指令时引脚为低 电平#引脚为 低 电平#引脚为 电平2、计算机系统中,CPU与外设之间数据传输方式包括:直接传输〔 查询传输 )〔 中断传输 )、( DMA传输 )。4、查询传输是指〔 〕.5、中断传输是指〔 。6、8086CPU使用(16 )根地址线对I/O端口寻址,可寻址范围为〔216 )字节。7、DMA传输是指〔 。8、系统对外设编址方式包括〔统一编址 〕 和(独立编址 〕 两种.二、名词解释4、DMA传送三、推断题。请推断以下题的正误,对于“×”的请说明缘由。1、 微机的几种输入/输出方式中,DMA方式利用率最高。 〔 √〕微机的几种输入/输出方式中,DMA方式利用率最高。 ( 〕2、CPU与I/O接口是通过三总线连接的。〔√ 〕3、8086CPU读写一次存储器或I/O端口操作所需要的时间称为一个根本读写总线周期。( √)4、8088CPU工作在最小工作模式下,当执行 OUTDest,Src时,CPU的掌握信号为I/O/M#=0、WR#=1、RD#=0状态〔 X〕5、一个I/O接口中必需要有数据端口、掌握端口和状态端口 .〔√〕6、I/O接口与存储器统一编址的优点是可用一样指令操作。 (√ )7、8086CPU的I/O接口与存储器是统一编址的。( X )8、8088CPU对地址为240H的I/O端口读操作指令为INAL,240H〔X )9、8086CPU对I/O端口的寻址空间为1MB.( X〕10、8086CPU最多可访问64K个I/O字端口〔 √ 〕11、8086CPU承受I/O独立编址方式,可使用AD15—AD0线的地址信息寻址I/O端口(√ 〕12、8086CPU的输入指令INDest,Src 中目的操作数Dest只能是AL.〔X )13、8086CPU的输出指令,是将AL或AX存放器的内容输出到外设的一个端口。(√ )14、在CPU与外设的I/O传输掌握方式分为直接传输、查询传输中断传输DMA传输〔 √ 〕15、假设I/O接口为直接传输方式,接口中应有状态端口。〔 X〕16、中断掌握方式是由外设申请而发生,无恳求时 CPU可以正常工作,因此中断传输可提高 CPU的利用率〔 √〕17、查询方式时CPU处于主动,外设处于被动,所以 CPU效率不高.〔√ 〕18、外设的状态信息是通过I/O接口传送给CPU。(√ )19、查询传输方式是通过查询状态后打算是否传输的传输方

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论