




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
数字电子技术学习通超星课后章节答案期末考试题库2023年(
)在计算机系统中得到了广泛的应用,其中一个重要用途是构成数据总线。
参考答案:
三态门
(-71)10的八位二进制补码是()
参考答案:
(01000111)2
(+71)10的八位二进制反码是
参考答案:
(01000111)2
(01011110.10110010)2等于(
)16
参考答案:
5E.B2
(1011.01)2等于(
)10
参考答案:
11.25
(1011)8421BCD=(
)10
参考答案:
禁用码
(42)10=(
)2
参考答案:
101010
(82)D所对应的二进制数和8421BCD码为()。
参考答案:
(1010010)B,(10000010)8421BCD
(9)10的2421BCD码是()
参考答案:
(1111)2421
【单选题】4位二进制译码器,其输出端个数为()
参考答案:
16
【单选题】4选1数据选择器,地址输入量为A1、A0,数据输入量为D3、D2、D1、D0,若使输出Y=D2,则应使地址输入A1A0为()
参考答案:
10
【单选题】8线-3线优先编码器的输入为I0'-I7',当优先级别最高的I7'有效时,其输出的值是()
参考答案:
000
【单选题】CMOS反相器的传输延迟时间长短与NMOS管和PMOS管的导通等效内阻大小无关()
参考答案:
错误
【单选题】CMOS反相器的传输延迟时间长短与NMOS管和PMOS管的栅极等效电容大小相关()
参考答案:
正确
【单选题】CMOS反相器的动态功耗与其工作频率无关()
参考答案:
错误
【单选题】CMOS反相器的电压传输特性曲线是指输出电压与输入电压间的关系()
参考答案:
正确
【单选题】CMOS反相器输出高电平时,当负载电流增加时,输出电压会升高()
参考答案:
错误
【单选题】CMOS门电路可以直接实现“线与”()
参考答案:
错误
【单选题】J-K触发器的输入J=1和K=1,时钟输入频率为10kHz,Q输出为()
参考答案:
5kHz方波
【单选题】N个触发器可以构成最大计数长度(进制数)为()的计数器
参考答案:
2N
【单选题】OD门的输出必须外接电源和上拉电阻才能正常工作()
参考答案:
正确
【单选题】一个宿舍六名同学,宿舍门打开和六名同学手中的钥匙是什么逻辑关系?(
)
参考答案:
或
【单选题】一位十六进制数至少要用多少位二进制数来表示(
)
参考答案:
4
【单选题】下列计数器中不存在无效状态的是()
参考答案:
二进制计数器
【单选题】下图所示计数器电路中,当M=1时为(
)进制的加法计数器
参考答案:
6
【单选题】下图所示计数器电路中,进位输出Y与计数输入CLK的频率比为(
)
参考答案:
1:83
【单选题】下图所示计数器电路为(
)进制计数器
参考答案:
7
【单选题】为了将500份文件顺序编号,如果采用二进制代码,最少需要用几位?(
)
参考答案:
9
【单选题】八下列函数中,不存在竞争-冒险现象的是(
)
参考答案:
F=BC+B'C'
【单选题】八选一数据选择器74151组成的电路如图所示,则输出函数为(
)
参考答案:
L=B'A+CA+CB'
【单选题】利用译码器可以设计实现任意多输入多输出组合逻辑电路()
参考答案:
正确
【单选题】十六路数据选择器的地址输入(选择控制)端有(
)个
参考答案:
4
【单选题】图中为3线-8线译码器74LS138构成的4路数据分配器,在地址A、B的控制下可将数据D分配到F0-F3不同的输出端。当F0=D时,A、B应为(
)
参考答案:
00
【单选题】图中所示电路的输出逻辑函数式的最简与或式为(
)
参考答案:
Y1=AB+AC+BC;Y2=AB'C'+A'BC'+A'B'C+ABC
【单选题】在电压传输曲线CD段:NMOS管截止,PMOS管导通(
)
参考答案:
错误
【单选题】对于D触发器,欲使Q*=Q,则输入D应为()
参考答案:
Q
【单选题】将二进制数110.101转换为等值的十进制数为(
)
参考答案:
6.625
【单选题】已知3线-8线译码器74HC138和门电路产生的逻辑函数如图所示,则输出Y的逻辑式为(
)
参考答案:
Y=A'B'C+AB'C'+BC
【单选题】已知74LS138译码器的输入地址码A2A1A0=011,则输出为()
参考答案:
11110111
【单选题】已知门电路的输入A、B和输出Y1的电压波形,则该门电路的类型为(
)
参考答案:
与非门
【单选题】时序逻辑电路中任何时刻的输出仅仅取决于该时刻的输入()
参考答案:
错误
【单选题】有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()
参考答案:
1011--0110--1100--1000--0000
【单选题】某计数器的状态转换图如下,其为(
)计数器
参考答案:
5
【单选题】用二进制数补码运算计算(20-25)至少需要用多少位二进制表示(
)
参考答案:
6
【单选题】组合逻辑电路中任何时刻的输出仅仅取决于该时刻的输入()
参考答案:
正确
【单选题】若与非门构成的基本RS触发器处于置1状态时,其输入信号R’S’为()
参考答案:
10
【单选题】若能够存储一位二进制信息的器件是()
参考答案:
触发器
【单选题】触发器的状态转换图如下,则它是(
)
参考答案:
T触发器
【多选题】下列与十六进制数(3D.BE)等值的数为?
参考答案:
二进制111101.10111110###八进制75.574
【多选题】将十进制数174.06转换为等值的二进制数和十六进制数分别为?要求二进制数保留小数点后4位有效数字。
参考答案:
二进制10101110.0000###十六进制AE.0
【多选题】将十进制数25.7转换为等值的二进制数和十六进制数分别为?要求二进制数保留小数点后4位有效数字。
参考答案:
二进制11001.1011###十六进制19.B
【多选题】带符号位二进制数011011(最高位为符号位)的反码和补码为?。
参考答案:
反码011011###补码011011
【多选题】带符号位二进制数111011(最高位为符号位)的反码和补码为?。
参考答案:
反码100100###补码100101
1个触发器能存放1位二进制数码。所以,N位寄存器由N个触发器构成。
参考答案:
对
101键盘的编码器输出(
)位二进制代码。
参考答案:
7
10位逐次比较型ADC转换器的系统时钟脉冲频率为1MHZ,完成一次转换所需的时间t=()μs。
参考答案:
10
10线—4线的集成优先编码器(
)。
参考答案:
输入有10线###输出有4线
16进制数的权值是16的幂。
参考答案:
对
16选1的数据选择器,其地址输入端(选择控制端)有()个。
参考答案:
4个
2.二进制数10比十进制数10小。
参考答案:
.
256×1位ROM地址线有()条。
参考答案:
8
2输入或非门的一个输入端接低电平,另一个输入端接数字信号时,则输出数字信号与输入数字信号的关系为:
参考答案:
反相
3位二进制加法计数器最多能累计()个脉冲。
参考答案:
8
3线-8线,4线-16线译码器均属于部分译码器,而8421BCD译码器是全译码器(
)。
参考答案:
F###错误
3线—8线译码器电路是三—八进制译码器。
参考答案:
错
4位移位寄存器,现态Q0Q1Q2Q3为1100,经左移1位后其次态Q0Q1Q2Q3为()。
参考答案:
1000或1001
4选1数据选择器的地址输入为A1、A0,数据输入为D0、D1、D2、D3,若用他实现逻辑函数F=A+B,则要求数据输入端D0D1D2D3为_________
参考答案:
0111
555定时器的电压控制端无论是否外加控制电压,都不会改变定时器内部电压比较器的参考电压值。
参考答案:
错误
555定时器不可以组成()。
参考答案:
JK触发器
555定时器不能够组成_________。
参考答案:
电压跟随器
555定时器可实现占空比可调的RC振荡器。
参考答案:
对
555定时器如果要正常工作,4号引脚如何连接【图片】
参考答案:
接高电平
555定时器是中规模数字模拟混合集成电路芯片,标准的555芯片有8个引脚(DIP-8封装)?
参考答案:
正确
555定时器有两个阈值,分别为VCC*1/3和VCC*2/3
参考答案:
正确
555电路的输出只能出现两个状态稳定的逻辑电平之一。
参考答案:
对
5个变量可构成
个最小项,变量的每一种取值可使
个最小项的值为1。
参考答案:
32###1
74LS00可以提供3输入的与非门。
参考答案:
错误
74LS00是包含一个与非门的集成芯片,74LS08是包含4个与门的集成芯片()
参考答案:
正确
74LS148是一种()编码器。
参考答案:
二进制优先
74LS161为可预置同步计数器(D3~D0为预置端),下图电路构成了()
参考答案:
十三进制计数器
8421BCD码简称8421码?
参考答案:
错误
8421BCD码01110010所表示的十进制数是(
)。
参考答案:
72
8421BCD码是指用4位二进制代码来表示十进制数的十个数码。
参考答案:
对
8421BCD编码是一种有权码。
参考答案:
对
8位A/D转换器,其分辨率为()
参考答案:
1/256
8位D/A转换器当输入数字量只有最低位为1时,输出电压为0.02V,若输入数字量只有最高位为1时,则输出电压为________V。
参考答案:
2.56
8位二进制数所对应的最大十进制数为
。
参考答案:
255
8进制数732哪一位的位权是8
参考答案:
3那一位
A/D转换的分辨率是指输出数字量中只有最低有效位为1时所需的模拟电压输入值
参考答案:
对
A+A=2A
参考答案:
错
A+BC+BCD=____________
参考答案:
(A+B)(A+C)
A⊕0=?
参考答案:
A
AD转换器是将模拟信号转换成数字信号。
参考答案:
对
BCD-七段显示译码器(
)。
参考答案:
使用了7个LED###有共阴极接法###有共阳极接法
BCD码是用()位二进制描述()位十进制。
参考答案:
四、一
BCD码是用四位()进制描述一位十进制。
参考答案:
二
C4027是集成()芯片。
参考答案:
JK触发器
CC4511是一个7段显示译码器芯片,除了译码的功能外,还有
参考答案:
测试功能_锁存功能_消隐功能
CC4511是一种常用的()。
参考答案:
七段显示译码器
CMOS门电路与TTL相比,其突出优点为:微功耗、抗干扰能力强。
参考答案:
对
CMOS电路主要元件是三极管。
参考答案:
错
CMOS电路的电源电压范围较大,约在(
)。
参考答案:
3~18V
CMOS门电路多余输入端应该()。
参考答案:
与其他输入端并接
CMOS门电路的特点:静态功耗();动态功耗随着工作频率的提高而()。
参考答案:
极低增加
CMOS门电路的输入引脚可以通过增加MOS的数量增加即可,对门电路的性能没有影响?
参考答案:
错误
CMOS门电路的输入电阻()。
参考答案:
小
CMOS门电路的静态功耗(
)。
参考答案:
极低;增加;很大;高
CPLD与FPGA所采用的编程技术不同,CPLD是基于SRAM的编程技术,而FPGA则是基于E2PROM或快闪存储器的编程技术?
参考答案:
错误
CPLD和FPGA实现逻辑函数的原理是相同的?
参考答案:
错误
CPLD是一种可编程的大规模集成电路?
参考答案:
错误
CP为高电平有效,则当CP=0期间触发器输出状态保持不变。
参考答案:
对
CT74LS283中的A3为数据低位,A0为数据高位。
参考答案:
错
CT74LS290计数器的计数工作方式有__________种。
参考答案:
3
D/A转换器可以把电压转换成电流。
参考答案:
错
D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。
参考答案:
对
D/A转换器的分辨率既可以用输入数字量的位数n来表示,也有可以用最小输出电压与最大输出电压的比值来表示?
参考答案:
正确
D/A转换器的转换精度等于D/A转换器的分辨率。
参考答案:
错
D/A转换过程中的非线性误差是可以消除的?
参考答案:
F###错误
D/A转换过程中的非线性误差是可以消除的?
参考答案:
错
DRAM中存储的数据如果不进行周期性的刷新,其数据将会丢失;而SRAM中存储的数据无需刷新,只要电源不断电就可以永久保存。
参考答案:
正确
D的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
参考答案:
错
D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
参考答案:
错误
D触发器的输出总是跟随其D信号输入的变化而变化。
参考答案:
T###正确
EDA技术是以计算机为基本工具、借助于软件设计平台,自动完成数字系统的仿真、逻辑综合、布局布线等工作。最后下载到芯片,实现系统功能?
参考答案:
错误
F=AB+CD的真值表中,F=1的状态有()。
参考答案:
7个
GAL与PAL的结构比较中,以下说法不正确的是()。
参考答案:
GAL与PAL的输出结构都是可编程的
GAL的电路结构中,与阵列是可编程的,或阵列和输出电路形式分别是()和()的。
参考答案:
固定、可编程
JK触发器要实现【图片】时,J、K端的取值为()。
参考答案:
J=1,K=0
JK触发器在J、K同时输入高电平时,处于_______状态
参考答案:
翻转
JK触发器当J、K都为1时,下一个状态维持与现态一致?
参考答案:
错
JK触发器当J、K都为1时,下一个状态维持与现态一致?
参考答案:
F###错误
JK触发器的逻辑功能有()。
参考答案:
置0_置1_计数_保持
L=A•B表示或运算。
参考答案:
错
lt=1;endendmodule
参考答案:
正确
MOS型集成逻辑门有CMOS、NMOS、PMOS,双极型集成逻辑门主要有TTL和ECL,混合型集成逻辑门有BiCMOS?
参考答案:
正确
n个变量的最小项的个数共有_______
参考答案:
2
PN结加正向电压时,其正向电流是()
参考答案:
A
PN结在无光照,无外加电压时,结电流为零。()
参考答案:
T###正确
RAM存储器掉电后数据会消失。
参考答案:
T###正确
ROM存储器中数据在正常工作时既可读也可写。
参考答案:
F###错误
ROM由存储阵列、地址译码器和()组成。
参考答案:
输出控制电路
T'触发器只具有JK触发器的翻转功能。
参考答案:
对
TTL逻辑门中与CMOS逻辑门的OD门对应的是()。
参考答案:
正确
TTL与非门带同类门电路拉电流负载个数增多时,其输出高电平
参考答案:
下降
TTL与非门输出带同类门电路灌电流负载个数增多时,其输出低电平UOL
参考答案:
升高
TTL反相器电路工作在截止区时,称为关门,输出为高电平;工作在饱和区时,称为开门,输出为低电平。
参考答案:
T###正确
TTL和CMOS两种集成电路与非门,其闲置输入端都可以悬空处理。
参考答案:
错
TTL和CMOS两种集成电路与非门,其闲置输入端都可以悬空处理。
参考答案:
错
TTL和CMOS门电路所对应的高低电平范围相同。
参考答案:
错
TTL电路中以_________为主要器件。
参考答案:
三极管
TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0为100时,输出由高位到底为应为()。
参考答案:
为0
T触发器具有的逻辑功能,描述正确的是()。
参考答案:
保持、计数功能
T触发器只具有JK触发器的翻转功能。
参考答案:
错
一个8421BCD码计数器至少需要个触发器。
参考答案:
4
一个8421BCD码计数器至少需要几个触发器(
)
参考答案:
4
一个具有A、B、C三个逻辑变量的逻辑函数Y=AB+AC+BC是它们的最小项表达式。
参考答案:
F###错误
一个十六进制计数器,能计数(
)。
参考答案:
八进制计数###十五进制计数
一个四位二进制减法计数器的起始值为1001,经过100个时钟脉冲作用之后的值为。
参考答案:
0101
一个四输入的与非门,使其输出为0的输入变量取值组合有(
)。
参考答案:
1种
一个四输入端的与非门,它的输出有( )种状态。
参考答案:
16
一个复杂数字电路的完整VerilogHDL模型,是由()构成的。
参考答案:
模块module
一个完整的数字系统通常由输入模块、控制模块、输出模块、()及各个功能子模块五部分构成。
参考答案:
时基模块
一个容量为1K×8的存储器有(
)个存储单元。
参考答案:
8K
一个容量为512×1的静态RAM具有()。
参考答案:
地址线9根,数据线1根
一个数据选择器的地址输入端有3个时,最多可以有个数据信号输出。
参考答案:
8
一个数据选择器的地址输入端有3个时,最多可以有_________个数据信号输出。
参考答案:
8
一个数据选择器的地址输入端有4个时,最多可以有()个数据信号输入。
参考答案:
16
一个用555定时器构成的单稳态触发器输出的脉冲宽度为()。A.0.7RCB.1.4RCC.
D.1.0RC
参考答案:
1.1RC
一个组合逻辑电路,可以有多种逻辑表达方式,但其真值表是唯一的。
参考答案:
对
一个触发器只能存储一位二进制数。
参考答案:
正确
一个触发器可保存1位二进制数。
参考答案:
T###正确
一个触发器可记录一位二进制代码,它有()个稳态。
参考答案:
2
一个逻辑函数的表示方法有:()、()、()、()
参考答案:
函数表达式逻辑电路图真值表卡诺图波形图
一位8421BCD码译码器的数据输入线与译码输出线的组合是(
)
参考答案:
4:10
一位全加器除完成半加器的功能外,还要考虑(
)问题。
参考答案:
低位向本位进位
一位十六进制数可以用——位二进制数来表示。
参考答案:
4
一位半加器与全加器功能相比,不需考虑(
)问题。
参考答案:
低位向本位的进位
一只三输入端或非门,使其输出为1的输入变量取值组合有()种。
参考答案:
1
一般情况下,计算机处理数字信号需要经过_________变换。
参考答案:
AD
一般而言,存储器由存储阵列、地址译码器和输出控制电路三部分组成。
参考答案:
T###正确
一输入为十位二进制(n=10)的倒T型电阻网络DAC电路中,基准电压VREF提供电流为______?
参考答案:
七段共阳极的LED数码管的字形如下,若要显示字形“1”,则abcdefg应输入()。
参考答案:
0xa4
七段显示译码器,当译码器七个输出端状态为abcdefg=0110011时(高电平有效),输入信息为()
参考答案:
0100
三变量ABC构成的表达式是最小项表达式。()
参考答案:
F###错误
三态输出门的三个状态是_______________、________________和_________________。
参考答案:
高电平###低电平
三态门是在普通门的基础上增加控制电路构成的,它的三种输出状态是高电平、低电平和高阻态。
参考答案:
对
三态门的三种状态分别为:高电平、低电平、低组态。()
参考答案:
错误
三态门的输出具有高电平、低电平和高组态这三种状态?
参考答案:
正确
三态门输出为高阻时,其输出线上电压为高电平。
参考答案:
错
三极管作为开关使用时,要提高开关速度,可(
)
参考答案:
降低饱和深度
三极管作为开关时工作区域是(
)。
参考答案:
饱和区+截止区
三极管非门电路主要是利用了三极管工作在截止和饱和两种状态。
参考答案:
正确
上升沿触发的JK触发器原状态为1,欲使其状态变为0时,则在时钟脉冲CP上升沿到来前置J=×、K=1。
参考答案:
T###正确
下列ADC转换器中,抗干扰能力最强的是()。
参考答案:
双积分型ADC
下列JK触发器相当于一个
。
参考答案:
T触发器
下列JK触发器相当于一个。
参考答案:
T触发器
下列VerilogHDL程序所描述的电路是()。moduleMED(Q,DATA,CLK)inputDATA,CLK;outputQ;regQ;always@(posedgeCLK)beginQ<=DATA;endendmodule
参考答案:
D触发器
下列VerilogHDL程序所描述的电路是()。mouduleCircuit_A(inputA,B,outputY);assignY=~A&B;endmodule
参考答案:
与非门
下列不属于常用的组合逻辑电路的有
参考答案:
门电路
下列不是用来描述时序逻辑电路的逻辑方程有()。
参考答案:
特性方程
下列不用于整形脉冲的电路是
。
参考答案:
双稳态触发器
下列关于最小项的说法中正确的有:
参考答案:
包含全部变量###各变量只能以原变量或反变量的形式出现###对任意最小项只有一组变量取值使其值为1###相邻最小项只有一个变量不同,其余变量均相同。
下列几种A/D转换器中,转换速度最快的是(
)。
参考答案:
并行A/D转换器
下列哪些信号是数字信号()
参考答案:
电压的有无
下列属于四变量A,B,C,D最小项的是______。
参考答案:
ABCD
下列属于复合逻辑门的是()
参考答案:
同或门
下列属于时序逻辑电路的是()
参考答案:
寄存器
下列数中,最大的数是(
)。
参考答案:
(
3D
)16
下列电路构成______计数器。
参考答案:
四进制
下列等式成立的是:()
参考答案:
A+1=1
下列表达式中不存在竞争冒险的是()。
参考答案:
下列触发器中抗干扰能力最强的是__________。
参考答案:
边沿D触发器
下列说法不正确的是_________。
参考答案:
OC门输出端直接连接可以实现正逻辑的线或运算
下列这个电路中,RG1是光敏电阻,下图中555定时器接成了什么电路?【图片】
参考答案:
施密特触发器
下列选项中,叙述不正确的是()。
参考答案:
竞争冒险现象客观存在,无法消除。
下列逻辑电路中不属于时序逻辑电路的是()。
参考答案:
译码器_加法器_数据选择器
下列逻辑电路中不是组合逻辑电路的是()
参考答案:
计数器
下列逻辑运算表达式中正确的是()。
参考答案:
1·1=1
下图中,若【图片】,【图片】1001,求【图片】()。【图片】
参考答案:
1001
下图中二极管的导通电压为0.7V,下面这个电路中如果A端和B端一个为0V,另一个为3V,输出电压是0.7V【图片】
参考答案:
正确
下图所示D锁存器,只有当使能端E=1时,输入端D的值才会影响到Q的状态?
参考答案:
正确
下图所示为某二变量输入逻辑门的输入A、B及输出Y的波形,试判断为何种逻辑门的功能________。
参考答案:
与门
下图所示时序逻辑电路功能是计数器,分析此计数器的模是:。【图片】
参考答案:
五进制
下图所示电路中,双向移位寄存器74LS194的初始状态为0000,串行输入端【图片】从高位到低位依次输入数码1001,试分析3个CP脉冲作用后,Q3Q2Q1Q0的状态是:。【图片】
参考答案:
0100
下图所示电路中Q3Q2Q1Q0的初始态为0001,试分析7个计数脉冲CP作用后电路的状态Q3Q2Q1Q0为:。【图片】
参考答案:
1010
下图所示电路实现的逻辑功能是()。
参考答案:
或非门
下图所示电路是用二-十进制优先编码器74LS147和同步十进制计数器74160组成的可控分频器,已知CP端输入脉冲的频率为10kHz。试说明当输入控制信号E为低电平时由Y端输出的脉冲频率为()。【图片】【图片】
参考答案:
2kHZ
下图所示电路是用八线-三线优先编码器74LS148和四位同步二进制计数器74161组成的可控分频器,已知CP端输入脉冲的频率为10kHz。试说明当开关K置于【图片】位置时构成()进制计数器。【图片】
参考答案:
13
下图所示电路构成()进制计数器。
参考答案:
9进制
下图所示电路的输出,描述正确的是()。
参考答案:
有源低通滤波电路;
下图所示电路的输出端F=1时,ABCD的取值组合为
。
参考答案:
0000
下图接成何种电路【图片】【图片】
参考答案:
多谐振荡器
下图是()进制的计数器【图片】
参考答案:
十三进制
下图是多少进制的计数器【图片】
参考答案:
十进制计数器
下图构成的是()进制的计数器【图片】
参考答案:
十三进制
下图电容C构成的放电回路是(),放电时间为()【图片】
参考答案:
R2、C,0.7R2*C
下图电路中二极管导通时压降为0.7V。若A端电压为UA=3V,B端电压为UB=3V,则Y的输出电源为()。【图片】
参考答案:
2.3V
下图电路是()。【图片】
参考答案:
异步时序电路_加法计数器_16位计数器_能自启动
下图电路的驱动方程正确的有【图片】
参考答案:
___
下图电路能由D触发器构成JK触发器吗?
参考答案:
下图的水位检测电路中555定时器构成的是()应用,当水位()扬声器报警【图片】
参考答案:
多谐振荡器,低于水位检测探针时
下图的状态图表示电路不能自启动【图片】
参考答案:
错误
下图的电路可以自启动【图片】
参考答案:
正确
下图题目为当输入为()状态,输出会是高电平。【图片】
参考答案:
A=0,B=0
下述有关卡诺图化简须遵循的规则中,说法错误的是(
)。
参考答案:
卡诺图内的含1的方格个数必须为2n个
下降沿触发的双JK触发器CT74LS112正常使用时必须使直接置0端:,直接置1端:。
参考答案:
1状态
下降沿触发的边沿JK触发器在时钟脉冲CP下降沿到来前J=1、K=0,而在CP下降沿到来后变为J=0、K=1,则触发器状态为:
参考答案:
1状态
下面不属于三种基本逻辑运算是()。
参考答案:
与非逻辑
下面几种A/D转换器中,工作速度最高的是()。
参考答案:
并行比较型ADC
下面器件中,含有输出逻辑宏单元结构的逻辑器件的是()。
参考答案:
GAL
不同进制数的转换,有直接选择两个相等的不同进制的数。也有给出几个不同进制数比大小。在下列一组数中,最大数是()
参考答案:
二进制数11101101.1
不属于可编程器件的是()
参考答案:
编码器
不管什么计数体制,每一位的位权都是相应基数的整数次幂。
参考答案:
T###正确
与门、与非门的闲置输入端应接
电平;或门、或非门的闲置输入端应接
电平
参考答案:
高
与门、与非门的闲置输入端应接高电平,或门、或非门的闲置输入端应接低电平
参考答案:
对
与非门构成的基本RS触发器的输入S'=1,R'=0时,其输出状态为(
)。
参考答案:
Q=0,Q’=1
与非门构成的基本RS触发器的输入S'=1,R'=1,当输入S'变为0时,触发器输出将会(
)
参考答案:
置1
与非门的输入端加有低电平时,其输出端恒为高电平。
参考答案:
正确
两个与非门构成的基本RS触发器的功能有
置0
、
置1
和
翻转
。电路中不允许两个输入端同时为
低电平
,否则将出现逻辑混乱。
参考答案:
错
两个逻辑变量的任意一个最小项包含有(
)。
参考答案:
两个逻辑变量
两个逻辑电路的逻辑函数表达式不一样,这两个电路的逻辑功能就不一样。
参考答案:
错
两个逻辑电路的逻辑函数表达式不一样,这两个电路的逻辑功能就不一样。
参考答案:
错
两片74LS160计数器串联后,最大计数容量为()。
参考答案:
100
串行进位加法器比超前进位加法器运算速度快。
参考答案:
错
为了保证取样所得到的信号uO(t)能够保留原输入信号uI(t)所包含的全部信息,取样控制信号S(t)的频率fs和输入模拟信号的最高频率fimax之间的关系是()。
参考答案:
fs≥2fimax
为实现数据传输的总线结构,要选用(
)电路。
参考答案:
三态门
为构成1024×4的RAM,
需要多少片256×1的RAM?
参考答案:
16
主从型RS触发器的逻辑符号如图所示,其输出状态的变化,发生在时钟脉冲CP的;已知输入端S=0,R=1,在CP触发边沿作用下,其输出端Q为。【图片】
参考答案:
下降沿,0
二-十制编码器的输入编码信号应有(
)
参考答案:
10个
二—十进制译码器将四位8421码的十组代码翻译成十个十进制数字符号输出的信号。
参考答案:
错
二极管和三极管在数字电路中可工作在截止区、饱和区和放大区。
参考答案:
错
二极管的单向导电性是正偏导通,反偏截止
参考答案:
正确
二极管的开关特性是利用了它的单向导电性
参考答案:
正确
二进制代码表示数值的大小,二进制数码不表示数值的大小。
参考答案:
错
二进制数(10.10)B和十进制数()D相等。
参考答案:
(01101000)2
二进制数(101011.101)2转换成十进制数是()
参考答案:
43.625
二进制数00010111相当于十进制数的_________。
参考答案:
23
二进制数101001转换成十进制数是()
参考答案:
555
二进制数只有_______和___________两个数码,其加法运算进位规则是逢二进一。
参考答案:
0
二进制数转换为八进制数是从小数点开始,整数部分向左(小数部分向右)三位一组,最后不足三位的加0补足三位,再按顺序写出各组对应的八进制数。
参考答案:
对
二进制的特点是()
参考答案:
逢二进一
二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。(
)
参考答案:
T###正确
二进制转制为十进制数的方法是各位加权系数之和。
参考答案:
对
五进制计数器的有效状态为五个。
参考答案:
对
交通红绿灯倒计时电路中使用的是显示译码器。(
)
参考答案:
T###正确
什么是摩根定律?
参考答案:
(AB)'=A'+B'(A+B)'=A'B'
什么是组合逻辑电路?
参考答案:
任意时刻的输出状态只取决于该时刻的输入状态,而与电路状态无关。
什么是触发器?
参考答案:
是构成时序逻辑电路的基本单元,它具有记忆功能
仅具有保持和翻转功能的触发器是(
)。
参考答案:
T触发器
仅具有保持和翻转功能的触发器是RS触发器。
(
)
参考答案:
错
仅具有置“0”和置“1”功能的触发器是:
参考答案:
D触发器
从电路结构上看,由逻辑门电路组成,不包含任何记忆元件的电路就是组合逻辑电路。
参考答案:
错误
从结构看,构成组合逻辑电路的基本单元电路是逻辑门电路?
参考答案:
错误
以_________表示逻辑1,__________表示逻辑0,称这种表示方法为正逻辑。
参考答案:
高电平###低电平
以下不属于DA组成部分的是_________。
参考答案:
数字电子开关
以下不属于时序逻辑电路的是_________。
参考答案:
数据选择器
以下关于锁存器和触发器描述正确的是()。
参考答案:
锁存器是脉冲电平敏感器件,触发器是脉冲边沿敏感器件
以下几个逻辑代数运算,正确的是_________。
参考答案:
A+BC=(A+B)(A+C)
以下各电路中,
可以产生脉冲定时。
参考答案:
单稳态触发器
以下各种接法不正确的是
。
参考答案:
CMOS门闲置输入端悬空
以下各种触发器中,抗干扰能力最强的是()
参考答案:
下降沿触发型JK触发器
以下哪个选项是二进制数()
参考答案:
电视传输系统
以下哪些数是八进制数()
参考答案:
(456)8
以下对74LS148芯片描述不正确的是
参考答案:
它和74LS138一样都是译码器
以下电路中,可以将正弦波变换为矩形波的电路是_____________。
参考答案:
施密特触发器
以下表达式中符合逻辑运算法则的是()。
参考答案:
A+1=1
以下逻辑函数的表示方法中,能用来化简逻辑函数的是(
)
参考答案:
逻辑函数表达式卡诺图
任一进制按权计算出来的就是十进制数。
参考答案:
正确
优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。
参考答案:
对
优先编码器只对多个输入编码信号中优先权最高的信号进行编码。
参考答案:
对
优先编码器只对多个输入编码信号中优先权最高的信号进行编码。
(
)
参考答案:
T###正确
优先编码器同时有两个或两个以上信号输入时,是按
给输入信号编码
参考答案:
高优先级
优先编码器的编码(
)。
参考答案:
是唯一的
优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。(
)
参考答案:
是惟一的
优先编码器的输入请求编码的信号级别一般是下标号大的优先级别高。
参考答案:
对
优先编码器能对同时输入的两个或两个以上的信号按优先级别进行编码。
参考答案:
正确
传统设计方法设计出的组合逻辑电路,通常由逻辑门和触发器组合而成?
参考答案:
错误
余3BCD码是用3位二进制数表示1位十进制数。
参考答案:
错
余3码是(
)。
参考答案:
无权码###编码有固定规律
使用FPLA来实现组合逻辑函数时,要将逻辑表达式分别写成()。
参考答案:
最简与-或式
使逻辑函数【图片】为1的逻辑变量组合为()。
参考答案:
100
倒T型网络D/A转换器由于支路电流不变,所以不需要建立时间。
参考答案:
对
全加器有()个输入,()个输出。
参考答案:
3,2
八输入端的编码器按二进制数编码时,输出端的个数是(
)。
参考答案:
3个
八进制数(123)8转换成十进制数是()
参考答案:
(104)10
八进制数的权值为(
)
参考答案:
8的幂
八进制的特点()
参考答案:
逢八进一
八选一数据选择器的数据输入端有()个。
参考答案:
8
公式的结果是()
参考答案:
0
共阳极结构的数码显示器需要低电平驱动才能显示。
参考答案:
对
共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。(
)
参考答案:
T###正确
关于TTL电路不使用输入端的处理错误的是(
)。
参考答案:
对于与门电路,不使用输入端应接低电平
具有“有1出0、全0出1”功能的逻辑门是_______
参考答案:
或非门
典型集成计数器74HC390是模可变的计数器?
参考答案:
错误
典型集成计数器74LVC161是二进制计数器,而典型集成计数器74HC390是非二进制计数器?
参考答案:
T###正确
典型集成计数器74LVC161是二进制计数器,而典型集成计数器74HC390是非二进制计数器?
参考答案:
对
函数L=AB+B+BCD=()。
参考答案:
B
函数F=AB+BC,使F=1的输入ABC组合为_________
参考答案:
ABC=110
函数F=AB+BC,使F=1的输入ABC组合为()
参考答案:
ABC=110
函数Y=AB+BC,使Y=1的输入ABC组合为_________
参考答案:
ABC=110
分析下图所示电路,其组成计数器的模是:。【图片】
参考答案:
七进制
分析下图所示电路,启动信号过后,电路输出Q3Q2Q1Q0的状态图为()。
参考答案:
分析同步时序电路是为了确定在时钟CP控制下,电路输出信号和状态转换的规律?
参考答案:
错误
分析图中所示输入、输出Q的波形。则该触发器为()
参考答案:
上升沿触发的D触发器
分析图所示计数器电路,其逻辑功能是()。【图片】
参考答案:
六进制计数器
分析图示计数器电路,其逻辑功能是()。【图片】
参考答案:
六进制计数器
分析如图所示电路的逻辑功能是()进制计数器,其编码方式是()。【图片】
参考答案:
八,二进制减法计数
分析异步时序电路时,必须列出时钟方程?
参考答案:
正确
列举触发器的功能表示方法有哪些?
参考答案:
功能表卡诺图特征方程驱动表
状态转换图
列逻辑函数真值表时,若变量在表中的位置发生变化,就可以列出不同的真值表。
参考答案:
错
利用ROM实现四位二进制码到四位格雷码的转换,则该ROM的地址线有()根,数据线有4根。
参考答案:
4
利用与非门可以实现()门电路的逻辑功能。
参考答案:
与门_或门_异或_非门
利用中规模集成计数器构成任意进制计数器的方法是(
)。
参考答案:
预置数法
利用公式化简法化简逻辑函数Y=(AC+BC'+A'B)的结果为(
)
参考答案:
Y=AC+B
利用同步二进制加法计数器74161,采用异步清零法实现十进制计数功能,试分析图中与非门输入端A应连接的计数器输出端是:。【图片】
参考答案:
Q1
功耗是门电路重要参数之一。功耗有静态和动态之分。所谓静态功耗是指电路输出没有状态转换时的功耗。而电路在输出发生状态转换时的功耗称为动态功耗?
参考答案:
错误
化简逻辑函数:Y=A⊕(A⊕B)=__________
参考答案:
B
十六路数据选择器的地址输入(选择控制)端有()个。
参考答案:
4
十六进制数(6A.2)16转换成二进制数为
。
参考答案:
(1101010.001)2
十六进制数(F3C.8)转换成十进制数是()
参考答案:
(3900.5)10
十六进制数2F所对应的十进制数为(
)。
参考答案:
47
十六进制的特点()
参考答案:
逢十六进一
十进制数100对应的二进制数为
参考答案:
1100100
十进制数2004等值于八进制数(
)
参考答案:
(25)8
十进制数25用8421BCD码表示为
参考答案:
00100101
十进制数321的8421BCD码表示为
。
参考答案:
001100100001
十进制数35用8421BCD码表示为()。
参考答案:
00110101
十进制数61的8421BCD码是()。
参考答案:
错误
十进制数75转换为8421BCD码为(__________)8421BCD,十进制数23转换为余3BCD码为(__________)余3BCD
参考答案:
01110101;01110101
十进制数88等于十六进制数(
)
参考答案:
58H
十进制数91转换成二进制数是______。
参考答案:
1011011
十进制数99对应的二进制数为_________
参考答案:
1100011
十进制数转换成二进制数的方法是()
参考答案:
基数连除法
十进制转换为二进制的方法是:整数部分用______法,小数部分用________法。
参考答案:
除二取余;除2取余:除2取余法
单稳态触发器可以构成分频电路
参考答案:
正确
单稳态触发器可用来(
)。
参考答案:
产生延时作用
单稳态触发器在触发脉冲的作用下,从稳定状态转换到暂稳状态(
)。
参考答案:
依靠自身作用###能自动返回到稳定状态
单稳态触发器有()个稳态输出。
参考答案:
1
单稳态触发器的电路接好后,其暂稳态持续时间_____________。
参考答案:
与电路本身的参数有关
单稳态触发器的脉冲宽度是
参考答案:
1.1RC
卡诺图与真值表之间没有关系。()
参考答案:
F###错误
卡诺图中,两个相邻的最小项有一个变量__________
参考答案:
互反
卡诺图中两个列变量的顺序为_______、_______、_______、_______。
(
)
参考答案:
00、01、11、10
卡诺图具有几何相邻和逻辑相邻性。(
)
参考答案:
对
卡诺图化简时,无关项的取值只能为1。
(
)
参考答案:
F###错误
卡诺图化简时,无论变量如何取值,几个最小项之和都是零,则这几个最小项须是无关项。
(
)
参考答案:
T###正确
卡诺图化简时,每个圈包围的方格数为(
)。
参考答案:
2的n次方个
卡诺图化简逻辑函数的本质就是合并相邻最小项。
(
)
参考答案:
T###正确
卡诺图可以直观而方便的化简逻辑函数。
(
)
参考答案:
对
双向移位寄存器可同时执行左移和右移功能。
参考答案:
错
反演律又称摩根定律,是非常重要又非常有用的公式,它经常用于逻辑函数的变换
参考答案:
对
可以利用多个与门实现或门的逻辑功能
参考答案:
错误
可以用作数据分配器的是(
)
参考答案:
译码器
可以组成顺序脉冲发生器的电路是(
)
参考答案:
二进制计数器和二进制译码器
可编程只读存储器PROM的存储单元由于采用熔丝工艺,可以()次编程。
参考答案:
一
可编程存储器的内部结构都存在与阵列和或阵列。
参考答案:
对
可编程逻辑器件是作为一种()集成电路生产的,它的逻辑功能在出厂后是()。
参考答案:
通用,可编程的
可编程逻辑器件的电路结构,由与阵列、或阵列、()和输出电路组成。
参考答案:
输入电路
各种触发器之间不能相互转换。
参考答案:
错误
同一个逻辑函数,其真值表和逻辑图都是唯一的。()
参考答案:
错误
同或门一个输入接高电平时,可作反相器使用
参考答案:
F###错误
同步D触发器是在同步RS触发器的R、S之间加一个反相器构成的。
参考答案:
对
同步JK触发器有空翻现象,边沿JK触发器没有空翻现象。
参考答案:
对
同步JK触发器在时钟脉冲CP=1期间,J、K输入信号发生变化时,对输出Q的状态不会有影响。
参考答案:
F###错误
同步RAM与异步RAM的主要差别在于前者的读写操作是在时钟脉冲节拍控制下完成的,同步RAM的读写速度低于异步RAM。
参考答案:
错
同步RAM与异步RAM的主要差别在于前者的读写操作是在时钟脉冲节拍控制下完成的,同步RAM的读写速度低于异步RAM。
参考答案:
F###错误
同步RS触发器在CP=1期间,输出状态随输入R、S端的信号变化。
参考答案:
T###正确
同步RS触发器增加了时钟CP控制端。
参考答案:
对
同步RS触发器边沿触发期间,输出状态随输入R、S端的信号变化。
参考答案:
正确
同步SR触发器输入信号的约束条件为SR=0。
参考答案:
正确
同步二进制计数器的每个触发器的时钟方程是相同的。
参考答案:
正确
同步时序电路和异步时序电路比较,其差异在于后者:
参考答案:
没有统一的时钟脉冲控制
同步时序电路和异步时序电路比较,其差异在于后者()
参考答案:
没有统一的时钟脉冲控制
同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。
参考答案:
错
同步时序逻辑电路的分析方法和异步时序逻辑电路的分析方法完全相同。
参考答案:
错
同步触发器中的“同步”是指()。
参考答案:
与CP同步
同步计数器和异步计数器比较,同步计数器的显著优点是工作速度快?
参考答案:
工作速度高工作速度高
同步计数器和异步计数器比较,同步计数器的显著优点是工作速度快。这个说法正确吗?
参考答案:
正确
和十六进制数5A.5等值的二进制数是()。
参考答案:
10111100.1110BC.E10101110.0000AE.0
噪声容限表示门电路的抗干扰能力。电路的噪声容限越大,其抗干扰能力越强?
参考答案:
对
噪声容限表示门电路的抗干扰能力。电路的噪声容限越大,其抗干扰能力越强?
参考答案:
T###正确
四变量逻辑函数对应的卡诺图有()个方格
参考答案:
17
四输入的译码器,其输出端最多为(
)。
参考答案:
16个
因为A+AB=A,所以AB=0。()
参考答案:
错误
因为逻辑表达式AB+C=AB+D成立,所以C=D成立。()
参考答案:
错误
图(1)所示电路中二极管导通时压降为0.7V。若UA=3V,UB=0V,则UO=()。【图片】
参考答案:
0.7V
图(a)、图(b)两个逻辑符号()。
参考答案:
图(a)是D触发器,图(b)是D锁存器
图(a)所示为TTL集成施密特触发与非门,如在其A、B端输入如图(b)所示的波形,试对应画出输出波形。
参考答案:
.
图中所示为何种触发器:
参考答案:
上升沿触发
图中门电路是74系列TTL电路,说明其输出Y是什么状态。【图片】
参考答案:
高电平
图中门电路是CC4000系列的CMOS电路,说明其输出Y是什么状态。【图片】
参考答案:
高电平
图为()进制计数器【图片】
参考答案:
七进制
在TTL逻辑门中,为实现“线与”,应选用()
参考答案:
OC门
在TTL逻辑门中,为实现“线与”,应选用()
参考答案:
OC门
在(
)输入情况下“与”运算的结果是逻辑1。
参考答案:
全部输入是1
在(
)输入情况下“或”运算的结果是逻辑0。
参考答案:
全部输入是1
在A/D转换过程中量化误差是可以避免的。
参考答案:
错
在D/A转换电路中,输出模拟电压数值与输入的数字量之间____关系?
参考答案:
成正比
在TTL门电路中,输入端悬空、开路和接高平逻辑等效?
参考答案:
错误
在VerilogHDL程序中,如果没有说明输入、输出变量的数据类型,则默认是wire型变量?
参考答案:
F###错误
在VerilogHDL程序中,如果没有说明输入、输出变量的数据类型,则默认是wire型变量?
参考答案:
错
在一个系统中,集成电路74LS00可以直接用逻辑功能和引脚封装相同的74HC00代替使用?
参考答案:
错
在一个系统中,集成电路74LS00可以直接用逻辑功能和引脚封装相同的74HC00代替使用?
参考答案:
F###错误
在下图所示的LED点阵列字符动态显示电路中,若将LED阵列改为16行×128列,则需要RAM的容量为()(字数×位数)。
参考答案:
128×16
在二进制译码器中,若输入是4位二进制代码,则输出有()个信号。
参考答案:
32
在位数不同的D/A转换器中,分辨能力最高的是()D/A转换器。
参考答案:
32位
在何种输入情况下,“与非”运算的结果是逻辑0?
参考答案:
A+1=1
在函数F=AB+CD的真值表中,F=1的状态有()个。
参考答案:
7
在十六进制计数系统中每个变量的取值为(
)
参考答案:
0-15
在四变量卡诺图中,逻辑上不相邻的一组最小项为_________。
参考答案:
m13与m14
在图所示的电路中,当AB=11时,输出Y=0。
参考答案:
对
在描述矩形脉冲特性的主要参数中,占空比指的是。
参考答案:
脉冲宽度与脉冲周期的比
在数字电路中,下列()门可实现“线与”功能。
参考答案:
OC门
在数字电路中,用“1”和“0”表示两种状态,二者无大小之分。
参考答案:
正确
在数字系统中为什么要采用二进制?
参考答案:
因为数字信号有在时间和幅值上离散的特点,它正好可以用二进制的1和0来表示两种不同的状态
在时间和幅值上都不连续的信号是数字信号,语音信号是数字信号。
参考答案:
错误
在某计数器的输出端观察到如图所示的波形,该计数器的模为()。
参考答案:
6
在目前的应用中,CMOS和TTL逻辑门电路中占据主导地位的是TTL电路?
参考答案:
错误
在设计组合逻辑电路时,需要尽量减少芯片资源的数目和连线,使电路的成本低并且工作速度快?
参考答案:
错误
在进行A/D转换时,常进行的是(
)。
参考答案:
采样###保持###编码
在逻辑函数的每个最小项中,都含有n个因子,每个变量都以原变量或反变量的形式出现且只出现一次。
参考答案:
对
在逻辑运算中,若AB=BC,则A=C?
参考答案:
错误
基本RS触发器的【图片】,【图片】,则触发器的功能是()。
参考答案:
置0
基本的RS触发器具有“空翻”现象。
参考答案:
错
基本的逻辑关系有三种,它们是_________、_________、________。
参考答案:
与;逻辑与;与逻辑###或;逻辑或;或逻辑
处理()的电子电路是数字电路。
参考答案:
时间上和幅度上离散的信号时间和幅值上离散的信号
复合逻辑运算包括(
)
参考答案:
与非、或非、与或非
多个三态门的输出连在一总线上,当其中一个三态门传送信号时,其他三态门均处于1状态?
参考答案:
正确
多个数值比较器进行级联时,需要注意前后级输入输出的对应关系。
参考答案:
对
多个集电极开路门(OC门)输出端并联且通过电阻接电源时,可实现线与
参考答案:
T###正确
多片数值比较器级联时,最低位的I(A=B)应连接:
参考答案:
高电平
多谐振荡器产生()。
参考答案:
矩形脉冲
多谐振荡器电路有两个稳态,它的输出时两个稳态在交替工作。()
参考答案:
错误
多谐振荡器的周期只和充放电回来的参数有关与其他无关。
参考答案:
正确
多谐振荡器能产生矩形脉冲波,因此又称为矩形波产生电路。()
参考答案:
正确
多路分配器可以直接用______来实现。
参考答案:
译码器
如下VerilogHDL程序所描述的是一个触发器,对它的描述正确的是()。moduleFF(Q,DATA,CLK)inputDATA,CLK;outputQ;regQ;always@(posedgeCLK)beginQ<=DATA;endendmodule
参考答案:
该触发器对CLK信号的上升沿敏感。
如图所示,由555构成的电路,若R1=R2≠0,其VO的波形是_____________。【图片】
参考答案:
高电平持续时间大于低电平持续时间
如图所示CMOS电路的逻辑表达式为。
参考答案:
对
如图所示为采用共阴极数码管的译码显示电路,若显示码数是2,译码器输出端应为。
参考答案:
a=b=d=e=g=“1”;c=f=“0”
如图所示由555定时器组成的电路是()
参考答案:
多谐振荡器
如图所示电路,已知计数脉冲的频率为5kHz,分析其输出Y的频率是:。【图片】
参考答案:
5/7
kHz
如图所示的数字逻辑部件。其中各方框中均是用模N的计数器作N次分频器,则Z处的频率是()。
参考答案:
2500Hz
如果CC4511做译码的功能使用,则三个控制端~LT,~IB,LE应该分别为()。
参考答案:
110
字符Y的ASCII码的十六进制数表示为()。
参考答案:
59
字线和位线的每个交叉点都是一个存储单元,在交叉点上接二极管相当于存(),没接二极管相当于存()。
参考答案:
1,0
存储8位二进制信息要()个触发器。
参考答案:
8
存储器的两大主要技术指标是(
)。
参考答案:
存储容量###存取速度
完成二进制代码转换为十进制数应选择()
参考答案:
译码器
实现两个四位二进制数相乘的组合电路,应有()个输出函数。
参考答案:
8
对下图所示电路的描述,错误的是()。
参考答案:
是米利型电路
对下图描述不正确的是【图片】
参考答案:
放电回路是C—R2—RW—R1
对于CMOS与非门,若其一个输入端不用时,最好应如何处理_________
参考答案:
通过电阻接电源###以上都可
对于CMOS与非门,若其一个输入端不用时,最好应如何处理_________
参考答案:
通过电阻接电源
对于CMOS与非门来说,多余输入端不允许悬空的原因是______。
参考答案:
由于输入阻抗很高,稍有静电感应,就会烧坏管子
对于CMOS与非门来说,多余输入端不允许悬空的原因是______。
参考答案:
由于输入阻抗很高,稍有静电感应,就会烧坏管子
对于JK触发器,若K=J,则可完成
T
触发器的逻辑功能。(
)
参考答案:
正确
对于JK触发器,输入J=1,K=0,CP脉冲作用后,触发器的状态应为
。
参考答案:
1
对于与非门,闲置输入端可通过上拉电阻接正电源,也可和已用的输入端并联使用。
参考答案:
对
对于共阴七段显示数码管,若要显示数字“6”,则七段显示译码器a~g应该为_________
参考答案:
0011111
对于同步触发的D型触发器,要使输出为1
,则输入信号D满足:
参考答案:
由×变1
对于边沿触发的D触发器,下面(
)是正确的。
参考答案:
输出状态的改变发生在时钟脉冲的边沿
对于门控D锁存器来说,在(),输出端Q总是等于输入的数据D。
参考答案:
使能脉冲期间
对典型集成计数器74LVC161,下列说法错误的是()。
参考答案:
16
对同一逻辑电路,无论采用正逻辑体制还是采用负逻辑体制,其逻辑功能都是一样的?
参考答案:
错误
对应的十进制数为(
)
参考答案:
5632
对应的十进制数为(
)
参考答案:
8973
对正逻辑而言,某电路是与非门,则对负逻辑而言是()。
参考答案:
或非门
将256×1位ROM扩展为1024×1位ROM后,地址线为()根。
参考答案:
10
将4块256×8位的RAM,用字扩展的方法组成1024×8位的RAM,当R/W¢=1,地址为0101001101时,第()个芯片组被选通。
参考答案:
2
将4片256×8位的RAM组成1024×8位的RAM,如下图所示。要求指出芯片组(2)的地址范围。【图片】
参考答案:
(0100000000)B~(0111111111)B
将一个包含有32768个基本存储单元的存储电路设计16位为一个字单元的ROM。该ROM有()根地址线。
参考答案:
11
将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为()。
参考答案:
采样
将下列各函数式化为最小项之和的形式。【图片】
参考答案:
(A,B,C)=∑m(1,3,5,7)
将二极管与门与三极管反相器相连接可以构成
参考答案:
与非门
将二进制数(1101.101)B转换成八进制数是()O。
参考答案:
正确
将二进制数101001101100转换成十六进制是(
)
参考答案:
A6C
将十六进制数(36.D)H转换成十进制数是()D。
参考答案:
54.8125
将十进制数(16)
10转换成八进制数是
(
)
参考答案:
20
将十进制数(17)10转换成八进制数是(
)
参考答案:
21
将十进制数56转换为二进制数为__________B,八进制数为(___________)8,十六进制数为_____________H。
参考答案:
111000###70
将实际问题转换成逻辑问题第一步是要先写出逻辑函数表达式。
参考答案:
错
将成八进制数(11)8转换为十进制数是_________
参考答案:
9
将每个圈中互反变量消去,保留相同变量,所得到的或项再逻辑相加,便可以得到化简后的最简与或表达式。()
参考答案:
F###错误
就实质而言,A/D转换器类似于__________。
参考答案:
编码器
已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出【图片】~【图片】是()。
参考答案:
11110111
已知74LS194的初始状态Q3Q2Q1Q0=0001,CP1脉冲的频率为10kHz,CP2端输入脉冲的频率为10Hz,试分析在CP2第2个脉冲到来时,Y的频率为()。【图片】
参考答案:
1.67kHZ
已知一个数字电路的逻辑功能是计算2位二进制数的平方,其真值表如下,其中输入信号为X(X1,X0)输出信号为Y(Y3,Y2,Y1,Y0),则根据真值表所得到的方程正确的是:()。
参考答案:
正确
已知函数L(A,B,C,D)的卡诺图如图所示,则函数L的最简与-或表达式为()。
参考答案:
已知某二变量输入逻辑门的输入A、B及输出Y的波形如下,它为()逻辑门的功能。【图片】
参考答案:
与门
已知某电路的真值表如下表所示,则该电路的逻辑表达式为:
参考答案:
Y=AB+C
已知某电路的真值表如下表所示,则该电路的逻辑表达式为()。【图片】
参考答案:
Y=AB+C
带符号数的原码表示法是()
参考答案:
数值部分用绝对值表示,符号部分用0表示“+”,用1表示“-”;
常用的复合逻辑运算有________、__________、_________、__________、_______________。
参考答案:
与非;逻辑与非;与非逻辑;与非运算###或非;逻辑或非;或非逻辑;或非运算###与或非;逻辑与或非;与或非逻辑;与或非运算###同或;逻辑同或;同或逻辑;同或运算
异或取非就是同或,同或取非就是异或。
参考答案:
T###正确
异步时序电路的工作速度较相同规模的同步时序电路更低?
参考答案:
正确
异步计数器的计数脉冲只加到部分触发器上
参考答案:
正确
引起组合逻辑电路中竞争冒险的原因是()。
参考答案:
各输入变量经电路延时不同电路延时
当2个或2个以上的输入同时为有效信号时,优先编码器将只对优先级别高的输入信号进行编码?
参考答案:
对
当2个或2个以上的输入同时为有效信号时,优先编码器将只对优先级别高的输入信号进行编码?
参考答案:
T###正确
当A=D时,为D触发器的状态图?
参考答案:
错误
当TTL与非门的输入端悬空时相当于输入为逻辑1。()
参考答案:
正确
当下面组合电路的输入ABC=111时,输出WYX=()。【图片】
参考答案:
000
当关注各信号之间的逻辑关系而不用考虑数字电路的翻转特性时,可将数字波形画成理想的波形?
参考答案:
正确
当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑()
参考答案:
F###错误
想让数码管显示数字3,应该是
参考答案:
abcdg
或非门的所有输入端连成一个输入端时,可构成非门。
参考答案:
对
或非门的所有输入端连成一个输入端时,可构成非门。
参考答案:
对
所有的半导体存储器在运行时都具有读和写的功能。
参考答案:
错
所有的门电路只有高电平和低电平两种状态
参考答案:
错
所有的集成逻辑门,其输入端子均为两个或两个以上。
参考答案:
错
所谓上升沿触发,是指触发器的输出状态变化是发生在CP=1期间。
参考答案:
错
把JK触发器改成T触发器的方法是
(
)。
参考答案:
J=K=T
把与门的所有输入端连接在一起,把或门的所有输入端也连接在一起,所得到的两个门电路的输入、输出关系是一样的。
参考答案:
正确
指出下列各式中哪个是四变量A,B,C,D的最小项()。
参考答案:
ABCD
指出下图所示电路为几进制计数器()。【图片】
参考答案:
63
按所用器件制作工艺可以将数字电路分为()
参考答案:
双极型(TTL型)单极型(MOS型)
按照制造门电路晶体管的不同,集成门电路分为MOS型、双极型和混合型?
参考答案:
正确
按触发器状态转换与时钟脉冲CP的关系分类,计数器可分为(
)两大类。
参考答案:
同步和异步
接通电源后无需触发脉冲就能直接产生输出矩形波的电路是_____________。
参考答案:
石英晶体振荡器
描述同步时序电路的方程组有驱动方程组、状态转换方程组和输出方程组,而描述异步时序电路的方程组除了以上三类之外,还多了一类时钟信号方程组,这个说法正确吗?
参考答案:
正确
描述时序逻辑电路功能的两个必不可少的重要方程式是(
)。
参考答案:
次态方程和驱动方程
描述时序逻辑电路逻辑关系的三大方程分别是方程、方程和方程。
参考答案:
驱动,输出,状态
数字电路中晶体管大多工作于(
)。
参考答案:
开关状态
数值比较器从最高位开始逐步向低位进行比较。
参考答案:
对
数值比较器对A、B两数进行比较时,首先进行比较的是A、B的(
)
参考答案:
最高位
数制是一种计数的规律,数字电路一般采用十进制数。()
参考答案:
错误
数字信号具有哪些特点()
参考答案:
时间上不连续数量上不连续
数字信号是在时间上和幅值上都是断续变化的离散信号。
参考答案:
对
数字信号标准化后只有2个取值—高电平、低电平,分别用数字1、0表示。
参考答案:
对
数字信号的特点是(
)。
参考答案:
在时间上和幅值上都是不连续的
数字电路中最基本的运算电路是减法器?
参考答案:
错
数字电路中最基本的运算电路是减法器?
参考答案:
F###错误
数字电路中用“1”和“0”分别表示两种状态,二者无大小之分
参考答案:
对
数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
参考答案:
.
数字电路中都是用1表示高电平,用0表示低电平
参考答案:
错
数字电路主要是研究电路输出与输入信号之间的_______,故数字电路又称为___________。
参考答案:
逻辑关系;对应逻辑关系
数字电路具有以下哪些特点()
参考答案:
抗干扰能力强可靠性高精确性和稳定性好通用性广便于集成
数字电路可分为组合逻辑电路和时序逻辑电路?
参考答案:
正确
数字电路按记忆功能分可以分为哪两类
参考答案:
组合逻辑电路_时序逻辑电路
数字电路根据电路结构不同分为:
参考答案:
分立元件电路###集成电路
数字电路用1和0表示信号有无,高低电平间容差较大,幅度较小的干扰不足以改变信号的有无状态
参考答案:
对
数字电路研究的是输出与输入信号之间的()关系。
参考答案:
错误
数字电路采用二进制,可以用二极管、三极管、场效应管等具有两个状态的电路来表示0和1两个数。
参考答案:
对
数字逻辑电路中一个变量A,如果不是0那么它不一定就是1
参考答案:
错误
数字逻辑电路中的1和0不能代表。
参考答案:
数量的大小
数字集成电路按开关元件不同,可分为 TTL集成电路 和 CMOS集成电路 两大类。
参考答案:
对
数据分配器的功能相当于一个多输出的数据开关,是将一个数据源来的数据,根据需要同时选送到多个不同的通道上去。
参考答案:
对
数据分配器的功能相当
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年广东舞蹈戏剧职业学院高职单招(数学)历年真题考点含答案解析
- 2025年广东机电职业技术学院高职单招语文2019-2024历年真题考点试卷含答案解析
- 2025年山东医学高等专科学校高职单招(数学)历年真题考点含答案解析
- 2025年山东商务职业学院高职单招职业适应性测试历年(2019-2024年)真题考点试卷含答案解析
- 2025年安徽邮电职业技术学院高职单招职业技能测试近5年常考版参考题库含答案解析
- 2025年宁波城市职业技术学院高职单招高职单招英语2016-2024历年频考点试题含答案解析
- 2025年宁夏体育职业学院高职单招语文2019-2024历年真题考点试卷含答案解析
- 初中科普教育课程
- 糖尿病患者健康管理
- 腱鞘囊肿术后护理措施
- 风景园林基础试题及答案
- 陕西省县以下医疗卫生机构定向招聘真题2024
- 【初中信息】数据分析与处理(课件)-八年级信息科技全一册同步教学(人教版2024)
- 2024年中国邮政储蓄银行广东省分行招聘笔试真题
- 危重患者护理操作流程
- 2025-2030年中国喷涂加工行业市场全景调研及未来趋势研判报告
- 2025山东能源集团中级人才库选拔易考易错模拟试题(共500题)试卷后附参考答案
- 人工智能素养测试题及答案(初中版)
- 人教版八年级下册语文第三单元测试题含答案
- 四年级下册《生活·生命.安全》全册教案
- 2025年河南工业和信息化职业学院单招职业技能测试题库带答案
评论
0/150
提交评论