由4060BD做分频、振荡源_第1页
由4060BD做分频、振荡源_第2页
由4060BD做分频、振荡源_第3页
由4060BD做分频、振荡源_第4页
由4060BD做分频、振荡源_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 以第二代多阵列矩阵(MAX)结构为基础,是一种高性能CMOSEEPROM器件;2、 通过JTAG(JointTextActionGroup联合测试组)接口可实现在线编程dSP),本实验板提供JTAG接口;3、 逻辑密度为2500个可用编程门电路,128个宏单元;4、 68条可编程I/O口,TTL逻辑电平为5V或3V;5、 引脚到引脚的逻辑延时为5.0ns,计数器工作频率可达到151.5MHz;(开发板上提供的样片是EPM7128SLC-15PC84,如需其它速度等级的芯片,购买时请说明。)6、 有集电极开路选择,可编程宏单元触发器,具有专有的清除(clear)、时钟(clock)、输出使能(OE)控制;7、 与不同电源电压的系统接口,VCCIO引脚用于输出缓冲器接到5V电源时,输出电平与5V电源兼容,VCCIO引脚用于输出缓冲器接到3.3V电源时,输出电平与3.3V电源兼容,VCCINT用于内部电路和输入缓冲器;8、 包括一个可编程的程序加密位,全面保护专利设计,防止程序被复制和读出。Max7128SAlteraCPLD开发板是针对CPLD初、中级学习者设计,帮助用户降低学习成本和加快用户快速进入可编程逻辑器件设计开发领域,提供一个帮助用户快速开始可编程逻辑器件学习之旅的硬件平台。本CPLD实验平台提供大量的实用的实验例程和丰富硬件资源,并介绍关于如何在本实验平台上完成各个实验过程,实现对板上资源的利用,从而使用户获得对CPLD器件的开发应用流程得到了解。实验例程分为三个部分:基本实验,接口实验和综合实验,由浅入深,一步步引导用户。二、 硬件配置情况及实验配套介绍硬件配置a) EPM7128SMAX7000系列AlteraCPLD芯片b) 16个独立式按键c) 8段数码管d) 蜂鸣器e) LED灯f) 双色LED灯三、 实验例程简介及程序流程编写说明1.基础实验1) 加法实验2) 减法实验3) 译码器4) 基本门电路5)四位比较器6)多路选择器7)优先编码器8)二进制到BCD码转换这几个实验都比较简单,目的是帮助用户熟悉CPLD的基本开发流程和一些常用的、基础的数字电路。用户简单的看一下程序里面的说明就可以理解了这些实验了。2.接口实验跑马灯实验:跑马灯实验在CPLD中设计了计数器,利用计数器轮流向LED灯发出高电平,点亮LED灯,实现跑马灯的效果,用户可以自己设计更多图案的跑马灯。8段数码管实验8段数码管测试实验:以动态扫描方式在8位数码管显示数字,帮助用户了解数码管动态显示的方法。蜂鸣器实验向蜂鸣器发送一定频率的方波可以使蜂鸣器发出相应的音调。键盘实验按下相应的键使数码管显示值加一模拟交通灯实验模拟路口的红黄绿交通灯的变化过程,用LED灯表示交通灯。3综合实验数字时钟实验利用数码管和CPLD设计的计数器实现一个数字时钟,可以显示小时,分钟,秒,十分之一秒,百分之一秒。四位数字频率计实验利用数码管和CPLD设计的数字频率计,最大可测频率为9999Hz。八位并行加法器实验通过设计实验,在实验板上验证八位并行加法器的正确性。八位可逆计数器实验通过设计实验,在实验板上验证八位可逆计数器的正确性。以上实验例程的底层文件都采用VHDL语言描述,顶层文件采用原理图的方式设计,以帮助初学者尽快的深入到VHDL的学习之中,同时掌握硬件电路的设计。所有实验例程都基于MAXPLUS+II工程,实验的程序都在源代码中有详细的注释,帮助用户理解。各种器件的手册资料都包含在光盘中。参考资料:http://www.dycmci」-cn/developtools/taojian/sk8021_7128s.asphttp://www.ednchi/blog/yangguang1975/2007/1/22.aspx振荡电路1:

Q100pF】upIdsnypracticalvalueQ100pF】upIdsnypracticalvalue:maintainingoscinationaminimum(ransronductances«FLiandR2C^u咗ThelunctionRtCt,providedRtCt,providedRtacrossireinputprolectjondiodesonlhefnequency.ThiestraycapacitanceC2shouldbel<eptassmallaspossible.IncansidenabonmaGGunaoYiCimuslbelargerthantheinherentstraycapacitance.Rtmustbelargerthan(hsLOCr^OSfcONresistanceinserieswithit』whichtypicallys5D0£2atVm-5V,30DQalVnn=10vand20DSla:The-recommendedvaluesforthesecoTiponentstoInFig.5-R2isthispo'^rurnillngresistor.Farstarting2nd其他资料(无时间排版,自己看看)HEF4060BD14-stageripple-carrybinary HEF4060Bcounter/dividerandoscillatorMSIDESCRIPTIONTheHEF4060Bisa14-stageripple-carrybinarycounter/dividerandoscillatorwiththreeoscillatorterminals(RS,RTCandCTC),tenbufferedoutputs(O3toO9andO11toO13)andanoverridingasynchronousmasterresetinput(MR).TheoscillatorconfigurationallowsdesignofeitherRCorcrystaloscillatorcircuits.Theoscillatormay

bereplacedbyanexternalclocksignalatinputRS.Thecounteradvancesonthenegative-goingtransitionofRS.AHIGHlevelonMRresetsthecounter(O3toO9andO11toO13=LOW),independentofotherinputconditions.Schmitt-triggeractionintheclockinputmakesthecircuithighlytoleranttoslowerclockriseandfalltimes.Fig.1Functional

diagram.P1131211109VDD°9°7°8MRFtSrtcCTCnHEF4C6O0°121°13°5C>4°6°3vssi23>||eLzJ回7Z84432Fig.2Pinningdiagram.MRmasterresetRSclockinput/oscillatorpinRTCoscillatorpinCTCexternalcapacitorconnectionO3toO9O11toO13counteroutputsPINNINGHEF4060BP(N):16-leadDIL;plastic(SOT38-1)HEF4060BD(F):16-leadDIL;ceramic(cerdip)(SOT74)HEF4060BT(D):16-leadSO;plastic(SOT109-1)():PackageDesignatorNorthAmerica

VSS=0V;Tamb=25OC;CL=50pF;inputtransitiontmes<20nsV*DDVSYMBOLMIN.TYP.MAX.TYPICALEXTRAPOLATIONFORMULAPropagationdelaysRStO35210420ns183ns+(0,55ns/pF)CLHIGHtoLOW10tPHL80160ns69ns+(0,23ns/pF)CL1550100ns42ns+(0,16ns/pF)C5210420ns183ns+(0,55ns/pF)CLLOWtoHIGH10tPLH80160ns69ns+(0,23ns/pF)CL1550100ns42ns+(0,16ns/pF)GOntOn+152550nsHIGHtoLOW10tPHL1020ns15612ns52550nsLOWtoHIGH10tPLH1020ns15612nsMRtOn5100200ns73ns+(0,55ns/pF)CLHIGHtoLOW10tPHL4080ns29ns+(0,23ns/pF)CL153060ns22ns+(0,16ns/pF)GOutputtransition560120ns10ns+(1,0ns/pF)CLtimes10tTHL3060ns9ns+(0,42ns/pF)CLHIGHtoLOW152040ns6ns+(0,28ns/pF)G560120ns10ns+(1,0ns/pF)CLLOWtoHIGH10tTLH3060ns9ns+(0,42ns/pF)CL152040ns6ns+(0,28ns/pF)GMinimumclockpulse512060nswidthinputRS10tWRSH5025nsHIGH153015nsMinimumMRpulse55025nswidth;HIGH10tWMRH3015ns152010nsRecoverytime516080nsforMR10tRMR8040ns156030nsMaximumclockpulse548MHzfrequencyinputRS10fmax1020MHz151530MHzACCHARACTERISTICSp-SS……amb"r 〔V*DDVTYPICALFORMULAFORP®W)(1)Dynamicpowerdissipation5700fii+foCDV2perpackage103300fii+foCDV2(P)158900fii+foDDV2Totalpowerdissipation5700fosc+ focLvdLd6902VtDD+2CV2f +whenusingthe10oscDD153300f+fCLV2+2CV2f +on-chiposcillator(P)osco上6900V―oscNotes1.where:fi=inputfrequency(MHz)fo=outputfrequency(MHz)CL=loadcapacitance(pF)VDD=supplyvoltage(V)Ct=timingcapacitance(pF)fosc=oscillatorfrequency(MHz)RCoscillatorTypicalformulaforoscillatorfrequency:f= 1 osc2,3xRxCttTimingcomponentlimitationsTheoscillatorfrequencyismainlydeterminedbyRtCt,providedRt<<R2andR2C2<<RtCTimingcomponentlimitationsTheoscillatorfrequencyismainlydeterminedbyRtCt,providedRt<<R2andR2C2<<RtCt.ThefunctionofR2istominimizetheinfluenceoftheforwardvoltageacrosstheinputprotectiondiodesonthefrequency.ThestraycapacitanceC2shouldbekeptassmallaspossible.Inconsiderationofaccuracy,Ctmustbelargerthantheinherentstraycapacitance.RtmustbelargerthantheLOCMOS‘ONYesistanceinserieswithit,whichtypicallyis500QatVDD=5V,300QatVDD=10Vand200QatVdd=15V.Therecommendedvaluesforthesecomponentstomaintainagreementwiththetypicaloscillationformulaare:Ct>100pF,uptoanypracticalvalue,10kQ<Rt<1MQ.11MR(fromlogic)RSRbias——0-Z22to

卄37pFC2HEF406DBRTC10-R22r2k«IQOpFTypicalcrystaloscillatorcircuitInFig.5,R2isthepowerlimitingresistor.Forstartingandmaintainingoscillation

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论