有源晶振引脚定义_第1页
有源晶振引脚定义_第2页
有源晶振引脚定义_第3页
有源晶振引脚定义_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

有源晶振引脚定义有源晶振引脚多为四脚或者四脚以上,更多的为四个脚位。相比无源四脚贴片晶振,无源贴片晶振尽管有四个脚,但真正称之为功能脚位的只有2个,即是脚1和脚3,另外两个脚则起固定作用,而有源晶振四个脚位都为功能脚位,有源晶振引脚定义:脚1悬空,脚2接地,脚3输出,脚4电压有源晶振引脚定义和接法

无源晶振CrystalResonator需要匹配外部谐振电路才可以输出振动信号,自身无法振荡。有源晶振ClockOscillator比无源晶振输出信号质量好,稳定度高,不受外部电路影响,内部有独立的起振芯片。有源晶振有很多系列,不同系列的管脚定义都各不相同。KOAN凯擎小妹温馨提示在选购和使用晶振前一定要查看产品规格书上的管脚图介绍。左下角有标记点(·)的为1脚.四脚:KS32为例#1三态端;#2接地;#3输出;#4电压。*三态端输出既可以是一般二值逻辑电路中正常的高电平("1“)或者低电平(”0“),也可以保持高阻抗状态(Hi-Z)。六脚:KD326D为例#1三态端,#2悬空,#3接地,#4正向输出,#5反向输出,#6电源。八脚:KD508C为例#1为OE;#2悬空;#3接地;#4正向输出;#5反向输出;#6电源;#7#8不连接。*OE用于在低电平时输出使能,而在不使能时保持高阻态。下图是典型的有源晶振EMC标准设计电路:R1:输出端串联一个小电阻,为预留匹配设计。其作用是为了减少信号反射,以免造成信号反射引起的信号过冲。C1:电源端预留电容,可根据实际情况调整。其作用是与串联电阻组成RC滤波器,减少时钟信号过冲。L1:有源晶振的电源引脚不要直接接电源,需要通过一个磁珠再接电源。目的是降低电源噪声对输出频率的影响。在电路功能上,磁珠和电感原理相同。*如果对

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论