高二物理竞赛课件电路中组合可编程逻辑器件_第1页
高二物理竞赛课件电路中组合可编程逻辑器件_第2页
高二物理竞赛课件电路中组合可编程逻辑器件_第3页
高二物理竞赛课件电路中组合可编程逻辑器件_第4页
高二物理竞赛课件电路中组合可编程逻辑器件_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电路中组合可编程逻辑器件

电路中组合可编程逻辑器件PLD的结构、表示方法及分类组合逻辑电路的PLD实现超前进位加法器74LS283的应用例1.用两片74LS283构成一个8位二进制数加法器。在片内是超前进位,而片与片之间是串行进位。8421码输入余3码输出1100例.用74283构成将8421BCD码转换为余3码的码制转换电路。8421码余3码000000010010001101000101+0011+0011+0011CO减法运算

在实际应用中,通常是将减法运算变为加法运算来处理,即采用加补码的方法完成减法运算。若n位二进制的原码为N原,则与它相对应的2的补码为

N补=2N

N原

补码与反码的关系式

N补=N反+1 设两个数A、B相减,利用以上两式可得A

B=A+B补2n=A+B反+12n1)AB

0的情况。2)AB

<0的情况。

结果表明,在A–B

0时,如加补进位信号为1,所得的差就是差的原码。在A–B

<0时,如加补的进位信号为0,所得的差是差绝对值的补码。A=0101,B=0001A=0001,B=0101

10100

01100

0110输出为原码的4位减法运算逻辑图4.5组合可编程逻辑器件可编程逻辑器件是一种可以由用户定义和设置逻辑功能的器件。该类器件具有逻辑功能实现灵活、集成度高、处理速度快和可靠性高等特点。4.5.1PLD的结构、表示方法及分类与门阵列或门阵列乘积项和项PLD主体输入电路输入信号互补输入输出电路输出函数反馈输入信号

可由或阵列直接输出,构成组合输出;通过寄存器输出,构成时序方式输出。1、PLD的基本结构与门阵列或门阵列乘积项和项互补输入2.

PLD的逻辑符号表示方法(1)

连接的方式(2)基本门电路的表示方式F1=A•B•C与门或门ABC

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论