计算机组成原理试题库及答案10_第1页
计算机组成原理试题库及答案10_第2页
计算机组成原理试题库及答案10_第3页
计算机组成原理试题库及答案10_第4页
计算机组成原理试题库及答案10_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

千里之行,始于足下让知识带有温度。第第2页/共2页精品文档推荐计算机组成原理试题库及答案10《计算机组成原理》试卷十

一.挑选题(每小题1分,共20分)

1.冯.诺依曼机工作方式的基本特点是______。

A.多指令流单数据流

B.按地址拜访并挨次执行指令

C.堆栈操作

D.存储器按内容挑选地址

2.某机字长32位。其中1位符号位,31位表示尾数。若用定点整数表示,则最大正

整数为______。

A.+(231-1)

B.+(230-1)

C.+(231+1)

D.+(230+1)

3.假设下列字符码中有奇偶位校验,但没有数据错误,采纳偶校验的字符码是______。

A.11001011

B.11010110

C.11000001

D.11001001

4.设[x]补=1.x1x2x3x4,当满足______时,x>-1/2成立。

A.x1必需为1,x2—x4至少有一个为1

B.x1必需为1,x2—x4随意

C.x1必需为0,x2—x4至少有一个为1

D.x1必需为0,x2—x4随意

5.在主存和CPU之间增强cache存储器的目的是______。

A.增强内存容量

B.提高内存的牢靠性

C.解决CPU与内存之间的速度匹配问题

D.增强内存容量,同时加快存取速度

6.采纳虚拟存储器的主要目的是______。

A.提高主存储器的存取速度

B.扩大存储器空间,并能举行自动管理

C.提高外存储器的存取速度

D.扩大外存储器的存储空间

7.存储器是计算机系统的记忆设备,主要用于______。

A.存放程序

B.存放软件

C.存放微程序

D.存放程序和数据

8.在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。

A.隐含地址

B.立刻寻址

C.寄存器寻址

D.直接寻址

9.指令的寻址方式有挨次和跳动两种方式,采纳跳动寻址方式,可以实现______。

A.堆栈寻址

B.程序的条件转移

C.程序的无条件转移

D.程序的条件转移成无条件转移

10.堆栈寻址方式中,没A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元。

假如进栈操作的动作挨次是(A)Msp,(SP)-1→SP,那么出栈操作应为______。

A.(Msp)→A,(SP)+1→SP

B.(SP)+1→SP,(Msp)→A

C.(SP)-1→SP,(Msp)→A

D.(Msp)→A,(SP)-1→SP

11.Intel80486是32位微处理器,pentium是______位处理器。

A.16

B.32

C.48

D.64

12.指令周期是指______。

A.CPU从主存取出一条指令的时光。

B.CPU执行一条指令的时光

C.CPU从主存取出一条指令加上执行这条指令的时光

D.时钟周期时光

13.指出下面描述汇编语言特性的句子中概念上有错误的句子______。

A.对程序员的训练要求来说,需要硬件学问

B.汇编语言对机器的依靠性高

C.用汇编语言编制程序的难度比高级语言小

D.汇编语言编写的程序执行速度比高级语言快

14.总线中地址线的用处是______。

A.挑选主存单元地址

B.挑选举行信息传输的设备

C.挑选外存地址

D.指定主存单元和I/O设备接口电路的挑选地址

15.异步控制常用于______中,作为其主要控制方式。

A.单总线结构计算机中拜访主存与外围设备。

B.微型机中的CPU控制

C.组合规律控制的CPU

D.微程序控制器

16.在______的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O指令。

A.单总线

B.双总线

C.三总线

D.多总线

17.CD-ROM光盘是______型光盘,可用做计算机的______存储器和数字化多媒体设备。

A.重写,内

B.只读,外

C.一次,外

D.只读,内

18.CPU响应中断时,进入“中断周期”采纳硬件办法庇护并更新程序计数器PC内容而不是由软件完成,主要由于______。

A.能进入中断处理程序并能正确返回源程序。

B.节约内存。

C.提高处理机速度。

D.易于编制中断处理程序。

19.采纳DMA方式传送数据时,每传送一个数据就要占用______。

A.一个指令周期

B.一个机器周期

C.一个存储周期

D.一个总线周期

20.CPU对通道的哀求形式是______。

A.自陷

B.中断

C.通道命令

D.I/O指令

二.填空题(每空1分,共20分)

1.计算机硬件包括A.______,B.______,C.______,适配器,输入/输出设备。

2.按IEEE754标准,一个浮点数的阶码E的值等于指数的A.______加上一个固定的

B.______。

3.相联存储器是按A.______拜访的存储器,在cache中用来存放B.______,在虚拟存储器中用来存放C.______。

4.不同机器有不同的A.______。RISC指令系统是B.______指令系统的改进。

5.流水CPU中的主要问题是A.______相关,B.______相关和C.______相关;为此需要采纳相应的技术对策,才干保证流水畅通而不断流。

6.PCI总线是当前流行的总线。它是一个高A.______且与B.______无关的标准总线。

7.外围设备大体分为输入设备,输出设备,A.______设备,B.______设备,C.______设备五大类。

8.中断处理过程可以嵌套举行,A.______的设备可以中断B.______的中断服务程序。三.简答题(每题5分,计20分)

1.什么是RISC?它有什么特点?

2.CPU中的主要寄存器有哪些?

3.一个计算机系统中的总线,大致分为哪几类?

4.外围设备的I/O控制分哪几类?

四.应用题(每小题5分,计40分)

1.已知x=-0.01111y=+0.11001求[x]补,[-x]补,[y]补,[-y]补,x+y,x-y。

2.已知x=+13,y=-11,输入数据用原码表示,用带求补器的原码阵列乘法器求x·y=?

3.某加法器进位链小组信号为C4C3C2C1,低位来的进位信号为C0,请写出并行进位方式的C4C3C2C1的规律表达式。

4.有一个1024K×32位的存储器,由128K×8位的DRAM构成。

问:(1)总共需要多少DRAM芯片。

(2)采纳异步刷新,假如单元刷新间隔不超过8ms,则刷新信号周期是多少?

5.格式如下所示,其中OP为操作码,试分析指令格式特点。

6.用时空图法证实流水处理器比非流水处理器具有更大的吞吐能力。

7.某总线在一个总周期中并行传送2个字节的数据。设一个总线周期等于一个总线时钟周期,总线时钟频率66MHz,求总线带宽是多少?

8.总线的一次信息传送过程大致分哪几个阶段?若采纳同步定时协议,画出读数据

的同步时序图。

《计算机组成原理》试卷十答案

一.挑选题

1.B

2.A

3.D

4.A

5.C

6.B

7.D

8.B9.D10.B11.D12.C13.C14.D

15.A16.A17.B18.A19.C20.D

二.填空题

1.A.运算器B.存储器C.控制器

2.A.真值B.偏移量

3.A.内容B.行地址表C.段表、页表和快表

4.A.指令系统B.CISC

5.A.资源B.数据C.控制

6.A.带宽B.处理器

7.A.外存B.数据通信C.过程控制

8.A.优先级高B.优先级低

三.简答题

1.RISC是精简指令系统计算机,它有以下特点:

(1)选取使用频率最高的一些容易指令,以及很实用但不复杂的指令。

(2)指令长度固定,指令格式种类少,寻址方式种类少。

(3)惟独取数/存数指令拜访存储器,其余指令的操作都在寄存器之间举行。

(4)大部分指令在一个机器周期内完成。

(5)CPU中通用寄存器数量相当多。

(6)以硬布线控制为主,不用或少用微指令码控制。

(7)普通用高级语言编程,特殊重视编译优化工作,以削减程序执行时光。

2.CPU有以下寄存器:

(1)指令寄存器(IR):用来保存当前正在执行的一条指令。

(2)程序计数器(PC):用来确定下一条指令的地址。

(3)地址寄存器(AR):用来保存当前CPU所拜访的内存单元的地址。

(4)缓冲寄存器(DR):

作为CPU和内存、外部设备之间信息传送的中转站。

补偿CPU和内存、外围设备之间在操作速度上的差别。

在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。

(5)通用寄存器(AC):当运算器的算术规律单元(ALU)执行所有算术和规律运算时,为ALU提供一个工作区。

(6)状态条件寄存器:保存由算术指令和规律指令运行或测试的结果建立的各种条件码内容。除此之外,还保存中断和系统工作状态等信息,以便使CPU和系

统能准时了解机器运行状态和程序运行状态。

3.一个计算机系统中的总线分为三类:

(1)同一部件如CPU内部衔接各寄存器及运算部件之间的总线,称为内部总线。

(2)同一台计算机系统的各部件,如CPU、内存、通道和各类I/O接口间相互衔接的总线,称为系统总线。

(3)多台处理机之间相互衔接的总线,称为多机系统总线。

4.外围设备的I/O控制方式分类及特点:

(1)程序查询方式:CPU的操作和外围设备的操作能够同步,而且硬件结构比较容易(2)程序中断方式:普通适用于随机浮现的服务,且一旦提出要求应立刻举行,节约了CPU的时光,但硬件结构相对复杂一些。

(3)直接内存拜访(DMA)方式:数据传输速度很高,传输速率仅受内存拜访时光的限制。需更多硬件,适用于内存和高速外设之间大批交换数据的场合。

(4)通道方式:可以实现对外设的统一管理和外设与内存之间的数据传送,大大提高了CPU的工作效率。

(5)外围处理机方式:通道方式的进一步进展,基本上自立于主机工作,结果更临近普通处理机。

四.应用题

1.解:[X]补=1.10001[-X]补=0.01111[Y]补=0.11001[-Y]补=1.00111

X+Y=+0.01010X-Y结果发生溢出

2.解:输入数据为[x]原=01101[y]原=11011

因符号位单独考虑,算前求补输出后:│x│=1101,│y│=1011

1101

×1011

1101

1101

0000

+1101

10001111

乘积符号位运算结果为:x0○+y0=0○+1=1

算后求补及输出为10001111,加上乘积符号位1,得原码乘积值[x×y]原=110001111,换算成二进制数真值x×y=(-10001111)2=(-143)10

3.解:并行方式:C1=G1+P1C0

C2=G2+P2G1+P2P1C0

C3=G3+P3G2+P3P2G1+P3P2P1C0

C4=G4+P4G4+P4P3G2+P4P3P2G1+P4P3P2P1C0

4.解:(1)DRAM芯片容量为128K×8位=128KB

存储器容量为1024K×32位=1024K×4B=4096KB

所需芯片数4096KB÷128KB=32片

(2)对于128K×8位的DRAM片子,挑选一行地址举行刷新,取刷新地址A8—A0,

则8ms内举行512个周期的刷新。按此周期数,512×4096=128KB,对一行上的

4096个存储元同时举行刷新。采纳异步刷新方式刷新信号的周期为8ms÷512=

15.6μs

5.(1)OP字段指定16种操作

(2)单字长二地址指令

(3)每个操作数可以指定8种寻址方式

(4)操作数可以是RR型、RS

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论