版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、哪一年在哪儿独创了晶体管?独创人哪一年获得了诺贝尔奖?
1947贝尔试验室肖克来波拉坦巴丁独创了晶体管1956获诺贝尔奖
2、世界上第一片集成电路是哪一年在哪儿制造出来的?独创人哪一年为此获
得诺贝尔奖?
Jackkilby德州仪器公司1958年独创2。0。获诺贝尔奖
3、什么是晶圆?晶圆的材料是什么?
晶圆是指硅半导体集成电路制作所用的硅晶片,材料是硅
4、目前主流集成电路设计特征尺寸已经到达多少?预料2016年能实现量
产的特征尺寸是多少?主流0.18um22nm
5、晶圆的度量单位是什么?当前主流晶圆的尺寸是多少?英寸12英寸
6、摩尔是哪个公司的创始人?什么是摩尔定律?英特尔芯片上晶体管数每隔
18个月增加一倍
7、什么是SoC?英文全拼是什么?片上系统SystemOnChip
8、说出Foundry、Fabless和Chipless的中文含义。代工无消费线无
芯片
9、一套掩模一般只能消费多少个晶圆?1000个晶圆
10、什么是有消费线集成电路设计?电路设计在工艺制造单位内部的设计部
门进展
11、什么是集成电路的一体化(IDM)实现形式?设计制造和封装都集中在半
导体消费厂家内进展
12、什么是集成电路的无消费线(Fabless)设计形式?只设计电路而没有消费
线
13、一个工艺设计文件(PDK)包含哪些内容?
器件的SPICE参数、幅员设计用的层次定义、设计规则和晶体管电阻电容等
器件以和通孔焊盘等根本构造幅员,及设计工具关联的设计规则检查、参数
提取、幅员电路图比照用的文件。
14、设计单位拿到PDK文件后要做什么工作?
利用CAD/EDA工具进展电路设计仿真等一系列操作最终生成以GDS-II格
式保存的幅员文件,然后发给代工单位。
15、什么叫“流片”?
像流水线一样通过一系列工艺步骤制造芯片。
16、给出几个国内集成电路代工或转向代工的厂家。
上海中芯国际上海宏力半导体上海华虹NEC上海贝岭无锡华润华晶杭
州士兰常州柏玛微电子
17、什么叫多工程晶圆(MPW)?MPW英文全拼是什么?
将多个运用一样工艺的集成电路设计放在同一晶圆片上流片,完成后每个设
计可以得到数十片芯片样品Multi-Project-Wafer
18、集成电路设计需要哪些学问范围?系统学问,电路学问,工具学问,工
艺学问
19、对于通信和信息学科,所包括的系统有哪些?
程控系统,无线通信系统,光纤通信系统等;信息学科:有各种信息处理
系统。
20、RFIC、MMIC和M31c是何含义?射频电路微波单片集成电路毫米
波单片集成电路
21、闻名的集成电路分析程序是什么?有哪些闻名公司开发了集成电路设计
工具?
SPICE程序Cadence、Synopsis和MentorGraphics等公司
22、从事逻辑电路级设计和晶体管级电路设计需要驾驭哪些工具?
逻辑:驾驭VHDL或VerilogHD1等硬件语言描绘和相应的分析和综合工具
晶体管:驾驭SPICE或类似的电路分析工具。
23、为了使得IC设计胜利率高,设计者应当驾驭哪些主要工艺特征?
从芯片外延和掩膜制作,光刻,材料淀积和刻蚀,杂质扩散或注入,到滑片
封装的全过程。
24、SSLMSI、LSI、VLSLULSI的中文含义是什么?英文全拼是什么?
SSI(small-scaleintegration)小规模集成电路;MSI(Middle-scale
integration)中规模集成电路;LSI(large-scaleintegration)大规模集成
电路;VLSI(very-large-scaleintegration)甚大规模集成电路ULSI
(Ultra-large-scaleintegration)超大规模集成电路。
---------------------------------------------2-----------------------------------
1、电子系统特殊是微电子系统应用的材料有哪几类?导体半导体绝缘体
2、集成电路制造常用的半导体材料有哪些?硅、神化钱、磷化锢
3、为什么说半导体材料在集成电路制造中起着根本性的作用?
集成电路通常制作在半导体衬底材料上,集成电路的根本元件是根据半导体
特性构成。
4.半导体材料得到广泛应用的缘由是什么?
参杂、温度、光照都可以变更半导体导电实力,以和多种由半导体形成构造
中,注入电流会放射光(发光二极管)
5、Si、GaAs、InP三种根本半导体材料中,电子迁移率最高的是哪种?最
低的是哪种?GaAsSi
6、在过去40年中,基于硅材料的多种成熟工艺技术有哪些?
双极性晶体管(BJT)、结型场效应管(J-FET)、P型场效应管(PMOS)、
N型场效应管(NMOS)、互补型金属-氧化物-半导体场效应管(CMOS)
和双极性管CMOS(BiCMOS)等
7、硅基最先进的工艺线晶圆直径已到达多少?0.13umCMOS工艺制成的
CPU运行速度已达多少?12英寸2Ghz
8、为什么市场上90%的IC产品都是基于Si工艺的?原料丰富、技术成熟、
价格低
9、及Si材料相比,GaAs具有哪些优点?
l.GaAs中非平衡少子饱和漂移速率大约是Si的4倍,2.在GaAs中,电
子和空穴可干脆复合,而Si不行。3.GaAs中价带及导带之间的禁带为
1.43eV,大于Si的1.1leV
10.GaAs晶体管最高工作频率fT可达多少?而最快的Si晶体管能到达多
少?
150Ghz几十GHz
11、基于GaAs的集成电路中有哪几种有源器件?MESFET、HEMT和HBT
三种有源器件。
12、为什么说InP合适做发光器件和OEIC?InP中电子及空穴的复合是干
脆进展的
13、IC系统中常用的几种绝缘材料是什么?SiO2>SiON、Si3N4
14、什么是欧姆接触和肖特基接触?
在半导体外表制作金属层后,假如参杂浓度较高,隧道效应抵消势垒的影响
形成欧姆接触:假如参杂浓度较低,金属和半导体结合面就形成肖特基接触。
15、多晶硅的特点?多晶硅是单质硅的一种形态、特性随结晶度及杂质原子
而变更、应用广泛
16、在MOS和双极型器件中,多晶硅可用来做什么?
栅极、源极及漏极(或双极器件的基区及放射区)的欧姆接触、根本连线、
薄PN结的扩散源、高值电阻等
17、什么是材料系统?
由一些根本材料,如在Si,GaAs或InP制成的衬底上或衬底内,用其它物
质再生成一层或几层材料。
18、半导体材料系统?是指不同质的几种半导体(GaAs及AlGaAs,Si及
SiGe等)组成的层构造
19、异质半导体材料的主要应用有哪些?
制作异质结双极性晶体管HBT、高电子迁移率晶体管HEMT、高性能的LED
和LD。
20、什么是半导体/绝缘体材料系统?半导体及绝缘体相结合的材料系统
21、晶体和非晶体的区分?晶体具有肯定几何外形如硅和错,非晶体无固定
形态如玻璃、橡胶
22、什么是共价键构造?
.最外层的价电子不仅受到自身原子核的作用,还要受到相邻原子核的作用,
这样每个价电子就不局限于单个原子,可以转移到相邻的原子上去,这种价
电子共有化的运动就形成了晶体中的共价键构造。
23、什么是本征半导体和杂质半导体?
征半导体是一种纯洁的、构造完好的半导体晶体。在本征导体中参入微量的
杂质,就形成了杂质半导体(N、P)
24、本征半导体有何特点?
电子浓度及空穴浓度一样,热力学零度没有自由电子,载流子少、导电性差、
温度稳定性差
25、杂质半导体中,多子和少子是如何形成的?
在本征半导体中掺入少量的3价元素,如硼、铝或锢,有3个价电子,形成
共价键时,缺少1个电子,产生1个空位。空穴为多数载流子,电子为少数
载流子。在本征半导体中掺入少量的5价元素,如磷、神或睇,有5个价电
子,形成共价键时,多余1个电子。电子为多数载流子,空穴为少数载流子。
26、什么是扩散运动?什么是漂移运动?
扩散运动:由于PN结交界面两边的载流子浓度有很大的差异,载流子就要
从浓度大的区域向浓度小的区域扩散。漂移运动:进入空间电荷区的空穴在
内建电场作用下向P区漂移,自由电子向N区漂移。
27、PN结的主要特点是什么?单向导电性
28、双极型三极管三个区有什么不同?
放射区的掺杂浓度远远高于基区和集电区,基区做的很薄,集电结的面积大
于放射结的面积。
29、双极型三极管有几种工作状态?每个状态PN结偏置状况如何?
放射结正偏集电结反偏时为放大工作状态、放射结正偏集电结也正偏时为饱
和工作状态、放射结反偏集电结也反偏时截止工作状态、放射结反偏集电结
正偏为反向工作状态。
30、在放大状态下,三极管内部载流子传输过程是怎样进展的?
放射结的注入、基区中的输运及复合和集电区的搜集
31、为什么晶体管的反向工作状态一般不用,尤其是在集成电路中更是如
此?
由于晶体管的实际构造不对称,特殊是在集成电路中,放射区嵌套在基区内,
基区嵌套在集电区内,放射结比集电结小很多反向电流放大倍数BR比BF小
很多
32、MOS管的核心构造是什么?导体、绝缘体及衬底的掺杂半导体这三层
材料叠在一起构成
33、根据形成导电沟道载流子类型的不同,MOS管有几种类型?NMOS和
PMOS
34、简述PMOS管的详细构造。
半导体局部的构造包含由两个P型硅的扩散区隔开的N型硅区域,这层型硅
区域之上覆盖了由一个绝缘层和一个栅极的导电电极构成的夹层构造,两个
P型硅的扩散区分别通过及金属导体的欧姆接触,形成源极和漏极。
35、简述MOS管的导电沟道是如何形成的?N反型层及源漏两端的N型
扩散层连通
36、什么叫阈值电压?阈值电压是否可变?阈值电压为负时称为什么电压?
引起沟道区产生强外表反型的最小栅电压,称为阈值电压VTo往往用离子
注入技术变更沟道区的掺杂浓度,从而变更阈值电压。夹断电压。
37、对NMOS晶体管,注入何种杂质使阈值电压增加或降低?P型杂质增
加、N型杂质降低。
38、根据阈值电压不同,常把MOS器件分为几种?增加型和耗尽型
39、在CMOS电路里,MOS管一般采纳何种类型?增加型
40、为什么说MOS晶体管是一种电压限制器件?
当栅源电压VGS等于开启电压VT时,器件开场导通,当源漏间加电压VDS且
VGS=VT时,由于源漏电压和栅-衬底电压而分别产生的电场程度和垂直重量
的作用,沿着沟道就出现了导电。源漏电压(VDS>0)所产生的电场程度重
量起着使电子沟道向漏极运动的作用。随着源漏电压的增大,沿沟道电阻的
压降会变更沟道的形态。
41、MOS管的IDS大小除及源漏电压和栅极电压有关外,还及哪些因素有
关?
源漏之间的间隔、沟道宽度、开启电压、栅绝缘氧化层的厚度、栅绝缘层的
介电常数、载流子的迁移率
42、一个MOS管的正常导电特性可分为几个区域?
夹断、线性、饱和
43、说明MOS管“线性区”沟道和漏极电流特点。弱反型区漏极电流随栅
压的增大而线性增大
44、说明MOS管“饱和区”沟道和漏极电流特点。沟道强反型,漏极电流
及漏极电压无关
45、用什么参数衡量MOS器件的增益?用gm衡量MOS器件的增益
--------------------------------------------------3-----------------------------------------
1、外延生长的目的是什么?外延生长的方法有哪几种?
用同质材料形成具有不同的掺杂种类和浓度而具有不同性能的晶体层。液态
生长、气相外延生长、金属有机物气相外延生长、分子束外延生长。
2、什么是卤素传递生长法?它属于4种生长方法中的哪一种?
把至少一种外延层组成元素以卤化物形式通过衬底并发生卤素析出反响从而
形成外延层的过程,它属于气相外延生长法。
3、液态生长有什么优缺点?
最简洁最廉价但其外延层的质量不高
4、金属有机物气相外延生长和一般的气相外延生长的最大区分是什么?
它是一种冷壁工艺,只要将衬底限制到肯定温度就行了
5、分子束外延生长有什么特点?
只能在超真空中进展且量产较低、在GaAs基片上生长无限多外延层、可以
限制参杂的深度和精度到纳米级
6.什么是掩模?掩模及集成电路制造有什么关系?制做掩模的数据从哪儿
来?
掩膜是涂有特定图案的铭薄层(60~80nm)的匀称平坦的石英玻璃薄片、一
层掩膜对应一块IC的一层材料的加工、幅员。
7、掩模制作方法有哪些?
图案发生器方法、X射线制版、电子束扫描法
8、什么是整版接触式曝光?
掩模尺寸和晶圆尺寸一样,并干脆及光刻胶胶层接触进展曝光。
9、什么是光刻?光刻的作用是什么?光刻的主要流程有哪些?
光刻就是通过一系列消费步骤,将晶圆薄膜的特定局部去除的工艺。作用是
把掩膜上的图型转换成晶圆上的器件构造。流程有晶圆涂光刻胶、曝光、显
影、烘干。
10、负性和正性光刻胶有什么区分和特点?
特点:光刻胶都对大局部可见光灵敏,对黄光不灵敏。区分:负性光刻胶
运用时,未感光局部被适当的溶剂刻蚀,而感光局部留下,所得图形及掩膜
幅员形相反;正性光刻胶所得图形及掩膜板图案一样。
11、光刻的曝光方式有几种?各有何特点?
接触和非接触两种,非接触分为接近式和投影式接触式:准确度高,但掩
膜易磨损,消耗大非接触式:接近式:解决了磨损问题,但辨别率下降。投
影式:辨别率高,不存在掩膜磨损问题,但消费量不高
12、接触曝光方式的关键技术有哪些?它的主要优缺点是什么?
需要一股很粗的光束、一个很大的透镜,以和一套良好的光学系统;准确度
较高但非志向接触导致LSI芯片合格率不高,掩膜和晶圆每次接触都会产生
磨损,掩膜消耗大.
13、什么是非接触曝光方式?掩膜及晶圆不接触的光刻方式,分为接近式和
投影式两种
14、氧化的目的是什么?利用硅独有的特性制造薄到几十埃(只有几个原子
层)的栅氧化层
15、为什么说栅氧化层的生长是特别重要的一道工序?
氧化层的厚度确定了晶体管的电流驱动实力和牢靠性,其精度必需限制在几
个百分点以内。
16、淀积的主要作用是什么?生成器件制造所需的材料
17、什么是刻蚀?什么是湿法刻蚀?湿法刻蚀有什么缺点?
刻蚀即光刻腐蚀,就是通过光刻将光刻胶进展光刻曝光处理,然后通过其他
方式实现腐蚀以处理掉所需除去的局部;湿法刻蚀首先要用含有可以分解外
表薄层的反响物的溶液浸润刻蚀面;抗蚀剂中的小窗口会由于毛细作用而使
得接触孔不能被有效浸润、被分解的材料不能被有效从反响区中去除。
18、什么是干法刻蚀?干法有几种刻蚀方法?
用等离子体对薄膜线条进展刻蚀的一种新技术。
分为等离子体刻蚀、反响离子刻蚀RIE、磁增加反响离子刻蚀、高密度等离
子刻蚀等类型
19、掺杂的目的是什么?掺杂在何时进展?惨杂方法有哪几种?
变更半导体的导电类型,形成N型层或P型层,以形成双极型晶体管和各种
二极管的PN结,或变更材料电导率;掺杂可及外延生长同时或者其后进展;
热扩散掺杂和离子注入法两种
20、离子注入法有哪些优点?
掺杂的过程可通过调整杂质剂量和能量来准确限制杂质分布,可进展小剂量
和微小深度的掺杂较低的工艺温度,故光刻胶可用作掩膜可供掺杂的离子种
类较多,离子注入法也可用于制作隔离岛
--------------------------------------------------4--------------------------------------------
1、说明用硅材料采纳CMOS工艺可形成哪些元件、电路形式以和可到达
的电路规模?
可形成D、N/P-MOS、R、C、L元件、可以形成CMOS或SCL电路形式、
可到达ULSI和GSI的电路规模
2、集成电路特殊是逻辑集成电路技术的类型有哪些?
以双极性硅为根底的ECL技术、PMOS技术、NMOS技术,双极性硅或硅
错异质结晶体管加CMOS的BiCMOS技术和GaAs技术
3、为什么说速度和功耗是每一种工艺两个最重要的特性?
功耗越低越省钱,速度越快越省时
4、在各种工艺中,哪种工艺的速度最高?哪种工艺的功耗最小?
GaAs速度高CMOS功耗小
5、双极型硅工艺的特点是什么?有哪些主要应用?
高速度、高跨导、低噪声和阈值易限制低噪声高灵敏度放大器、微分电路、
复接器、振荡器
6、典型双极型硅工艺中的硅晶体管存在哪些问题?
由于B-E结及基极接触孔之间的P型区域而形成较大的基区体电阻;集电极
接触孔下N区域导致较大的集电极串联电阻;因PN结隔离而形成较大的集
电极寄生电容。
7、双极型晶体管的最高速度取决于哪些因素?
通过基区到集电极耗尽层的少数载流子的传输速度、主要器件电容、向寄生
电容充放电的电流大小
8、超高频Si双极型晶体管的截止频率fT已达多少?40GHz
9、什么是异质结?根据两种材料的导电类型不同,异质结可分为哪些类型?
异质结形成的条件是什么?制造异质结的技术通常有哪些?
两种不同的半导体相接触所形成的的界面区域,根据材料的导电类型分为同
型异质结和异型异质结,两种半导体有相像的晶体构造、相近的原子间距和
热膨胀系数,利用界面合金、外延生长、真空淀积等技术
10.异质结有什么特点?它相宜于制作哪些器件?量子效应,迁移率变大、
奇异的二度空间特性、人造材料工程学;发光组件、镭射二极管、异质构造
双极晶体管、高速电子迁移率晶体管
11、晶体管的两个重要参数是什么?各代表什么意义?
12、为什么GaAs同质结双极型晶体管的性能很难到达或超过硅基BJT的
性能?
它的空穴迁移率低于硅的空穴迁移率
13、为什么采纳AlGaAs/GaAs异质结构造制造的双极型晶体管(HBT)具
有好的性能?
异质结双极性晶体管的放射极效率主要由禁带宽度差确定,几乎不受掺杂比
的限制
14、InP/InGaAsHBT具有什么特点?高速度、低功耗
15、目前,III/V族化合物构成的高速HBT可到达那些性能?
它们的fT和fmax已分别超过150Ghz和200GHz
16、Si/SiGe材料系统的HBT工艺获得了那些长足进步?
截止频率大于100GHz的SiGeHBT已胜利实现;已经开发出包含
fmax=60GHz的SiGeHBT和0.25pm的CMOS器件的SiGeBiCMOS。
17、HBT的主要优点是什么?适于何种应用?
HBT具有很强的电流驱动实力;适用于模拟信号的功率放大和门阵列逻辑的
输出缓冲电路设计。
18、MESFET的有源层是如何形成的?它的导电沟道是如何限制的?
有源层可以采纳液相外延、气相外延、分子束外延和离子注入形成。在栅极
上加电压,内部的电势就会被增加或减弱,从而使沟道的深度和流通的电流
得到限制。
19、为什么说栅长是MESFET的重要参数?
对MESFET的限制主要作用于栅极下面的区域
20、进一步进步MESFET性能的措施是什么?改良有源层的导电实力
21、高电子迁移率晶体管(HEMT)速度高的主要缘由是什么?
器件在晶体构造中存在着类似于气体的大量可高速迁移电子,即二维电子气。
22、二维电子气是如何形成的?
当半导体外表上加一个及外表垂直的电场,在外表旁边形成电子势阱,就会
积累起大量的电子
23、亚微米、深亚微米和纳米的详细范围是多少?
把0.35-0.8|iim和以下称为亚微米级0.25um和其以下为深亚微米
0.05um和其以下称为纳米级
24、什么状况下器件的栅极通常要考虑采纳蘑菇型即T型栅极?栅长小于
0.3um
25、什么是鹰晶或鹰配HEMT?
因为In原子的晶格常量比Ga原子的大,因此GalnAs及GaAs或AlGaAs
层之间存在着晶格不匹配的现象
26、由Si/SiGe材料系统研制的HEMT获得了哪些进展?
在300K和77K温度下,N沟道HEMT的跨导分别到达400mS/mm和
800mS/mm;P沟道HEMT的跨导到达170mS/mm或300mS/mm
27、HEMT有更高截止频率更高跨导和更低噪声的缘由?它的主要应用领
域是什么?
HEMT有源层中,没有施主及电子的碰撞毫米波电路和光纤通信的超高速
电路
28、及Si三极管相比,MESFET和HEMT存在哪些缺点?
1)跨导相对低;2)阈值电压较敏感于有源层的垂直尺寸形态和掺杂程度;3)
驱动电流小4)阈值电压变更大
29、MOS工艺包括有哪几种?MOS工艺的重要参数是什么?什么是特征
尺寸?
PMOS、NMOS、COMS、BiCMOS沟道载流子特性、栅极材料、金属层
数、特征尺寸工艺可以实现的平面构造的最小尺寸
30、铝栅MOS工艺的缺点是什么?制造源、漏极及制造栅极采纳两次掩膜
步骤,不简洁对齐
31、铝栅重叠设计方法虽然可解决铝栅MOS工艺的缺点,但还存在哪些缺
点?
CGS、CGD都增大了;栅极增长,管子尺寸变大,集成度降低。
32、什么是自对准技术?将两次MASK步骤合为一次,让D,S和G三个
区域一次成形
33、硅栅工艺有哪些优点?
自对准无需重叠设计减小了电容进步了速度减小了栅、源、漏极尺寸增加
集成度;增加电路牢靠性
34、为什么NMOS工艺优于PMOS工艺?N沟道FET的速度将比P沟
道FET快2.5倍
35、给出FET的不同分类方法。
按衬底材料有Si,GaAs,InP按场形成构造有J/MOS/MES按载流子
类型有P/N按沟道形成方式区分有E/D
36、CMOS工艺是如何在一种衬底材料上实现不同类型场效应晶体管的?
阱有几种类型?每种类型可制作什么类型的场效应管?
NMOS晶体管是P型硅衬底上的,而PMOS晶体管是做在N型硅衬底上的,
通过在硅衬底上制作一块反型区域就能将两种晶体管做在同一个硅衬底上
两种类型N阱和p阱NMOS管和PMOS管
37、CMOS包括哪几种详细工艺?
P阱CMOS工艺,N阱CMOS工艺和双阱CMOS工艺
38、什么是BiCMOS?BiCMOS的特点是什么?
BiCMOS工艺技术是将双极型及CMOS器件制作在同一芯片上。
BiCMOS的特点是结合了双极型器件的高跨导、强驱动和CMOS器件高集
成度、低功耗的有优点,使它们互相取长补短,发挥各自优点,从而实现了
高速、高集成度、高性能的超大规模集成电路
39、BiCMOS有几种类型?每种类型有什么特点?
以CMOS工艺为根底的BiCMOS工艺和以双极工艺为根底的BiCMOS工
艺
以CMOS工艺为根底的BiCMOS工艺对保证CMOS器件的性能比拟有利
以双极工艺为根底的BiCMOS工艺对进步保证双极器件的性能有利。
40、明卜种BiCMOS工艺用的较多?为什么?
双极工艺为根底的BiCMOS工艺用的多影响BiCMOS器件性能的主要
局部是双极局部。
41、以P阱CMOS工艺为根底的BiCMOS工艺存在哪些缺点?
由于NPN晶体管的基区在P阱中,所以基区的厚度太大,使得电流增益变小
集成电路的串联电阻很大,影响器件性能
NPN管和CMOS管共衬底,使得NPN管只能接固定电位,从而限制了NPN
管的运用
42、以N阱CMOS工艺为根底的BiCMOS工艺有哪些优缺点?
工艺中添加了基区掺杂的工艺步骤,这样就形成了较薄的基区,进步了NPN
晶体管的性能
制作NPN管的N阱将NPN管和衬底自然隔开,这样就使得NPN晶体管的
各极均可以根据需要进展电路连接,增加了NPN晶体管应用的敏捷性
缺点:NPN管的集电极串联电阻还是太大,影响双极型器件的驱动实力
43、分别画出标准P阱CMOS工艺和N阱CMOS工艺为根底的
BiCMOS工艺实现器件构造剖面图,并说明各自优缺点。
P阱CMOS-NPN构造剖面图
N阱CMOS-NPN体硅衬底构造剖面图
--------------------------------------------------5
1、集成电路中,有源器件是指哪些种类的晶体管?
BJT、HBT^PMOS、NMOS、MESFET、和HEMT
2、什么是CMOS工艺?
同时制造出包含互补的P型和N型两种MOS原件的一种工艺过程
3、MOS管的实际组成是什么?根本参数是什么?
由两个PN结和一个MOS电容组成的,根本的参数是Lmin、Wmin和tox
L:MOS工艺的特征尺寸任eaturesize),W:栅极的宽度、tox:为MOS电
容的厚度
4、给出MOS管的伏安特性曲线。
5、为什么说MOS电容的组成困难?
MOS管有多层介质:在栅极电极的下面有一层SIO2介质SIO2下面是P
型衬底,衬底比拟厚衬底电极同衬底之间必需是欧姆接触。
6、给出MOS电容及外加电压变更关系的曲线。
7、按MOS沟道随栅压正向和负向增加而形成或消逝的机理,存在着哪两种
类型的MOS器件?
耗尽型:在VGS=O时导电沟道已经存在增加型:当VGS正到肯定程度才
会导通。
8、阈值电压VT及衬底掺杂浓度是什么关系?实行什么方式或手段以调整
VT大小?影响VT的其它因素有哪些?
MOS管的阈值电压VT及衬底的掺杂浓度Na亲密相关,掺杂浓度越大,VT
的值越大。用离子注入的方法可以限制Na,从而调整必要的VT的值材料
的功函数之差、SIO2层中的可挪动的正离子、氧化层中固定电荷、界面势阱
9、什么是MOS管的体效应?
衬底接地,但是源极未接地,将而影响Vt值
10、MOS管的哪些参数随温度变更?如何变更?
沟道中载流子的迁移率口和阈值电压VT随温度所以T上升乳降低阈
值电压的肯定值同样是随着温度的上升而减小。
11、MOS管的主要噪声是什么?分别是如何产生的?如何减小?
热噪声、闪耀噪声热噪声是由沟道内载流子的无规则热运动造成闪耀噪
声由沟道处SiO2及Si界面上电子的充放电而引起增加MOS的栅宽和偏
置电流可以减小期间的热噪声,增加栅长可以减小闪耀噪声。
12、MOS管尺寸缩小对器件性能有哪些影响?
减小L和tox进步MOSFET的电流限制实力减小W将减小输出功率和电
流限制实力同时减小Ltox和W将保持Ids不变和进步电路集成度
13、阈值电压VT的功能是什么?降低VT的措施有哪些?
功能:在栅极下面的SI区域中形成反型层和克制二氧化硅介质上的压降。措
施:采纳高电阻率的衬底降低衬底中的杂质浓度和减小二氧化硅介质的厚度
tox
14、MOS管的动态特性是什么?受哪些因素影响?尺寸缩小对动态特性的
影响是什么?
动态特性即速度受电流源Ids的驱动实力即跨导的大小、RC时间常数、充
放电的电源电压的凹凸确定影响:器件速度进步
15、按比例缩小的三种方案是什么?采纳恒电场缩减方案,缩减因子为a时的
优点是什么?
恒电场、恒电压、准恒电压优点:电路密度增加到l/a"、功耗降低1叱2、
器件时延降低a倍即器件速率提升a倍、线路上延迟不变、优值增加於2倍
16、器件产生二阶效应的缘由有哪些?二阶效应的主要表现有哪些?
缘由:器件尺寸减小,但电源电压还保持原值(5V或3.3V),平均电场强
度增加。管子尺寸很小时,管子边缘互相靠近将产生非志向电场表现:L和
W变更迁移率退化沟道长度调制效应短沟道效应引起阈值电压的变更窄
够到效应引起的阈值电压的变更
---------------------------------------------6----------------------------------------
1、建立器件模型的目的是什么?
进展电路模拟
2、建立器件模型的方法有哪些?各有什么特点?
建立在器件物理原理根底上的模型(如SPICE)„特点:必需知道器件的内部
工作原理。模型参数及物理机理亲密相关,故参数适应范围较大;但参数的
测定和计算通常比拟费事。
根据输入、输出外特性来构成的模型(IBIS)。特点:只需理解电路的工作原理,
不必理解详细器件的内部机理。模型参数可通过干脆测量获得。缺点是模型
参数适用的工作范围窄,并且及测试条件有关。
3、SPICE模型是如何建立的?其优缺点是什么?
SPICE模型是建立在电路根本元器件的工作机理和物理细微环节上优点:
可以准确的在电路器件一级仿真系统测试工作特性和验证系统逻辑功能、能
准确计算出静态和动态工作特性而用来进展系统级的信号完好分析缺点:
SPICE模型是晶体管一级的模型,对于大规模集成电路,仿真速度必定很慢
SPICE涉和到很多集成电路设计方面的细微环节,一般的集成电路厂商都不
情愿供应而限制其广泛运用。
4、SPICE的英文全拼是什么?最初是由谁开发的?何时成为美国国家工业
标准的?主要用于哪方面?
SPICE:SimulationProgramwithIntegratedCircuitEmphasis。最初
由美国加州伯克利分校开发的;1988年被定为美国国家工业标准;主要用于
IC,模拟电路,数模混合电路,电源电路等电子系统的设计和仿真
5、比拟常见的其它版本的仿真软件有哪些?哪些公司开发的Spice最为闻
名?
比拟常见的Spice仿真软件有Hspice、Pspice、Spectre>Tspice、
SmartSpice、IsSpice等;其中以Synopsys公司的Hspice和Cadence
公司的Pspice最为闻名。
6、集成电路中的无源器件有哪些?
互联线、电阻、电容、电感、传输线等
7、各种互连线设计应留意哪些方面?
减小损耗和电路面积赢缩短互连线为进步集成度互连线应以制造工艺供应
的最小宽度设计
在连接线要传输大电流时,应估计其电流容量并保存足够的裕量制造工艺
供应的多层金属能有效地进步集成度在微波和毫米波范围内,应留意互联
线的趋肤效应和寄生参数在某些状况下,可有目的地利用互连线的寄生效
应
8、集成电路中形成电阻有几种种方式?各种电阻有什么特点?
晶体管构造中不同材料层的片式电阻:能实现从1。欧姆到十几千欧姆范围,
但是电阻值随温度和工艺变更较大特地加工制造的高质量高精度电阻:通常
将银和铭金属共同蒸发形成的薄膜电阻,电阻值通常有保倍层的宽、长和方
块电阻确定,范围是2。到2000欧姆可以用互连线的传导电阻实现相对较
低的电阻:高频时必需考录电阻寄生参数有源电阻:在实际的应用中,根
据接入方法的不同,以和节点信号变更的关系不同,将表现出不同特性。
9、高频时电阻的等效电路是什么?每个等效元件有什么含义?
C]和C2代表欧姆接触孔对地的电容。Cp代表两个欧姆接触孔间的电容
1。、什么是有源电阻?哪些器件可担当有源电阻?
采纳晶体管进展适当的连接并使其工作在肯定的状态,利用它的直流导通电
阻和沟通电阻作为电路中的电阻元件运用双极性晶体管和MOS晶体管
11、用MOS管作有源电阻,器件工作在什么状态?饱和状态
12、在高速集成电路中,实现电容的方法有几种?
4种:利用二极管和三极管的结电容、利用叉指金属构造、利用金属-绝缘体
-金属(MIM)构造、利用多晶硅/金属-绝缘体-多晶硅构造
13、什么是自谐振频率?实际运用时应留意什么?A=7777
当容性阻抗等于感性阻抗时的频率阅历准则是电容应工作在玲/3以下
14、集成电路中集总电感有几种形式?
2种:单匝线圈和圆形、方形或其他螺旋形多匝线圈
15、进步电感品质因数的措施有哪些?
运用镀银铜线减小高频电阻;用多股的绝缘线代替具有同样总截面的单股线
减小肌肤效应;运用介质损耗小的高频陶瓷为骨架减小介质损耗
16、用传输线作电感的条件是什么?
运用长度;<A/4的短电传输线(微带或共面波导)或者运用长度在A/4<7<A/4
范围内的开路传输线。
17、集成电路设计中的分布元件主要指哪些?传输线的主要功能是什么?
包括微带(Micro-strip)和共面波导(CPW,CoplaneWaveGuide)型的传输
线。功能:传输信号和构成电路元件
18、微带线设计时需要的电参数主要有哪些?
电参数:阻抗、衰减、无载Q、波长、延迟常数
19、形成微带线的根本条件是什么?
介质衬底的反面应当完全被低欧姆金属覆盖并接地,使行波的电场主要集中
在微带线下面的介质中。
20、相对于微带线,CPW的优缺点是什么?
优点:工艺简洁、费用低,因全部接地线均在上外表而不需接触孔;在相邻
CPW之间有更好的屏蔽,因此有更高的集成度和更小的芯片尺寸;比金属孔
有更低的接地电感;低的阻抗和速度色散。
缺点:衰减相对高一些,在50GHz时,CPW的衰减时0.5dB/mm;由于
厚的介质层导热实力差,不利于大功率放大器的实现。
21、给出二极管的直流等效电路模型并说明各等效元件的含义。
Cj和Cd分别代表PN结的势垒电容和扩散电容。Rs代表从外电极到结的途
径上通常是半导体材料的电阻,称之为体电阻。
22、二极管的噪声模型中有哪些噪声?
热噪声、闪耀噪声和散粒噪声。
23、双极型晶体管的EM模型是由谁于哪一年提出的?
Ebers和Moll于1954年提出的。
24、双极型晶体管的GP模型是由谁于哪一年提出的?
1970年H.K.Gummel和H.C.Poon提出的。
25、美国加州伯克利分校在20世纪7。年头末推出的SPICE软件中包含的
三个内建MOS场效应管模型是什么?
1级模型通过电流-电压的平方律特性描绘;2级模型是一个详尽解析的MOS
场效应管模型;3级模型是一个半阅历模型。
26、基于物理的深亚微米MOSFET模型是什么?哪一年推出的?模型考虑
了哪些内容?
MOSFETBSIM3V3模型是1995年10月31日由加州伯克利分校推出的
基于物理的深亚微米MOSFET模型。内容:(1)阈值电压下降;(2)非匀称掺
杂效应;⑶垂直电场引起的迁移率下降;(4)载流子极限漂移速度引起的沟道
电流饱和效应;(5)沟道长度调制;(6)漏源电压引起的外表势垒降低而使阈值
电压下降的静电反响效应;(7)衬底电流引起的体效应;(8)亚阈值导通效应;
⑼寄生电阻效应。
--------------------------------------------8-----------------------------------------
1、什么是集成电路幅员?它包含了哪些信息数据?幅员及掩模有什么关系?
集成电路设计者将设计并模拟优化后的电路转化成的一系列几何图形包含
了集成电路尺寸大小、各层拓扑定义等有关器件的全部物理信息制造厂家
根据幅员的这些信息来制造掩膜
2、举例说明集成电路幅员设计软件有哪些?
Cadence、Columbia、ICStationSDL、熊猫系统
3、画幅员时所给出的工艺层及芯片制造时所需要的掩模层有什么关系?
掩膜层是由抽象工艺层给出的幅员数据经过逻辑操作(及、或、取反等)获
得。
4、为什么要求设计者在幅员设计时必需遵循肯定的设计规则?设计规则是由
谁供应的?
确保器件正确工作并进步芯片的成品率设计规则由消费厂家供应
5、设计规则有几种?分别是什么?为什么以人为单位的设计规则更加好用?
两种以即和以人为单位以人为单位的设计规则是一种相对单位,选用人为
单位的设计规则可以及MOS工艺成比例缩小相关联,人们可以通过对入值的
重新定义很便利地将一种工艺设计幅员变更为合适另一种工艺的幅员,大大
节约了集成电路开发时间和费用。
6、集成电路幅员上的根本图形通常是什么?正多边形
7、设计规则主要有哪些?设计规则中的最小宽度、最小间距和最小交叠分别
指什么?并用图形加以说明。
各层最小宽度和层及层的最小间距最小宽度指封闭几何图形的内边之间的
间隔最小间距指各几何图形外边界之间的间隔最小交叠指一几何图形内
边界到另一几何图形的内边界长度或者是一几何图形的外边界到另一图形的
内边界长度
8、为了将设计规则条理化,通常将其编成“xx.yy”形式的代码。说明代码
的含义。
xx表示幅员层yy表示序号
9、什么是图元?它及元件有什么区分?
图元:工艺可以制造的有源元件和无源元件的幅员作为工艺图形单元区分:
图元可以是一些不具有电路功能的图形组合
10、MOS管是图元之一,它的可变参数有哪些?
栅长、栅宽、栅指数
11、在集成电路设计过程中,常常会遇到多个晶体管串联或并联的状况。说
明串联和并联如何连接?各有什么特点?并联:晶体管的D端相连,S端相连
串联:晶体管的S端和另外一个晶体管的D端相连。
12、常用的集成电阻有哪些?说明方块电阻的含义。
多晶硅电阻、阱电阻、MOS管电阻、导线电阻方块电阻是指一个正方形的
薄膜导电材料边到边之间的电阻
13、为了形成具有肯定阻值的多晶硅电阻,对多晶硅的掺杂有何要求?轻掺杂
14、为什么用阱可实现大阻值电阻?阱电阻在什么状况下呈非线性?
阱是低参杂的,方块电阻较大有外加电压时
15、MOS管电阻具有什么特点?
它是一个可变电阻,其变更取决于各极电压的变更
16、多晶硅导线电阻和扩散区导线电阻有什么特点?
多晶硅导线的典型值为10-15Q/D,扩散区导线的典型值20〜30Q/口
17、常用的集成电容有哪些?MOS电容的大小取决于哪些参数?
多晶硅-扩散区电容、多晶硅-多晶硅电容、MOS电容、夹心电容MOS电
容大小取决于面积、氧化层的厚度、氧化层的介电常数
18、寄生PNP三极管有什么特点?
集电极C电压受到限制,须接地;基区宽度WB没有很好限制,电流增益差
异较大;构造上的两个主要参数:基区宽度WB和BE结面积A。
19、为什么设计者在设计高频数字电路、高性能模拟电路以和全部的射频电路
时还应驾驭肯定的幅员设计准则?
准则可以指导幅员设计者采纳适宜的幅员设计技术来进步电路的匹配性能、
抗干扰性能和高频工作性能等,尤其对于高性能的模拟电路和射频电路模块
来说合理的幅员设计是获得高性能的前提条件。
20、为什么同一芯片上的集成元件可以到达比拟高的匹配精度?
由于芯片面积很小且经验的加工条件几乎一样
21、什么是随机失配?如何减小随机失配?元器件的随机失配缘由有哪些?
随机失配是指由于元器件尺寸、掺杂浓度、氧化层厚度等影响元器件特性的
参量发生微观波动所引起的失配选择适宜的元器件值和尺寸来减小元器
件四周随机波动和元器件所在区域随机波动
22、什么是系统失配?如何减小系统失配?系统失配的主要缘由有哪些?
系统安排是指由于工艺偏向、接触孔电阻、扩散区之间的互相影响、机械压
力和温度梯度、工艺参数梯度等引起的元器件失配通过幅员设计技术来降
低工艺偏向、接触孔电阻所占比例不同、多晶硅刻蚀速率的变更、扩散区
的互相影响、梯度效应
23、为了降低系统失配,在幅员设计时可实行哪些技术?
单元元器件复制技术、在元器件四周增加“哑”单元、要求匹配元器件干脆
的间隔尽量接近并且摆放方向一样、公用中心设计法
24、为什么通常都将“哑”单元连接到某一个固定电势而不悬空?
悬空简洁造成静电积累给芯片带来干扰性问题
25、采纳公用重心设计法使匹配器件完全不会受到梯度影响的条件是什么?
某些工艺参数的梯度沿程度方向或者垂直方向是线性的
26、采纳幅员匹配设计技术后可进步元器件的匹配性能,但会带来哪些不利因
素?
增加芯片面积、布线比拟困难、连线的寄生效应限制匹配精度
27、为什么数字模块和模拟模块在同一衬底上实现简洁产生数字模块干扰模
拟模块?
数字模块常常会在电源线和地线上产生脉冲干扰,模块放大器对此干扰较为
敏感,导致两者之间产生耦合。
28、解决数模信号之间串扰的措施有哪些?
1.可以将模拟和数字电源地分别2.可以将模拟电路和数字电路、模拟总线和
数字总线应尽量分开而不穿插混合3.根据各模拟单元的重要程度,确定其及
数字局部的间距的大小依次。
29、“干净”的地是什么样地
单独接出,不及其它器件共用的地
30、为什么在敏感模拟信号线四周插入了接地的同层金属线就可防止电磁干
扰?
四周互连线上的电磁场会在这些接地的同层金属线上截止,而不会干扰敏感
模拟信号线
31、采纳屏蔽技术会带来哪些缺点?
布线变困难、信号线及地线间的寄生电容增加
32、通过滤波电容进展抗干扰,滤波电容一般加在哪些地方?
电源线上和幅员空余地方
33、在集成电路芯片中,寄生效应会降低电路的哪些性能?
电路的噪声、速度、功耗
34、对于晶体管来说,降低寄生效应的幅员设计技术有哪些?
尽量减小多晶做导线的长度、采纳导电率较好的金属来布线
35、对于接触孔进展寄生优化的措施是什么?
采纳多个匀称分布的最小孔并联的方法来减小孔寄生电阻和进步孔的可通过
电流实力
36、芯片的牢靠性问题一般指哪些?
天线效应、Latch-Up效应和静电放电ESD爱护
37、什么是天线效应?
当大面积的金属Ml及栅极相连时,金属就会作为一个天线,在金属腐蚀过
程中搜集四周游离的带电离子,增加金属上的电势,进而使栅电势增加。一
旦电势增加到肯定程度,就会导致栅氧化层击穿。
38、什么是Latch-Up效应?
假如由于某种缘由使得两个晶体管进入有源工作区,电路又形成一个很强的
正反响,则寄生双极型晶体管将导通大量的电流,导致电路无法正常的工作
39、什么是静电放电过程(ESD)?为什么说ESD防护电路的设计是集成电
路设计中一个特别重要的问题?集成电路中的什么部位最需要ESD防护?
两个不同静电电势的物体互相靠近时,两个物体之间会发生静电电荷的转移
的过程外界物体接触芯片的150ns放电过程中,会产生特别高的瞬态电流
和电压,可能造成集成电路芯片失效因此ESD防护电路是重要的问题集成
电路中接到MOS晶体管栅极的PIN更需要ESD爱护
40、电学设计规则的作用是什么?它及几何设计规则的区分是什么?
作用:1是将详细的工艺参数和其结果抽象出电学参数,是电路及系统设计、
模拟的根据。2为合理的选择幅员布线供应根据区分:手工设计集成电路或
单元中,几何设计规则是图形编辑的根据,电学设计规则是分析计算的根据。
VLSI设计中,几何设计规则是系统生成幅员和检查幅员错误的根据,电学设
计规则是设计系统预料电路性能的根据。
41、Cadence公司的EDA产品有哪些功能?
系统级设计、功能验证、IC综合和布局布线、模拟混合信号和射频IC设计、
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 金融衍生工具
- 土木工程求职信14篇
- 企业人人讲安全
- 土木工程专业实习报告模板锦集9篇
- 初中力教育课件
- 医院实习报告集锦15篇
- 2022年关于大学生实习心得10篇
- 家长给学校的感谢信集锦5篇
- 员工转正自我鉴定(合集13篇)
- 大三自我鉴定范文15篇
- 信息安全意识培训课件
- Python试题库(附参考答案)
- 道法第二单元 成长的时空 单元测试 2024-2025学年统编版道德与法治七年级上册
- MOOC 理解马克思-南京大学 中国大学慕课答案
- 海洋的前世今生智慧树知到期末考试答案2024年
- 部编本语文八年级上全册文言文课下注释
- 德力西系列变频器说明书
- UleadGifAnimator教程
- 烟草专卖(公司)内部专卖管理监督工作制度
- CFG桩施工中常见问题及处理措施
- 医疗废物处置流程图
评论
0/150
提交评论