信号完整性和电磁兼容习题_第1页
信号完整性和电磁兼容习题_第2页
信号完整性和电磁兼容习题_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第第页信号完整性和电磁兼容习题

复习思考题

1.请写出三个影响EMC的原因,有哪些改善措施?2.单传输线匹配端接有哪些形式,各有什么特点?

3.差分端接要注意那些问题?

4.同轴电缆的屏蔽层是单端接地好?还是双端接地好?为什么?

5.写出五种防止串扰的设计技术

6.多层板时安排叠层的原则是什么?如下的叠层设计,那一层走高危线的效果最好,为什么?

7.设计一个8层板,要求两个地层,两个电源层,其他是信号层。如何分布?各有什么优缺点?8.时钟信号的布线应注意哪些?

9.去藕电容的选择原则是什么?如何计算电容的谐振频率?如何滤除1GHz以上的高频噪声?10.为什么要进行回流设计?有效的措施有哪些?11.12.13.芯片A芯片B什么是关键长度(电气长度)?如何估算?

如何估算带状线及微带线的等效阻抗?如何建立它们的无损电路模型?时序推算题

Tcycle3030Tcomax1010Tcomin98Tsetup54Thold102PCI信号,速率33MHz,其时序参数如下:

PCI信号线芯片

A

芯片B

Clk-aClk-b时钟驱动

问题:如果时钟线clk-a=clk-b,PCI走线应如何约束,如果clk-a!=clk-b,该怎么办?14.

公共同步和源同步的区别?公共同步为什么有布线长度的限制?

15.什么是阻抗失配原则,应用在什么情况?

16.对于低速信号,波形完整性、时序完整性及电源完整性哪一种可能最重要?高速信号呢?

(串行、并行)17.

如果自己来排布连接器管脚或分配FPGA的I/O管脚,需要注意什么原则?

18.高速差分信号的布线原则有哪些?为什么说差分信号对其他信号的串扰或抗串扰能力要

比单端信号好一些?19.20.21.22.

什么是3W原则?什么是20H原则,各为解决什么问题?电路的接地设计有哪些?各有什么特点?双层板的地线设计特点?

如何估算去耦和旁路电容的容值?

23.有一段长度为5in的无损耗传输线,其横截面示意图如图所示。其中,W=5mil,T=0.7mil,

B==14.7mil。为这段传输线建立一个等效电路模型。假定驱动器的最小上升时间为2.5ns,介电常数为4.5。

W?T?h?24

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论