传感器原理与应用数据分析数模转换详解演示文稿_第1页
传感器原理与应用数据分析数模转换详解演示文稿_第2页
传感器原理与应用数据分析数模转换详解演示文稿_第3页
传感器原理与应用数据分析数模转换详解演示文稿_第4页
传感器原理与应用数据分析数模转换详解演示文稿_第5页
已阅读5页,还剩38页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

传感器原理与应用数据分析数模转换详解演示文稿现在是1页\一共有43页\编辑于星期五优选传感器原理与应用数据分析数模转换现在是2页\一共有43页\编辑于星期五(1)分辨率分辨率是D/A转换器对输入量变化敏感程度的描述,与输入数字量的位数有关。如果数字量的位数为n,则D/A转换器的分辨率为(1/2n)。意味着D/A转换器区分满刻度(或称参考电压)的(1/2n)输入量。二、性能指标:

(3)接口形式D/A转换器与单片机的接口是否需带数据锁存器。5.1D/A转换器概述(2)建立时间建立时间是描述D/A转换速度快慢的一个参数。是指从输入数字量经历从全0到全1,输出模拟量达到最终值的误差±1/2LSB(最低有效位)时所需的时间。除此之外,单调性,温度系数,输入电平范围,输出电平范围,工作温度,输入代码形式等。现在是3页\一共有43页\编辑于星期五一、并行D/A转换的原理电路,,,

D/A转换器有两种结构:并行…和串行….5.2D/A转换器结构现在是4页\一共有43页\编辑于星期五流入运放的总电流:i=I0+I1+I2+I3输出模拟电压:

5.2D/A转换器结构-Vi现在是5页\一共有43页\编辑于星期五二、串行D/A转换5.2D/A转换器结构现在是6页\一共有43页\编辑于星期五三、D/A转换的基本组成:1、模拟转换开关2、电阻网络3、基准电源(或称参考电源)4、运算放大器:其作用有两个:1)对电路中各支路电流求和;2)提高输出带负载能力(运算放大器的输出电阻小)5.2D/A转换器结构现在是7页\一共有43页\编辑于星期五5.3单片集成的D/A转换器DAC0832

1、简介:

DAC0832为一个8位D/A转换器,单电源供电,在+5~+15V范围内均可正常工作。基准电压的范围为±10V,电流建立时间为1µs,CMOS工艺,低功耗20mW。其用法和引脚排列如图所示。20脚双列直插式8位D/A转换器,两个输入数据寄存器,可以与单片机连接,T型电阻网络。0832运算放大器接法DAC0832引脚图现在是8页\一共有43页\编辑于星期五一、各引脚的功能如下:D7~D0:转换数据输入端。:片选信号,输入,低电平有效。ILE:数据锁存允许信号,输入,高电平有效。:写信号1,输入,低电平有效。:写信号2,输入,低电平有效。:数据传送控制信号,输入,低电平有效。IOUT1:电流输出1,当DAC寄存器中各位为全“1”时,电流最大;为全“0”时,电流为0。IOUT2:电流输出2,电路中保证IOUT1+IOUT2=常数。RFB:反馈电阻端,片内集成的电阻为15kΩ。VREF:参考电压,可正可负,范围为−10~+10V。DGND:数字量地。AGND:模拟量地。5.3单片集成的D/A转换器DAC0832现在是9页\一共有43页\编辑于星期五单片机与DAC0832的接口有三种连接方式,即直通方式、单缓冲方式及双缓冲方式。电路连接如图所示。直通方式不能直接与系统的数据总线相连,需另加锁存器,故较少应用。下面介绍单缓冲与双缓冲两种连接方式。二、单片机与DAC0832的接口单片机与DAC0832的接口有三种连接方式a)DAC寄存器直通方式5.3单片集成的D/A转换器DAC0832现在是10页\一共有43页\编辑于星期五单片机与DAC0832的接口有三种连接方式,即直通方式、单缓冲方式及双缓冲方式。电路连接如图所示。直通方式不能直接与系统的数据总线相连,需另加锁存器,故较少应用。下面介绍单缓冲与双缓冲两种连接方式。二、单片机与DAC0832的接口单片机与DAC0832的接口有三种连接方式b)DAC寄存器单缓冲方式;c)DAC寄存器双缓冲方式5.3单片集成的D/A转换器DAC0832现在是11页\一共有43页\编辑于星期五(1)单缓冲方式单缓冲方式是将DAC转换后数据寄存器处于受控的锁存方式。

(2)双缓冲方式双缓冲方式是把DAC0832的输入数据和DAC转换数据,这两个锁存器都接成受控锁存方式。

由于两个锁存器分别占据两个地址,因此在程序中需要使用两条传送指令,才能控制两个锁存器,完成一个数字量的模拟转换。假设输入寄存器地址为FEFFH,DAC寄存器地址为FDFFH,则完成一次D/A转换的程序段应为:MOV A,#DATA;转换数据送入A MOV DPTR,#0FEFFH;指向输入寄存器 MOVX @DPTR,A;转换数据送输入寄存器 MOV DPTR,#0FDFFH;指向DAC寄存器 MOVX @DPTR,A;数据进入DAC寄存器并进行D/A转换二、单片机与DAC0832的接口5.3单片集成的D/A转换器DAC0832现在是12页\一共有43页\编辑于星期五

D/A转换器是计算机控制系统中常用的接口器件,可以直接控制被控对象;也可以很方便地产生各种输出波形,如矩形波、三角波、阶梯波、锯齿波、梯形波、正弦波及余弦波等。

在图5-4中,运算放大器A2的作用是把运算放大器A1的单极性输出变为双极性输出。例如,当VREF=+5V时,A1的电压输出范围为0−(-5V)。当VOUT1=0V时,VOUT2=−5V;当VOUT1=−2.5V时,VOUT2=0V;当VOUT1=−5V时,VOUT2=+5V。VOUT2的输出范围为−5V~+5V。VOUT2与参考电压VREF的关系为:DAC0832的双极性输出接口三、

D/A转换应用举例5.3单片集成的D/A转换器DAC0832现在是13页\一共有43页\编辑于星期五1、产生上行锯齿波DA0832EQU9C00HCODESEGMENT ASSUMECS:CODESTART:CALLBREAKMOVAL,00HA1:MOVDX,DA0832OUTDX,ALCALLDALLY INCAL CMPAL,7FHJNCSTARTJMPA1DALLY: PUSHCX PUSHAXMOVCX,0010H5.3单片集成的D/A转换器DAC0832A3:MOVAX,1000HA4: DECAX JNZA4 LOOPA3 POPAX POPCX RETBREAKPROCNEARMOVAH,06HMOVDL,0FFHINT21HJERETURNMOVAX,4C00HINT21HRETURN:RETBREAKENDPCODEENDSENDSTART现在是14页\一共有43页\编辑于星期五利用DAC0832产生锯齿波的参考程序如下:START:CALLBREAKMOVAL,00HA1:MOVDX,DA0832OUTDX,ALCALLDALLY INCAL CMPAL,7FHJNCSTARTJMPA15.3单片集成的D/A转换器DAC0832几点说明:1)程序每循环一次,AL加1,可见锯齿波的上升沿是由255个小阶梯构成。2)DALLY子程序决定锯齿波的延时。可通过改变循环程序段的重复次数,改变波形周期。3)通过AL加1,可得到正向的锯齿波;若要得到负向的锯齿波,只要将A加1改为A减1指令即可实现。现在是15页\一共有43页\编辑于星期五2、产生矩形波参考程序如下:

START:MOVAL,00HMOVDX,DA0832 OUTDX,ALCALLDALLYMOVAL,7FHMOVDX,DA0832OUTDX,ALCALLDALLYCALLBREAKJMPSTART5.3单片集成的D/A转换器DAC0832几点说明:1)本程序所产生的矩形波谷值为0,峰值为255。若改变下限值和上限值,那么三角波的谷值和峰值也随之改变。2)改变延时时间可改变矩形波的周期。???思考:产生其他类型波形,如下行锯齿波、正弦波、三角波现在是16页\一共有43页\编辑于星期五1、硬件描述TLC5615是1999美国德州仪器公司生产的,串行接口输入的数模转换器。输入10位数据,输出基准电压两倍的输出电压范围,且DAC是单调变化的。器件可在单电源5V下工作,且具有上电复位功能以确保可重复启动。它与CMOS兼容且易于和单片机连接的接口。

器件内部的寄存器接收16位数据字。数字输入端的特点包括带有斯密特触发器,具有高噪声抑制能力。低功耗,在5V供电时功耗仅1.75mW;数据更新速率为1.2MHz;典型的建立时间为12.5µs。TLC5615可广泛应用于电池供电测试仪表、数字增益调整、电池远程工业控制和移动电话等领域。该器件外形为8脚小型D或DIP封装。C档的工作温度范围为0℃~70℃,I档的工作温度范围为−40℃~85℃。其引脚与Maxim公司的MAX515完全兼容。TLC56155.3单片集成的D/A转换器现在是17页\一共有43页\编辑于星期五2引脚排列

TLC5615的引脚排列见图。在图中,引脚DOUT用于菊花链的串行数据输出;DIN是串行数据输入;SCLK是串行时钟输入;CS是选片端,低电平有效;OUT是D/A电压输出;REFIN是基准输入端,一般接2V到VCC−2V,典型值是2.048V;VCC是电源端,一般接+5V;AGND是模拟地。TLC5615的引脚图TLC56155.3单片集成的D/A转换器现在是18页\一共有43页\编辑于星期五3使用说明

TLC5615通过固定增益为2的运放缓冲电阻串网络,把10位数字数据转换为模拟电压电平。上电时,内部电路把DAC寄存器复位为0。其输出具有与基准输入相同的极性,表达式为:

数据输入。由于DAC是12位寄存器,所以在10位数据字中必须写入数值为0的两个低于LSB(D0)的位(次最低有效位)。D/A输出。输出缓冲器具有满电源电压幅度输出,带有短路保护并能驱动100pF负载电容的2k负载。外部基准。基准电压输入经过缓冲,这使得DAC输入电阻与代码无关。因此,REFIN输入电阻为10MΩ,REFIN输入电容的典型值为5pF,它们与输入代码无关。基准电压决定DAC的满度输出。逻辑接口。逻辑输入端可使用TTL或CMOS逻辑电平。但使用满电源电压幅度,CMOS逻辑可得到最小的功耗。当使用TTL逻辑电平时,功率需求增加约两倍。TLC56155.3单片集成的D/A转换器现在是19页\一共有43页\编辑于星期五3使用说明

串行时钟和更新速率。下图给出了TLC5615的工作时序。最大串行时钟速率近似为1.2MHz。通常,数字更新速率受片选周期限制。对于满刻度输入阶跃跳变,10位DAC建立时间为12.5µs,这把更新速率限制至80kHz。TLC5615的工作时序TLC56155.3单片集成的D/A转换器现在是20页\一共有43页\编辑于星期五3使用说明

菊花链接器件。假如时序关系合适,可以通过在一个链路(Chain)中把一个器件的DOUT端连接到下一个器件的DIN端实现DAC的菊花链接(级联)。DIN处的数据延迟16个时钟周期加一个时钟宽度后出现在DOUT端。DOUT是低功率的推拉输出电路。当CS为低电平时,DOUT在SCLK下降沿变化;当CS为高电平时,DOUT保持在最近数据位的值并不进入高阻状态。TLC56155.3单片集成的D/A转换器现在是21页\一共有43页\编辑于星期五4典型接口

当片选CS为低电平时,输入数据读入16位移位寄存器(由时钟同步,最高有效位在前)。SLCK输入的上升沿把数据移入输入寄存器。接着,CS的上升沿把数据传送至DAC寄存器。当CS为高电平时,输入数据不能由时钟同步送入输入寄存器并输出。所有CS的跳变应当发生在SCLK输入为低电平时。如果不使用菊花链(级联)功能,那么可以使用MSB在前的12位输入数据序列:D9D8D7D6D5D4D3D2D1D000如果使用菊花链(级联)功能,那么可以传送4个高虚拟位在前的16位输入数据序列:4UpperDummy10DataBits

00TLC56155.3单片集成的D/A转换器现在是22页\一共有43页\编辑于星期五4典型接口

TLC5615三线接口与SPI、QSPI以及串行标准相兼容,硬件连接如图所示。a)与AT89S51的连接b)SPI/QSPI连接TLC5615的典型接口TLC56155.3单片集成的D/A转换器现在是23页\一共有43页\编辑于星期五现在是24页\一共有43页\编辑于星期五5应用程序

SETBSCLK ;设置SCLK为高电平

MOVDA_DATAH,A LCALLA_DELAY2 CLRSCLK DJNZR6,C_DA_LOOH MOVR6,#08HC_DA_LOOL:MOVA,DA_DATAL;装入低8位

RLCA;从最高位向D/A寄存器中移

MOVDIN,C SETBSCLK MOVDA_DATAL,A LCALLA_DELAY2 CLRSCLK DJNZR6,C_DA_LOOL SETBD/A_CS ;设置CS为高电平

RETTLC56155.3单片集成的D/A转换器现在是25页\一共有43页\编辑于星期五四、音频D/A转换器(AudioD/AConverters)AD1857/1858是单片立体声数字音频重现器件,它包括一个高级数字内插滤波器、一个具有革命性的“线性补偿”的多位∑-Δ高频脉动调制器、一个DAC、开关电容以及连续时间模拟滤波器和模拟输出驱动电路。AD1857/1858有一个简单却很灵活的线性数据输入端口,可以与多种ADC、DSP芯片、AES/EBU接收器和采样频率转换器相连,AD1857的线性数据输入端口可以配置为16位、18位或20位左对齐或I2S对齐方式,AD1858的线性数据输入端口可以配置成16位右对齐或DSP串行端口兼容模式。AD1857/1858采用单+5V供电,20引脚SSOP封装,工作温度为0℃~+70℃。

AD1857/1858可应用于数字有线电视和卫星广播接收机顶盒、高清电视、数字音频接收器、CD/CD-R/DAT/DCC/MD播放器以及数字音频工作站等领域。AD1857/1858的特点如下:

5.3单片集成的D/A转换器现在是26页\一共有43页\编辑于星期五四、音频D/A转换器(AudioD/AConverters)低成本、高性能立体声DAC128倍重复取样内插滤波器多位SD调制器离散时间和连续时间模拟重建滤波器带有2kV输出负载驱动的缓冲输出端94分贝动态范围,-94分贝THD+N性能数字非预加重和静音±0.1℃最大线性相位偏差支持连续可变的采样率掉电模式单+5V供电20引脚SSOP封装现在是27页\一共有43页\编辑于星期五四、音频D/A转换器(AudioD/AConverters)AD1857/1858的结构框图,封装图如图所示:AD1857/1858结构框图SSOP封装

现在是28页\一共有43页\编辑于星期五四、音频D/A转换器(AudioD/AConverters)AD1857/1858的引脚功能如表所示:现在是29页\一共有43页\编辑于星期五四、音频D/A转换器(AudioD/AConverters)AD1857/1858提供∑-Δ转换机构和传统的R-2R梯形音频DAC,∑-Δ多位调制器的应用意味着AD1857/1858产生的带外噪声能量非常小,这可极大的减少对DAC滤波的要求,同时,∑-Δ多位调制器的数字基质噪声有很高的免疫力。串行音频接口使用位时钟(BCLK)给输入数据提供时钟,因此,位时钟可能会与时钟异步。时钟(LCLK)既是定位信号又是内插滤波器的采样频率输入,它必须与MCLK同步;通常是由MCLK同步分离出来的。内插滤波器的目的是“过采样”输入数据,即增加采样频率使第一信号图像搬移到过采样频率范围,减轻模拟重建滤波器的衰减需要。内插滤波器采用多级FIR数字滤波器结构,第一级是衰减均衡器,第二、三级是半边带滤波器,第四级是二阶梳状滤波器。FIR滤波器系数已经以标准的符号位格式进行了重新编码,可以不用乘法器而使用运算逻辑部件。现在是30页\一共有43页\编辑于星期五四、音频D/A转换器(AudioD/AConverters)AD1857/1858使用一个4位二级∑-Δ调制器,传统的1位∑-Δ调制器有2级量化,对输入信号的采样率为输入采样频率的64倍,而AD1857/1858有17级量化,对输入信号的采样率则为输入采样频率的128倍。多位∑-Δ调制器还带来一个额外的好处:它们几乎没有稳定性问题。它们可以将输出信号调整到一个更宽的基准电压范围,这可以增加整个转换器的动态范围。限制多位∑-Δ转换器性能的问题在于用来合计量化电平的无源电路元件的非线性,而AD1857/1858所使用的新型结构使其具有跟1位∑-ΔDAC一样的差分非线性和线性漂移。AD1857/1858内含一个高频脉动发生器,其作用是进一步“漂白”多位DAC产生的量化噪声。高频脉动发生器具有三角概率分布函数特性,能对残余量化噪声产生最好的修正效果。现在是31页\一共有43页\编辑于星期五四、音频D/A转换器(AudioD/AConverters)AD1857/1858包括一个二阶开关电容离散时间低通滤波器和一个一阶模拟连续时间低通滤波器,这样就不需在片外再添加重建滤波器。片内开关电容模拟滤波对于减少主时钟颤抖引起的有害效应是非常重要的。AD1857/1858包括数字电路来实现50/15μs非预加重频率响应特性,DEEMP引脚的高电平将会使能非预加重。数字非预加重响应需要44.1kHz的采样频率,数字滤波器传递函数的幅度误差与50/15μs连续时间滤波器相比低于±0.1dB。AD1857/1858使用时钟和主时钟来确定输入抽样率,通常情况下,主时钟被分频以合成时钟()

,必须连续运行并在每个采样周期内转换两次。位时钟(BCLK)可以用在门控或触发模式,位时钟仅用来将音频数据写入串行输入口。AD1857/1858灵活的串行输入端口接收数据为二进制补码,MSB在前格式,左通道数据段总是先于右通道数据段。输入数据包括16位、18位或20位,所有数字输入都指定为TTL逻辑电平。此外,AD1857提供16位、18位或20位左对齐或I2S对齐模式,AD1858则提供16位右对齐或DSP串行端口兼容模式。现在是32页\一共有43页\编辑于星期五四、音频D/A转换器(AudioD/AConverters)下图所示为AD1858与DSP芯片的典型接口连接图,ADSP-21xx支持16位数据左对齐DSP串行端口格式。图5-17为AD1858与音频解码器TMS320AV110的连接图,TMS320AV110支持18位数据右对齐输出格式。与ADSP-21xx的接口与TMS320AV110的接口现在是33页\一共有43页\编辑于星期五四、音频D/A转换器(AudioD/AConverters)AD1857/1858的去耦、旁路和输出电路如图所示。典型连接

现在是34页\一共有43页\编辑于星期五以下略:六、视频编码器(VideoEncoders)ADV7390/7391/7392/7393是单片高速模数视频编码器,三个2.7V/3.3V10位视频DAC支持标准清晰度(SD)或高清晰度(HD)的合成(CVBS)、S视频(YC)或分量(YPrPb/RGB)模拟输出。低功率最优化运行、最小占用面积和很少的外围器件使这些编码器非常适合便携式或低功率应用,电缆检测和DAC自动掉电保证最小功耗。ADV7390/7391有一个8位视频输入端口,支持SD视频模式和HD视频模式;ADV7392/7393有一个16位视频输入端口,可以配置为多种形式,支持SDRGB输入。所有这些视频编码器都支持嵌入式EAV/SAV定时代码、外部视频同步信号以及I2C和SPI通信协议。现在是35页\一共有43页\编辑于星期五六、视频编码器(VideoEncoders)ADV7390/7391/7392/7393适用于移动电话、数字照相机、便携式媒体DVD播放器、便携式游戏控制器、数字摄像机和机顶盒等领域,其特点如下:3个高品质10位视频DAC16×(216MHz)DAC重复取样(SD)8×(216MHz)DAC重复取样(ED)4×(297MHz)DAC重复取样(HD)最大DAC输出电流37mA支持多种视频输入模式4:2:2YCrCb(SD,ED,HD)4:4:4RGB(SD)支持多种视频输出模式合成(CVBS)和S视频分量YPrPb(SD,ED,HD)分量RGB(SD,ED,HD)现在是36页\一共有43页\编辑于星期五六、视频编码器(VideoEncoders)先进的电源管理自动电缆检测和DAC掉电DAC开/关单独控制最小功耗的睡眠模式支持74.25MHz8、10、16位高分辨率输入支持NTSCM,PALB/D/G/H/I/M/N,PAL60片内视频定时信号发生器片内测试图案产生兼容I2C和SPI的串行MPU接口2.7V或3.3V模拟工作电压,1.8V数字工作电压,3.3VI/O工作电压工作温度-40℃~+85℃现在是37页\一共有43页\编辑于星期五六、视频编码器(VideoEncoders)ADV7390/7391/7392/7393的内部结构如图所示。ADV739x内部结构图现在是38页\一共有43页\编辑于星期五六、视频编码器(VideoEncoders)ADV7390/7391/7392/7393的封装如图所示。ADV7390/7391/7392/7393的封装

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论