FPGA器件配置流程-基础电子_第1页
FPGA器件配置流程-基础电子_第2页
FPGA器件配置流程-基础电子_第3页
FPGA器件配置流程-基础电子_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

精品文档-下载后可编辑FPGA器件配置流程-基础电子Xilinx的FPGA器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以Spartan-3的加载为例说明这个过程。

(1)配置存储器清除阶段(如图1所示)

在该流程中,检测VCCINT是否大于1V,辅助电源rCCAUX是否大于2V,BANK4(VCCO_4)的电源电压是否大于1V。所有的非配置引脚,即用户输入/输出引脚被上拉(与HSWAP_EN的状态有关),INIT_B初始化状态信号,DONE将信号置为低(Low)清除FPGA内部的存储器。检测PROG_B引脚是否由低电平变成高电平,若为高电平,再清除存储器并进入下一阶段。

(2)初始化阶段(如图2所示)

在该阶段中首先释放INIT_B信号脚,如果外部仍然将该脚置低,将进入延迟和循环测试,直到INIT_B信号脚为高时止。根据设置的模式,采样模式设置引脚进入不同的配置状态。这些工作完成后,进入下一阶段。

(3)装入配置数据阶段(如图3所示)

在该阶段装入数据,每个时钟配置一位或一个字节,并进行循环冗余码(CRC)校验。如果出错,将INITB引脚强行置低,并终止配置流程;如果检测通过,将进入一个流程阶段。

(4)启动器件阶段(如图4所示)

启动器件阶段的默认执行顺序为首先释放DONE引脚,利用外部所连接的上拉电阻使该信号呈现高电平:其次使能所有的输入/输出(LO)引脚,即保持设计所定义的信号状态,然后分别释放全局写使能信号(GWE)和全局复位信号(GSR),这些信号的处理顺序可以通过参数设置来改变。这些主作完成之后,器件将进入的工作状态。

图1配置存储器清除阶段流程

图2初始化阶段流程

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论