模拟集成电路幅员设计_第1页
模拟集成电路幅员设计_第2页
模拟集成电路幅员设计_第3页
模拟集成电路幅员设计_第4页
模拟集成电路幅员设计_第5页
已阅读5页,还剩45页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

本文格式为Word版,下载可任意编辑——模拟集成电路幅员设计

模拟集成电路幅员设计

学号专业0810334322023

计算机及应用

集成电路的出现与发展完全改变了人类的文明和人们的日常生活面目。集成电路是电子电路,它不不同于一般意义上的电子电路,它是把成千上万的电子元件包括晶体管,电阻,电容甚至电感集成在微小的芯片上面,正是这种奇妙的设计和制造方式使它为人类社会的进步创造了空前绝后的奇迹,而使这种奇迹变为现实的是集成电路掩膜幅员设计。

模拟集成电路幅员设计

集成电路幅员是电路系统与集成电路工艺之间的中间环节,是一个不可少的重要环节。通过集成电路的幅员设计,可以将立体的电路系统变为一个二维的平面图形,再经过工艺加工还原于基于硅材料的立体结构。因此,幅员设计是一个上承的电路系统,下接集成电路芯片制造的中间桥梁,其重要性可见一斑。但是,集成电路幅员设计是一个令设计者感到困惑的一个环节,我们往往感到幅员设计似乎没有什么规矩,设计的经验性往往掩盖了设计的科学性,即使是大量多年版设计经验的人有时候也说不明白为何要这样或者那样设计。在此,集成电路幅员设计是一门技术,它需要设计者具有电路系统原理与工艺制造方面的基础知识。但它更需要设计者的创造性,空间想象力和耐性,需要设计者长期工作的经验和知识的积累,需要设计者对日异月新的集成电路发展密切关注和摸索。一个优秀的幅员设计者对于开发超性能的集成电路是极其关键的。在幅员的设计和学习中,我们一直会面临匹配技术

降低寄生参数技术

熟悉电路作用(功能,频率)

电流密度的计算(大电流和小电流的电流路径以及电流流向)等这些基本,它们也是最重要的问题。

幅员的设计,从半导体制造工艺,到最终的后模拟过程都是十分关键的,里面所涉及的规则有1500——2000条,一些基本问题的解决方法和设计的调理化都将在下面提及。目录

一半导体加工工艺二模拟电路幅员

三电阻,电容,二极管,双极性晶体管四寄生参数五匹配六噪声七平面布局八验证九一般技术

十cadence中幅员例子附录一集成电路设计流程

附录二模拟集成电路幅员设计流程附录三集成电路制造工艺

附录四模拟集成电路幅员设计经验总结

集成电路设计流程

系统需求设计掩膜版芯片制芯片检测封装测试单晶、外延材料功能要求行为设计(VHDL)行为仿真是综合、优化——网表时序仿真是布局布线——幅员后仿真是Singoff集成电路芯片设计过程框架

模拟集成电路幅员设计流程:

阅读研究报告理解电路原理图了解电路的作用熟悉电流路径晶大小知道匹配器件

明白电路中寄生,匹配,噪声的产生及解决方案对幅员模块进行平面布局对整个幅员进行平面布局

熟练运用cadence软件进行幅员绘制Esd的保护设计进行drc与lvs检查

整理整个过程中的信息时刻做记录注意在设计过程中的交流

From吉利久教授

否否否幅员检查与验总体版布局布较大的功能布局布较小的功能布局布单元库中基本单布图规集成电路制造工艺

双极工艺:

Cmos(p阱)工艺:

幅员设计经验总结:

1查看捕获点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.2Cell名称不能以数字开头.否则无法做DRACULA检查.3布局前考虑好出PIN的方向和位置

4布局前分析电路,完成同一功能的MOS管画在一起

5对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。

6对pin分类,vdd,vddx注意不要混淆,不同电位(衬底接不同电压)的n井分开.混合信号的路特别注意这点.

7在正确的路径下(一般是进到~/opus)开启icfb.

8更改cell时查看路径,一定要在正确的library下更改,以防copy过来的cell是在其他library下,被改错.

9将不同电位的N井找出来.

10更改原理图后一定记得checkandsave11完成每个cell后要归原点

12DEVICE的个数是否和原理图一至(有并联的管子时注意);各DEVICE的尺寸是否和原理图一至。一般在拿到原理图之后,会对布局有大约的规划,先画DEVICE,(DIVECE之间不必用最小间距,根据经验考虑连线空间留出空隙)再连线。画DEVICE后从EXTRACTED中看参数检验对错。对每个device器件的各端从什么方向,什么位置与其他物体连线必需先有考虑(与经验及floorplan的水平有关).

13假使一个cell调用其它cell,被调用的cell的vssx,vddx,vssb,vddb假使没有和外层cell连起来,要打上PIN,否则通不过diva检查.尽量在布局低层cell时就连起来14尽量用最上层金属接出PIN。

15接出去的线拉到cell边缘,布局时记得留出走线空间.16金属连线不宜过长;

17电容一般最终画,在空档处拼凑。18小尺寸的mos管孔可以少打一点.

19LABEL标识元件时不要用y0层,mapfile不认。20管子的沟道上尽量不要走线;M2的影响比M1小.

21电容上下级板的电压注意要均匀分布;电容的长宽不宜相差过大。可以多个电阻并联.22多晶硅栅不能两端都打孔连接金属。23栅上的孔最好打在栅的中间位置.

24U形的mos管用整片方形的栅覆盖diff层,不要用layergeneration的方法生成U形栅.25一般打孔最少打两个

26Contact面积允许的状况下,能打越多越好,特别是input/output部分,由于电流较大.但假使contact阻值远大于diffusion则不适用.传导线越宽越好,由于可以减少电阻值,但也增加了电容值.

27薄氧化层是否有对应的植入层

28金属连接孔可以嵌在diffusion的孔中间.

29两段金属连接处重叠的地方注意金属线最小宽度

30连线接头处一定要重叠,画的时候将该区域放大可避免此错误。

芯片经过解剖拍照处理:

一硅加工工艺

晶圆制造

掺杂:离子注入,扩散

生长材料层:外延,化学气象沉积,氧化层生长,溅射,蒸发去出材料层

光刻:暗场图形的加工,亮场图形的加工,平坦化自对准硅栅

详细的加工过程分析:

晶圆的制造我们是把硅放入大坩埚中加热,知道它完全溶化,在一个悬挂的旋转子晶杆有一个小的种子晶体,称为籽晶,这个籽晶被渐渐的下降进入坩埚中,直到接触溶化的

表面,一旦籽晶接触到溶化的硅表面,坩埚的温度就下降,逐渐的,冷却的硅原子开始着在籽晶上,就像形成糖的晶体一样,随着他们被冷却而团聚到一起。一旦晶体开始生长那个旋转的籽晶杆就开始带着籽晶从硅熔化物中渐渐升起,十分十分慢,随着上拉过程继续,晶体在连续生长,最终,初始的小籽晶变成一个巨大的单晶棒,坩埚中所有溶化硅都聚集在单晶棒上。接下来就是像切面包一样,把但晶棒切成很薄的圆片,这些圆片称为晶圆。在真正使用这些晶圆前,他们必需被清洗,抛光,平整化和缺陷检查,我们有的集成电路芯片都是在晶圆上制造的,这些晶圆被称为衬底材料。

杂志离子以极快的速度运动,径直嵌入我们的晶圆,就子弹击中奶酪。他们的速度越大,射入的越深。这个工艺被称为离子注入。惋惜的是,这样的注入方式会损伤晶格,而我们依靠一个好的晶格结构来实现pn结的正常功能,必需设法使晶格恢复正常。采用退火方式可以修复晶格。即对晶圆加热,这有助于所有原子回到原先的格点,回复有序的结构。但是随着退火,原子也向下,向四周硅中扩散,因此开始注入的时候可以注入得十分浅。退火引起扩

散,扩散引起杂志的再分布,不管怎么样,扩散过程必需要被充分的控制。

通过离子注入改变晶圆的表面属性外,还希望在晶圆表面增加一个新的材料层。即外延。一些半导体器件为了得到正确的功能需要在其他硅层的上面制作一层质量十分好又较薄的硅层,任何新的硅层必需与衬底的晶格想匹配,依照原先的晶向在一层硅上生长另一层硅的工艺称为外延。外延包括:化学气象沉积——cvd,等离子加加强学气象沉积——pecvd,氧化层生长,溅射,蒸发(生长金属层)

去除材料层:我们将一些液态的化学试剂倒在晶圆上的时候,将会发生某些化学反应,晶圆的表面被刻蚀。通过刻蚀工艺可以去除金属,氧化层等。借助强有力的化学制品能够去除大量材料层。对心材料层刻蚀的另一种方法是反应离子刻蚀——rie,rie与溅射正好相反。现在我们知道了如何改变,增加去除材料层,但是我们还学要对材料层的一小部分进行处理,就是接下来的光刻。

光刻:通过在警员上覆盖一层光刻胶,对晶圆上的指定区域惊醒加工,利用光刻胶的保护,对未进行保护的地方进行注入,刻蚀,溅射,蒸发。然后曝光,曝光的部分能被化学试剂溶解,即可得到我们想要的形状。

完整步骤—:悬涂光刻胶——掩膜曝光——显影

在集成电路设计中,无论是注入,刻蚀,或者做其他的表面加工,光刻都是加工的基础,它为我们确定了加工的确定位置。每一步都需要涂光刻胶,都需要一块掩膜板,都需要曝光,显影,都需要处理,都需要为下一步作准备而去除光刻胶,而这些仅仅是整个工艺过程中的一个工艺步骤,一个材料层,一个芯片制造可能需要20或者30个材料层。

芯片制造:暗场图形与两场图形的加工——下凹与凸起图形的加工。

人们总是希望晶体管具有尽可能快的开关速度,晶体管的导通总是比关断它需要更多的时间,这是由于要产生相当大的耗尽区,另一方面对于加强型的长效应管,由于栅下的面积较小,开关比较简单,但尽管如此,还是要求栅与源漏确切对准。为了形成确切对准,可以利用山材料作为掩膜去确切的对准源漏区。栅扮演掩膜的角色,由于栅的屏蔽作用,杂质不能

进入栅的下面,在栅的两边形成了独立的两块杂质区域,这就被称为自对准硅栅。

二模拟电路幅员

要理解的是数字电路幅员与模拟电路幅员在设计形式上的基本区别。理解电路如何工作的重要性

注意你的电路设计的三个关键问题

在数字ic中,你可能看到一千万个爱在一起的反相器,而在模拟ic上你将看不到一千万个放大器。可能只有一个放大器或者有三个。

当你设计cmos数字芯片时,主要目标是优化芯片的尺寸和提高高密集度。例如,你要保证你的数字反相器要尽可能小。在模拟设计中,无论是cmos还是双极型电路,主要目标并不是芯片的尺寸,而是优化电路的性能,匹配精度,速度和各种功能方面的问题。例如,布线尺寸是否满足模拟电流消耗的要求?寄生是否、太高?匹配技术是否恰当?另外,面积在某种程度上说依旧是一个问题,但不再是压倒一切的问题。在模拟压模设计中,性能比尺寸更重要。

对于数字项目,到了一定程度,你就可以完全独立的完成,补血药与他人交流。然而,在进行一个模拟项目时,你要的的第一件事就是与电路设计者交流。假使你不知道必需留出多大的面积用做屏蔽或者匹配或特别的放置方向或是需要特别地配备双信号线以传送差分信号,那么你怎么可能着手布置导线或多边形呢?在开始工作之前有太多的信息需要去了解。即使你已经有了初步的平面布局设想后,在整个项目从头到尾的设计中尼依旧要继续与整个设计团队沟通。你要不断的与电路设计者交换看法,倾听他们的看法,确保在你所能选用的各种方案中,你的电路能达到最优性能。由于我们更加关心优化电路性能的问题,所以模拟幅员设计者比纯粹数字幅员设计者血药多知道一点有关电路的技术。他们应当更了解电路如何工作,更了解电压电流以及他们相互间的关系。他们淫荡知道为什么差分对需要相互匹配。他们应当学习有关信号流,降低寄生参数,电流密度,器件方位,布线需要考虑的问题。对于刚刚从事幅员的人来说,这一切是令人生畏的。需要了解电路技术往往会使我们感到畏惧。然而,大量专业技术都是一样,要从一点一滴学起,而且学无止境。

作为幅员设计者,我们更关心的是电路的性能,更了解电压和电流,以及它们之间的相互关系,应当知道为什么差分对需要匹配,应当知道有关信号流,降低寄生参数,电流密度,器件方位,布线需要考虑的问题。记住,模拟幅员是在小尺寸的基础上重视的是电路的性能,数字幅员重视的是电路的密集度与优化尺寸。

每一个幅员设计者都是从这几个问题着手:

1.这个电路的功能是什么?(电路功能,频率是多少,低寄生参数节点)

2.它需要多大的电流?大电流路径和小电流路径在哪里?(大,点电流分别在哪里,电流流入其他模块吗?)

3.有哪些匹配要求??(认出节点,认出晶体管,认出其他模块,认出远处部件)4.还有什么需要注意的吗?(器件布置方面的考虑?金属选择?隔离要求?)

这些问题与答案将指导你如何进行幅员设计。(这些问题可以从电路设计者得到)

1.这个电路的作用是什么?譬如一个放大器。

当别人告知你这是一个放大器时,你的下一个问题就是这个放大器的工作频率是多少,它的增益是多大?

了解电路功能对幅员设计至关重要。你将会根据这些信息作出决定。电路功能的了解决定了你将如何处理一下问题:1.绝缘2.匹配3.布局4.均衡5.覆盖6.保护方法

7.I/O导线的位置8.器件分割9.平面布置等等

这些状况的分析都是为电路供好的性能的关键,具体解决方法还需要深层的学习。

2.它需要多大电流?大电流路径和小电流路径在哪里?

理想状况下,电路图上会有大量解释,告诉你电路的每一部分需要多大的电流。我们需要这个模拟模块需要多大电流,由于它将影响大量器件的选择,大量金属线尺寸的选择,并在一定程度上影响你的布置方案。而这些都是十分重要的决定。假使你的电路只需要几百微安得电流,那么这就是一个可以不用思考的问题,最小尺寸的金属先也能应付得了它。对于任何大于1或2毫安的电流,你就需要计算某些地方的电流密度了。

我们方才得知的电路只需要200微安得电流。但是,我们不能随便放上一条最小尺寸的导线就能希望得到好的结果。在工艺设计手册中有一些关于一条金属线能安全承受多大电流的数字,这寻常用每微米多少毫安来表示。在cmos中,承受电流的能力大约为0.5毫安/微米。我们可以根据这一信息来确定能承受某一给定电流的金属线的宽度。即——一条导线所能承受的电流等于金属线的宽度诚意电流密度。在这个例子中,告知我们总电流量是200微安,低啊牛密度是0.5毫安/微米,则可以知道导线的宽度是0.4微米。我们最小的金属线宽是0.5微米。所以我们可以用最小宽度的导线来连接电路。

这个是我们在开始布置幅员所需要的关键信息。你可能算出0.6微米的导线是安全的,但是要是用0.5微米的导线则很不可靠。产品会发生我能干故障。

一个好的幅员设计者是帮助团队设计出绝妙和可靠稳定产品的关键。

大电流路径和调电流路径在哪里?

譬如一个电路需要5毫安的电流,那么可以知道导线宽度为10微米,但是我们不能把这个电路都用10微米的导线连接起来,这样太浪费空间了。事实上,我们只要知道哪些传送5毫安电流的地方菜用10微米的导线。电路中可能会有多跳电流路径,每一条都有自己的电流要求。有些路径可能只需要1毫安,有些需要10毫安,有些需要100毫安。这些大小电流路径都需要注意,找到他们在哪里,了解它们的重要程度。

电流路径我们知道了,但是有的连接不一定适合,譬如多个晶体管用同一电流路径时候,导线放置左边,则会出现瓶颈区,这样就增大了电阻,要是把路径暗访在多个连接路径的中间堆成位置,那么就会更加理想化。也就是把路径从左边改到顶部,电子的传送就会分散开来,不会那么拥挤而出现瓶颈现象,也就降低了电阻。但是,更好的就是在原来生成的路径上包吃路径不动来旋转器件单元,那样就利用了县城的电流滚动路径。

这就是知道电流的状况后对器件布置方向所产生的影响。

3.有哪些匹配要求?

譬如,器件之间需要匹配到什么程度?有没有什么特别的匹配要求?得到了所有这些问题的答案后,你开始理解从匹配的角度看你需要什么,然后你就采用拟需要的匹配技术。

相应于这三个关键性问题,我们应当尽可能多的提出各式各样的问题,也就是在模拟集成电路幅员设计中你必需停下来问好多新的问题。

询问和倾听,每当自己有了答案,就停下来重新思考和筹划。成功取决于自己的创造性,经验,技巧。

另外,电路设计者所设计出来的电路并不是完美无缺的,作为幅员设计,我们应当时刻保持警惕,不要轻易相信电路工程师。

一个模拟电路设计者对他的设计图并不是很有把握的。一个电路功能可以用大量不同的方法来实现。我们怎么来解决这这些噪声问题?宽度问题?我们希望怎样放置这些器件?我们怎样才能使这个的电路更可靠?作为幅员设计者,需要解决好多类似的问题。当你看到在电路图中有什么地方不太对头,就要立马停下来。永远不要想当然,自然你会越来越在行和有经验。只要你去发现问题和询问那三个关键问题,你就能领会人们使用的一些电路技术和知道什么电路看上去应当是什么样子。电路技术在各处都一样,所以你会一遍一遍的看到同样的技术。你最终会发现错误的。

作为一个好的幅员设计者,交流和倾听是必不可少的。

注意:高频电路要求寄生参数较低。那么你就要考虑降低寄生参数的幅员设计技术。假使电路是一个大电流电路,那么这个大电流六国哪里?假使有大电流流过,你就必需相应的加大金属导线的尺寸。还有就是,这个电流从哪里流过?假使你用很粗的金属线来输送这些大电流,那么这会影响到这些大电流模块相互间怎样的作用。所以电流流向问题也会影响到你器件的布置。然后就是,这个大电流是否还要流到任何其他电路模块?一旦连接了这些问题你接下来就可以去解决有关匹配的问题了。

三电阻,电容,二极管,双极型晶体管电阻

对于一致的工艺,同一材料的所有正方形的电阻都具有一致值,我们只需要计算方块数即可。每方欧姆是ic中的电阻的基本单位。每方欧姆数值也被称为材料的薄层电阻率。假使有了每方的具体数值,就不必再考虑材料的厚度是多少,现在可以改变的只有长度和宽度。但是假使厚度发生了变化,则一切的计算都是无效的。但是,在一致工艺中,寻常认为厚度是不会变的,因此,不必担忧厚度变化的问题。在同一工艺中,不管方块的尺寸是什么,其组织都是一致的。寻常状况下,每一个制造工艺有一个参数手册,制造商们称它为设计手册或者工艺手册,或者规则手册。以上的每方欧姆被称为薄层电阻或者称为薄层电阻率。

幅员中完整电阻的计算为:体区电阻+头区电阻+接触区电阻+扩展区电阻

电流密度

电流密度是材料中能够可靠流过的电流量,这里的关键是可靠。粗的线能够承受大的电流而不过热,它可以用更长的时间。同样,窄的电阻能够流过各种大小的电流,但问题是能持续多长时间呢?因此,我们必需选择一个宽度,这个宽度对于流过它的电流时适合的。工艺中任何能够被用于传到电流的材料都有一个对应的电流密度。假使有一材料,你希望用它传到电流,但你不知道它的电流密度,你最好是不要用它。典型的电流密度是每微米宽度0.5毫安。

流过的最大电流=材料的电流密度*材料的宽度

对于选择电阻的宽度,电流密度是最重要的。记住,每个设计都要去检查电流密度,统统检查!

电阻在加工的过程中会有误差,其主要的误差来源:

加工与刻蚀会引起尺寸的不确定,你可能在图上画的是5微米,而归加工后得到的是4.5微米。尺寸是上下波动的,但有一个平均的公差,图形尺寸是4.5,或者是5.2,实际制造中会出现这样的误差,我们能承受的阻值变化量是多大,你是能否接受两个彼此相邻的电阻存在20%的误差。

集成电路中任何材料都可以做电阻,但是尽管所有的材料都可以做电阻,实际上由于各种原因,只有某些材料才被用到。例如多晶硅。一般不会用新的工艺步骤来做电阻,这样会增加成本。

一个好的幅员工程师,应当能够捕获任何可能出现的错误,能简化电路的设计,能够压缩芯片尺寸或者增加电路的可靠性。把握这些技术将提高你的能力和价值。电容

电容器是一种存储电荷的器件。电容的溶质由绝缘体的厚度,介电常数一级两块平板相互覆盖部分的面积决定,其中介电常数是何亮绝缘体质量的常数。在集成电路中,电容器室无时不在的,只要有一块导电材料跨过另外一块导电材料就会形成一个电容。

电容式对频率敏感的电阻,因此,电容器有时候被称为去耦电容,或者有时候被称为隔直电容——耦合电容

二极管

制备二极管最简单的方法是在p型衬底中掺入一些n型杂之。然而,该结构的可控性并不理

想,由于p型衬底的掺杂浓度与n型的会不一致。假使注入的杂质浓度适合,就可以制造出一个有用的二极管。在双极型晶体管中,二极管的选择依靠于电路技术,可以利用双极型晶体管作为二极管,这样就不必像以前那样用一大块p型或者n型材料来构成基本的二极管了。双极性晶体管由两个二级管组成,我们就可以把其中一个极进行短接,那么就可以得到一个二极管了。

在ic中么人机关的一个重要的左右时esd保护,即静电释放保护。乳沟我们正整日穿一件由90%尼龙制成的外套,当你拿起一块芯片的时候,你的手指可以感觉到一个尖锐的高压电击。这些点击电压可以高达几千伏特。由于器件的氧化层十分薄,在这样的电压轰击下,器件将会被损坏。我们在此就是利用二极管的正向导通和反向击穿特性。Esd静电保护原理就是在下一级电路遭到严重破坏之前,二极管上的电压已经达到反向击穿电压,二极管的反向击穿电压大约在12v左右,一旦pn结开始击穿,它就会像导线一样自由的导通电流。这样,当电路受到一个高压静电作用时,静电电流就更简单通过二极管流入一个错误的通路,再不流进下一级电路。即使采用纯的cmos工艺,也可以利用cmos晶体管本身制备二极管,它们以晶体管的形式出现。另一方面,在二极管的保护下,晶体管栅极的最大电压被钳位在12v,所以晶体管和线路上的其他器件不会受到比这个值更高的电压。当电压回到正常水平日,二极管又回到了本来的功能而不再是导线的作用。由于引入了很高的电压,esd二极管血药十分防备的设置,任何一次高压击穿都可能烧毁一个好的电路。为了尽可能多的协防流入或者流出二极管的能量,一些人将二极管画成环形结构,在环形的p接触围绕n接触,这样确保了各个方向上的能量可以在尽可能短的时间内被收集。衬底esd保护

阱esd保护,都是形成环结构

四寄生参数

寄生电容:

在集成电路中没有哪一部分的工艺是完美的。集成电路是有工艺层构成的,一些金属层在另一些金属层上走线。一些晶体管挨着其他晶体管。晶体管都建立在衬底中。每当你像这样引入两种不同的材料,就会c产生额外的电容。这样,就好像我们要在这个电路的各个部分放上小电容似地。

寄生电阻:

一个集成电路通过导线,注入以及各种各样的材料来传送电流。无论你想让电流流到哪里,你都要经过传送材料的电阻。因此你总会有不希望的寄生电阻存在。这样就好像把一些很小的额外电阻放在了电路中。而且,寄生电阻跟寄生电容一样,他们是无法摆脱的。这些以及其他的额外寄生参数就像是一些不希望有的实际部件。他吗往往会减慢你电路的速度,该店电路的频率响应或者引起其他令人厌恶的事情发生。当设计人员开始设计时,他们必需考虑到这些寄生成分。

那么,这些寄生参数是从哪里来的呢?正如前面所说,每当你走一条导线或一条多晶硅或在芯片中建立任何东西,你就会产生某种

寄生参数。集成电路上有大量平行的导体,他们都是上下层相互重叠或者并排排列。只要在相邻的地方或者在衬底中有注入物,你就会产生一个寄生参数。但是这些寄生参数的值很小,可他们会全部加在一起。假使你有一个对电容影响很不敏感的电路,譬如一个功率调理器或者什么,在电路中工作很稳定,那么久没必要担忧这些普遍的小电容。但是,你想要电路越快,那么频率就越高,你要设计幅员的电路速度就越高,这些电容就变得越重要。在大多数电路中,假使你不注意寄生参数,那么它就可能毁掉你的芯片。一般来说,在模拟幅员设计的时候,不管是cmos还是双极型,只要涉及到任何较高的频率,那么你就必需对某些寄生参数予以注意。

什么时候应当注意寄生参数问题属于我们前面提到的三个关键性问题之一。可能就是一个问题——这个电路时做什么用的?

譬如说,这个电路是一个放大器,它在一定条件下给你一低昂的增益。并且这个电路工作在高频下。你一旦知道它是个高频电路,你就开始问问题——我怎么考虑这个电路的寄生问题?

假使你被告知某些部分的布线基色湖南各参数要小,实现这一点最简单的方法就是让导线尽可能短。另一个解决放法就是依靠于可供你选择的金属层系统。

起主要作用的电容寻常是导线与衬底之间的电容。由于整个芯片位于衬底之上,所以任何对衬底的影响都会被带到其他每一个部件。由于寄生参数可以把电路1的噪声通过衬底寄生电容耦合到电路2,那么,减少电路1到衬底间的电容就减少了电路2受噪声影响的可能性。要设法使所有的噪声远离衬底。

寻常,衬底离得越远,形成的电容就越小。你必需细心阅读你的工艺手册来计算那一层金属电容最小,特别是这些金属层的宽度可能不同。要是电路功能告诉我们这是一个高频电路,作为高频电路我们要保持小的寄生参数。前面我们所谈到的都是衬底电容。由于这个是很重要的,另外就是导线与其他电路形成的电容。

考虑一个电路,它的一条导线布置在另一个电路的上面,那么在这条导线和它下面电路的每一个部分之间就都形成了寄生电容。

在模拟电路中,我们寻常要让敏感信号相互远离。所以,假使一个芯片上四处都是导线,会不如把各个电路相互隔远一些工作得那么好。假使没有导线布置在电路上面,而只是布置在各个电路之间,那么寄生参数就简单控制得多。

假使你设计的是低层次的单元块,那么选择就比较简单了。但是,当你开始要把这些单元块用导线连接起来时,你就要问——这条导线起上面作用?然后根据导线功能,譬如它承载的电流由多大或者它需要什么样的绝缘要求,作出大量幅员设计的选择。一句话,就是要让电路设计者来引导你。

每一条导线都伴随着寄生电阻。而且你要根据电路的功能来处理这个寄生参数。这次我们就处于其次个问题——它承载的电流由多大?

我们曾今通过看电流密度来连接电流大小对导线宽度的选择有什么影响。在这里,电流大小还影响单元至单元间连接的布线方案。

譬如,你需要有一条导线从一个单元连至另一个单元,它需要能承载1毫安电流。我们看工艺手册,金属线每微米能承载0.5毫安的电流,要承载1毫安,那么它的最小宽度就是2微米,所以我们就化一条2微米宽的导线。

然而,电路设计者告知很关心这条导线的电阻。譬如说,这条导线从一端连至另一端长2毫米,它的宽度是2微米,所以它的方块数就是1000,有工艺手册知道该导线的方块值是

0.05欧,那么这条导线的电阻就是50欧姆。这条导线传送1毫安的电流,那么在这条导线上的压降就是50毫伏,假使在这条导线的另一端的电路对电压的偏差十分敏感,那我们就不能这样选择了。当电路设计者要求这条导线的压降只能是10毫伏时候,就意味着你必需使这条导线的线宽是原来的5倍,所以我们需要一条是10微米宽的导线,而不是2微米的。这些寄生电阻参数往往在供电导线中影响比较明显,由于供电导线寻常电流相当大。一个电源可以有20到30毫安的电流。假使有大量电路连接到同一个电源,那就需要确定一下导线的尺寸,以便能传送所需的电流。

注意:假使导线的压降(IR)大于10毫伏,那么久必需跟电路设计者商榷。

一直到现在,我们所涉及到的主要是位于衬底上元件的寄生参数。现在我们看内部。看看我们衬底中形成的器件。由于那里也有各种各样的寄生参数。器件本身就具有寄生参数。现在来说一个cmos晶体管,它是位于n阱中。可以知道它具有一个由阱到衬底的电容,一个由栅到阱的电容,还有一大堆附加电容。当源或漏上的电压发生变化的时候,阱电容会使这一变化变慢。当有一个电压加到栅上时,栅电容会使它变慢。多晶硅的串联电阻与栅电容一起形成了一个rc时间常数,它会使器件进一步的变慢。我们可以用来减少cmos器件寄生参数的唯一技术就是减少多晶硅栅上的串联电阻。任何其他内部的器件寄生参数一个也没有方法改变。假使我们降低了栅上的串联电阻,就降低了栅的rc时间常数,从而改善了器件的速度。我们可以通过把多晶硅分为多个手指形状,然后用导线将他们并联起来以降低电阻。这一久可以降低rc时间常数的4倍(一个分为两个)。

另外通过多个器件以及源漏共享可以大大减小cmos晶体管的寄生参数。几乎没有什么寄生参数是令人高兴的,我们寻常希望把他们都消除掉,至少减少它们。总而言之,我们是围绕前面所讲的三个关键性问题,并根据回复来帮助我们决定怎么样去画幅员。

五匹配

在匹配中,我们要理解的就是:匹配较差的电路对实际使用的影响。生产过程如何使器件不匹配。差分器件的布置方案。

可以用来改善匹配的技巧有哪些。改变设计如何有助于匹配。为什么差分规律需要好的布线。在一个集成电路中,值得重视的是在制造过程中出现偏差引起两个器件不匹配的问题。例如,你希望这个电阻与那个电阻箱匹配,但是,在制造时刻蚀得稍微过头了些,为了保证匹配的最优,你希望所有的电阻都以同样的方式过刻蚀同样的量。这个以及其他的匹配过程,可以由幅员工程师十分成功的完成,同样也可能被幅员工程师成功的毁掉。(加工时候的过刻蚀与欠刻蚀)

大量年前,当集成电路刚刚普及时,生产结果会有很大区别。即使你把两个晶体管靠近放置,任然不能保证这两个晶体管看上去工作的一样。当时的工艺技术不够好,他们不能很好的控制光刻过程,也不能很好的控制注入和退火。两个完全一致的cad幅员在被生产出来后,他们的作用或工作会有很大的区别。虽然你幅员的每一个东西看上去一样,但是由于某些原因,你就无法再两个器件中重复同样的特性。现在已经开发了好多幅员技术来战胜这一的不足。随着新工艺的出现,大量电路布重复性已经不存在,但这并不是说你就不必担忧匹配问题了。相反,匹配仍是个突出的问题。

技巧高明的幅员对器件的良好匹配十分重要。在幅员中所有的技巧直接影响到电路的工作方式。

要学习好的匹配规则兵往往运用它们,使它们在你所有的幅员工作中成为你的日常习惯。你什么时候应当在幅员中运用匹配技术?这个要取决于你的电路设计者。

有了所有这些日常的匹配规则,并且一旦把这些技术用于每日的幅员设计,你就能自然而然的为公司提供最好的组中产品。前面探讨的要把同伴的器件相互邻近。我们看到两个类似的器件仅仅由于器件分开造成温度的不同就可以有不同的影响。所以我们知道要把匹配的器件靠近放置。虽然两个匹配的器件可能已经放在一起,但有可能右边的那个器件正好更接近热源,于是又遇上了不同环境的影响。所以要留心周边器件。另外,由于不同方向上制造工艺的误差,在屏幕上看似一致的图形可能会有不同的实际尺寸。就cmos晶体管而言,对它影响最大的就是它的栅长和栅宽。在工艺中采用的某些刻蚀方法往往在一个方向上刻蚀得快些。这就是问题的所在,有一个器件被横放着,这样发生在一个晶体管宽度上的刻蚀无擦汗将会出现在另一个晶体管的长度上。在一个纺织方向不适合的器件上可能最终得到一个很怪的长度。例如,虽然最初画的两个器件的宽度是20,在制造完毕后一个器件的宽度最终为19.8,而它同伴的器件宽度则为20.8.尽管它们都来自你的cad工具中同一幅员库中的同一器件,但是他们的特性仍会有很大区别。第一个简单匹配的规则是同伴器件相互靠近其次个注意周边的器件对匹配器件的影响

第三个则是新规则必然会随之而来——保持器件方向一致。这些在每天所画的幅员中都会出现!

假使你所设计的幅员中都遵守这三条基本规则,你就确定能得到相当好程度的幅员,另外还有具有器件性能较好的优点。

但是有时候,在你试图使所有的晶体管,电容,电阻都保持一致的方向时,由于器件的尺寸而使幅员很难实现。但这似乎正是你分割和重新塑造器件形状的好时机。在把它们分割之后,你依旧要应用这些基本的匹配规则。

有时你可能无法适合的分割你的器件,或者不允许这样做。在这种状况下,你对电路工作的了解程度可以对你得的幅员有所帮助。找出在这个电路中哪一个部件是最不重要的,可能只要把它们转一个方向就能使你的幅员更小些。

譬如,可能有一个问题器件在你的幅员中没方法摆适合。假使你认为这个器件兵不中要,那么可以考虑是否把它调转一下方向。去问电路设计者,把这个晶体管换个方向没问题吧!每当你要把任何东西从电路的主方向转90度时,就去问一下他们。

有时候你要劳神的可能不仅仅是一个电路块内部所有的晶体管都要匹配,而且还可能在芯片的另一边有一个晶体管也要与这些晶体管相互匹配。所以说,电路设计者有责任把这个告诉给幅员设计者。

假使电路设计者没有高速幅员设计者有一个晶体管要与一个模块相匹配,那么他是自找麻烦,电路设计者应当明白的知道他们希望哪些匹配,并保证让每一个人都知道。

另外的一种匹配就是——虚设器件

譬如有一排电阻,它有两个端是漏在外面,中间的则被这两端夹住,在加工刻蚀的时候,种种会没有什么影响,但是两端的就有危险了,由于两端的刻蚀环境与中间的不一样,它会被过刻蚀,假使要求这组电阻的匹配精度的话,那么这样是绝对不行的。

能使所有部件刻蚀得一样的一个简单方法就是在两端各加上一个虚设器件。我们并不是真的把这些加上的器件连接到电路中,就电路功能而言,这些额外加的器件最终一点用处都没有。它们只是作为有用电阻的靠垫,以避免在两端的过刻蚀。

把虚设器件与其他电阻仪一致的间隔放置十分重要。同样,所有电阻都应当间隔一直以保证它们所处的状况一样。一般是左右上下都设置虚设器件,这样的状况会经常出现,这取决于电路想要实现什么样的功能和你需要什么样的精度。这一技术不只限于电阻,其他的也适用。

但是,如何加虚设器件呢?譬如电阻,它的四周该怎么样加呢?

还有一种需要高度匹配的电路技术就是所谓的差分规律。假使你听到差分两个字,就要特别注意匹配问题。

由于差分规律中每个信号有两条导线,确定在两条导线上两个信号之间的区别就是规律状态——0或1,信号A总是与信号B相反的,这两个信号时在同一时间改变状态的。为了使差分规律能很好的工作,就必需使幅员中的两个信号线长度匹配。假使两个信号布线路径一致,它们的寄生参数就会一样,时间常数也会一样。差分规律依靠于完全一致的布线。

导线的寄生电容和电阻会使电压波形的上升和下降比我们希望的要慢。它们的波形实际上不像方块那样直上直下。往往,有些电路正好挡住了我们的布线路径,迫使一条导线要比另一条导线长。现在这两跳导线上电容和电阻有了显著的区别,这样是很不利于匹配的。假使由于导线的不匹配带来寄生参数的不匹配,则会使我们的差分信号波形很不理想。在差分规律中,既有高度匹配的路径长度和连接导线是关键。正如前面所说,你不仅要是器件之间相互匹配,俄而且还要使信号线也相互匹配。关于匹配的最终要说的就是器件的尺寸。一般而言,我们在选择器件的尺寸时候要选择较大的器件,电阻的最小宽度是0.5微米,最小长度是10微米。由于由于工艺偏差对大尺寸器件产生的影响百分比要比小尺寸产生影响百分比小得多,所以尺寸较大的器件对误差不敏感。假使你希望两个器件匹配,你可以选择使他们有一个适合的大尺寸。

最终,我们要知道的就是,在自己开始画幅员的时候,需要先坐下来好好看看电路,花一点时间找出你能找到的任何对称性,假使可能找出一些对称轴,你就先画出半个单元的幅员,然后再把你画的那部分幅员复制和翻转。还要知道的就是这一小块幅员中哪些模块和那些部分会与总图的其他部分交界,所以你必需对你正在工作的这个芯片或系统有所了解。

总结匹配规则:

1.把需要匹配的器件相互靠近(避免环境影响不统一)

2.使器件保持同一个方向(避免加工刻蚀的长宽程度不一致)3.用虚设器件把需要匹配的包围起来(使器件的刻蚀环境一样)4.使导线上的寄生参数匹配

当我们完成了幅员设计的时候,我们就要考虑阱连接和衬底连接了,这样可以有效的减小噪声干扰。然后,就是esd的保护了。幅员设计完成后,我们要做的就是在每一条导线和另一条导线之间进行保护。当有人用他们的手取这个芯片时可能会引起静电电击,这可能会毁掉一切。所以我们要给这个电击一条简单通过的路径而不是让它通过我们的电路。我们不知道用手拿芯片时会碰见那一条引线,所以我们必需预防所有的可能性。必需有的保护电路来保护真正的电路免受esd电击。

记住,esd电压可能高达几千伏。所以,由此产生的任何电流也会十分大,即使这只维持很短的一段时间。假使我们拿起芯片,不防备让其中一条输入引线电击到一条输出引线,在这样的状况下就应当有一条放电路径。

由于没有cadence,因此电路的例子不便利详细描述,在这里,作为一个幅员设计者,所要了解的基本信息和该如何去绘制一个好的幅员已经在这里进一步分析了,关键就是在有理论的基础上还要多进行项目实践,积累知识,那样才能成为一个优秀的幅员工程师。

在幅员中,应当详细了解寄生,匹配,噪声,esd,由于半导体制造工艺而引起的一些天线效应等,还有栓锁效应。搞明白这些基本问题,多与电路设计者交流,去理解电路的作用,就能为幅员设计俭约更多的时间,提高工作效率。

引用

《cmos模拟集成电路幅员设计》《半导体制造技术》《集成电路幅员基础》

《cmoscircuitdesign,layoutandsimulation》《theartofanaloglayout》

武汉集成电路设计研究中心雷鉴铭教授,余老师,李老师,邹博士的指导和讲授。

要详细了解幅员的设计过程,我们不仅要知道半导体的加工,前面所述的一些问题,还应当熟练使用cadence,进行实际项目的研究。那样才能成为一个优秀的幅员设计工程师。

5.每一样东西都对称6.使差分规律布线一致7.使器件宽度一致8.采用尺寸较大的器件

9.总是与你的电路设计者交流10.注意邻近的器件

六噪声

噪声在集成电路中是一个很大的问题,特别是当你的电路是一个要接收某一很弱信号的十分敏感电路,而它又位于一个进行着各种计算,控制规律和频繁切换的电路旁边的时候。我们必需特别注意我们的幅员和平面布局。在混合信号芯片上处理噪声问题已经变得令人头痛。由于模拟电路和数字电路时在不同的噪声电平上工作,所以混合信号电路的噪声问题最多。每当数字规律中发生了什么事,就会产生一个电流脉冲,这个就是噪声。它就像一道闪电,无论你在哪里调谐一个AM频道,只要附近打一个闪电,你就会在无线电中听到噪声。在一个芯片上也会发生同样不断的噪声。数字规律的噪声本质上就十分大。在混合信号芯片中,你寻常试图接收一个模拟信号,譬如一个射频信号。这些信号很弱,很小,很纯。人们在设计中加了好多放大器来放大这些微弱信号,但是也同时放大存在于该信号周边的不需要的噪声。噪声可以毁掉一个芯片。在这一章节中,我们需要注意:时序的解决方法

如何建立一个360度的屏蔽在邻近的区域中放置一个电容主信号所产生的不要有不明信号

我们在设计领域和幅员领域可以采取哪些措施来减少这些噪声呢?1.在电路中减小信号的摆幅2.把噪声模块屏蔽起来

3.把噪声模块以外的电路也隔离起来4.注意包围圈的严丝缝合

5.让噪声电路和恬静电路在不同时间周期各自的工作。6.把噪声电路和恬静电路远离放置。7.有效的利用差分系统8.去耦供电轨线9.层叠供电轨线10.谐波干扰11.同轴屏蔽

良好扎实的幅员设计技术并不是一定有多么繁杂或者多么尖端,正如自己看到的,用已有的尝试方法来解决你幅员的噪声问题。现在,我们来分段说明这些方法的作用!

在电路中减小信号的摆幅

信号摆幅指的是导线在芯片各处的电压振幅或电压值。例如,在一个数字电路中,0状态由0伏来表示,而1状态由5伏特来表示。这个电路的摆幅就是5伏。

现在我们假使想把这个电压摆幅降低为2伏,就必需在触发器每次触发时切换较小的能量。这个相当于直接关小噪声发生器,即调小音量。正如前面所说,在一个混合信号芯片中主要是要让数字部分保持恬静。所以,假使你能采用本质上比较恬静的数字规律系列,即它又很小的电压摆幅,那么从一开始就能使整个噪声较低。电压摆幅基本上不属于幅员的问题,单在某一时候也就可以成为幅员问题。假设你的电路设计者过来说,他们有一个含有较多数字电路芯片要你画幅员。他们指出他们计划采用某一个标准库,你知道这个库大的电压摆幅是5。你可以委婉的说:我们担忧噪声问题吗?我记得有一个2伏摆幅的库可以达到你希望的目的,它们可能更好些。他们可能表示同意。电压摆幅的大小主要由电路设计者来决定,但一个号的幅员设计者了解可以有些什么选择并且知道应当在什么时候建议使用它们。

把噪声模块屏蔽起来

建立墙壁的幅员技术有大量种。如何来建立这些墙壁取决于你本人,取决于你采用的是什么工艺和已经做过的测试芯片。方法多种多样,但有一个简单的方法是用一大圈接地的衬底接触把整个模块包围起来。由于,噪声很简单从衬底传过来。当噪声企图从衬底模块离开时,首先遇到的是一个接地的衬底接触。由于这个接触是接地的,所以很有可能把任何噪声电压和噪声电流都吸引到它那里。假使我们将衬底接触的尺寸设计得很小,噪声就有可能绕过它或者从它的下面通过,一个大的接触则意味着不会发生这样的状况,所以应当使接触有适合的尺寸。

假使真的担忧噪声问题,就得在衬底连接导线时,不要使用细的导线,应当使用比较粗大的导线,那样的导线寄生电阻比较小,噪声简单流过。现在,我们会把噪声模块用换装结构包围起来,然后用粗大导线与衬底连接,就能比较有效的减小噪声。具体什么样的换装结构可以根据自己的情形。

你甚至可以用多条保护带围绕在你的噪声模块周边进一步减小噪声的外漏。

把恬静模块也隔离起来

我们已经在噪声周边放置了保护带。现在,你不仅可以用保护带围绕你的噪声模块,也可以用保护带围绕自己的恬静模块。假使你的保护带中有任何缝隙,就像有些窗户被开启,有些噪声就有可能乘机逃走。所以应当注意时保护带的严实。假使你在芯片中有一定的灵活性,那么让噪声电路和恬静电路在不同的时间周期进行各自的工作就可以消除这一噪声问题。虽然这个然区安属于设计问题,但幅员设计者应当了解这是电路设计者可以采用的一种选择。

一般有经验的幅员设计者可能会对电路设计者直接诶提出来。

现在,我们要做的就是把噪声模块和恬静模块进行远离放置,让他们互不干扰。这样离得越远越好。

差分信号

另一个直接影响幅员的设计技术就是采用差分信号。差分电路时一种用来检测两个同一来源的特别走线的信号之差的设计技术。两条导线自始至终并排排列,每条导线传递同样的信息,但是状态相反。我们通过把这两个信号相减从而消除噪声。由于信号时相反的,相减产生了十分明了地接过。我们看到的是明确的高电平状态和低电平状态,我们得到的是没有尖峰的明了数据。

决定是否使用差分信号又关系到前面的这个问题——这个电路是做什么用的?

正如前面所说,假使你被告知这个电路是一个差分放大器,你就会听到差分两字,自己就会马上想到差分信号布线来减小噪声。

差分规律,即差分信号设计方法有很强的抗噪声能力,当电路中的噪声问题十分严重时,好多人都会依靠差分系统来解决问题。譬如说,一个差分模块经过噪声模块连接到另一个模块时,这个噪声模块基本上不会影响差分模块,由于在差分线上面,它们的信号一致,状态相反,在受到同样的干肉,自然会经过相减而被抵消。因此它的抗干扰能力很强。

去耦供电轨线与层叠供电轨线

有时候,你就是无法避免噪声。由于它们是内在固有的,所以有些人在它们的供电轨线上放上一些大的去耦电容。这些电容的尺寸很大,信号的频率越高,就越简单通过电容。所以假使你的电路模块中有一个很大的去耦电容接在两条供电轨线上,那么闯入供电轨线上的任何噪声都会首先被吸收到接地线上,只有很少的噪声能越过这个电容进入电路。

参与电源电容属于电路设计问题,但这个直接影响到你的幅员,在你画幅员的时候,尽量去跟电路设计者沟通,问问他们有没有一些好的建议。有些人甚至可能会要求你把这些供电轨线层叠起来走线。根据你在工艺中可用金属层的数目你可能可以把电源线和接地线

交替排列,就像交织手指一样,但是他们产生了额外的小电容。这些小电容就在供电轨线之间形成了额外的去耦小电容。采用这样的方法我们可以用小得多的空间来去耦供电轨线,我们不再需要在电路中插入一个大电容。虽然每一个本征电容很小,但是它们合在一起就可以为我们的高频噪声提供一条相当大的逃离路径。

具体是在上面加上一个去耦大电容还是用层叠的供电轨线要与你的电路设计者交流,让他给出更好的建议。

至于谐波干扰和同轴屏蔽我们暂且不说。

七平面布局

平面布局:它是一个单纯的总体轮廓设计。如:确定模块是如何相互联系以及信号将如何在这些模块之间滚动。

平面布局可以成就也可以破坏一个芯片,一个好的平面布局可以使芯片的幅员很简单并能很快地完成。

当你试图把所有这些个别的单元拼接到一起时,你会发现他们无法对对齐。一个单元的输出可能位于这个模块的一边,而它要连接单元的输入正好在这个模块的另一边,结果可能四处

都是拖得很长的信号线。

因此,即使在设计低层次的幅员设计之前也要进行平面布局。

在此,值得一说的是:平面布局是优秀幅员设计的关键,交流时好的平面布局的关键。如何设计一个能加快完成设计并使电路更平稳工作的平面布局是多么重要。平面布局要考虑的是:引线驱动的布局电路模块驱动的布局预定布线网络的平面布局

其中,可能遇上一些错误和麻烦,这些就得去交流,考虑布线,是种和其他因素,来一步步解决布局问题。

引线驱动布局

作为幅员设计者你涉及到的第一个部件可能就是引线。有些人称它为引出压焊块。这一步确定了输入和输出引线应当布置在封装中芯片四周的哪些地方。引线位置是否适合直接影响到你平面布局的质量和芯片幅员的难易程度。这点十分重要,因此,我们在考虑这一点的时候应当与电路设计者及这个团队一起探讨。这样他们就能了解更多有关芯片功能和结构的信息,并一起做出决定。引线问题直接影响你的工作。一个简单的引线方案决定了我们应当如何布置我们的电源线以及其他网络。一个好的引线安排可以减少寄生参数兵帮助幅员设计者画出一个清白利索的幅员。

引出方案决定了内部模块间布线的繁杂程度。另外的就是要考虑esd布局。

模块驱动布局

我们一旦得到了我们认为能很好工作并且比较简单进行esd布线的引线方案,接着就可以关心芯片内部——布置模块了

安排模块的位置和布置引线一样是另一个应当尽早考虑的问题。模块布置将帮助你了解如何在高层次上组合芯片以及可能遇到的各类问题。跟寻常状况一样,总是尽量使模块之间的连线尽可能短,总是尽量避免在芯片上四处布线。

假使可能,尽可能找到某种对称布线。建立对称的幅员不仅能使芯片工作得更好,而且能减少你所必需的工作量。你只需要完成半个芯片的幅员,然后把它翻转过来,另一半的一切即可以得到。

每当你设计了一个你喜欢的平面布局,你对信号应当从哪里进出每一个模块就会有一个粗略的概念。我们不能在没有找到最正确的平面布局之前就不要盲目的开始布置控制模块。

你的平面布局是先从引线开始还是先从模块开始,这个就要看状况而定了。假使你比较在意内部模块相互的联络,那么,每部安排将会决定你的引线位置。假使你更担忧的是引线间如何相互作用,那么引线就决定如何在内部放置模块。定制一个号的引线方案和模块布置方案是一个需要反复的过程。

信号驱动布局

平面布局要考虑的第三个问题就是高频,射频电路,是你的信号如何流向每一个模块。对于某些芯片,你不必注意信号流的问题。然而,有的电路设计者会基于一个十分重要的原因非

常细致和详细的安排好信号流。在这样的状况下,移动一个模块可能会使整个芯片变得一文不值。

对称性事电路最重要的考虑因素。你有一个放大器驱动两个模块,而且要有一条对称的水平线穿过这个整体,你被告知不能移动那些模块。在这个特定状况下,你注意到该放大器的上面和下面有一些浪费的空间,你可能会想到,我能不能把放大器向上移动一点?然而,电路设计者就会说,这样做电路就不对称了。这个电路靠的就是来自放大器的信号在同一时间道道两个输出模块。假使我们不能让信号完全同步,这个电路就不能工作,因此必需对称。这一问题说明幅员设计者受芯片功能的影响。这种状况下,是信号流而不是你的引线或者模块尺寸决定你的平面布局。因此,你只能接受它。

在这里,我们已经在决定平面布局时候上面是最重要的。1.输入输出引线布局

2.模块与模块之间的布局3.某些特别的信号流的布局在一些状况下,信号流的布局可能会影响引线以及模块的布局。譬如,一个高频信号,其连线安排根据对称性已经预先确定,它就决定了我们一部分的平面布局。

八验证

为了帮助监视我们所有的规则,现在大多数的设计工具都配有计算机辅助的规则和幅员检查程序。你以某种方式把所有这几千条规则输入到这一软件中,计算机就会着手对照这些规则则检查你的幅员。计算机确保你的金属线相互之间不会靠得太近,晶体管的n阱放在正确的位置上,源漏区p+区有源区的宽度有恰当的微米数等等。

Drc程序,它了解有关你工艺的所有必需的东西,它将着手细心检查你所布置的一切。假使设计规则文件写得好,那么drc就能发现你幅员中哪怕最微小的错误,你可以确保对硅片的布置时正确的而且多半具有功能。Drc只是第一级检查你的电路只做drc不出错不意味着它的连线就正确。因此我们还有lvs——幅员与电路图对照。我们首先告诉lvs程序哪些工艺层组合生成一个晶体管,哪些组合生成电阻,电容等。然后lvs程序就能巡查你画的幅员找出你的器件。Lvs程序将从你的幅员中提取出它认为你所建立的东西并将它所提取的内容与电路图对比。Lvs不仅能检查布线和部件,还能确认它们的值是否正确。Drc和lvs程序十分成熟与确切。和drc过程一样,lvs也是一个反复的过程。

九幅员的技巧

怎么样才能事半功倍?

怎么样使自己设计的芯片幅员能稳定工作?怎么样记住那两千条规则?

这些一系列问题都只有在实际项目中才能深有体会,因此,在扎实的理论基础上还要重视实践。譬如我们现在开始画一些简单的幅员。前面我们已经了解一些基本信息。

一般状况下,我们看到电路图不知道如何下手,不知道怎么样才能制定出几千条规则,什么样的问题是可以设法避免的?我们要先考虑什么?在此经过一些总结(一个搬入设计者要把握的):找出五六个不是最小尺寸的设计规则找到寄生参数最小的金属层有充足的宽导线和通孔采用一致方向,远离电路块

早点注意你的敏感信号和大噪声信号,不要让噪声进入衬底进行改动之前复制单元并重新命名使金属层易于修改

把电源总线画大些,把大电路划小——交流沟通

找出五六个不是最小尺寸的设计规则

我们现在的工艺有1500——2000条设计规则。因此,我们需要在自己的头脑中建立一个有效的设计规则小子集的查询表。假使你对工艺十分了解并找到晶体管是如何建立起来的,你就能很简单找出屈指可数的几条能指导你大部分工作的一般规则。

例如,大多数工艺都有一个n阱。寻常这个n阱决定了你的晶体管间隔多远。寻常n阱的设计规则尺寸相当大。大到足以应付电路中的每一个

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论