数字电路-课件及习题信息工程学院第4章总复习_第1页
数字电路-课件及习题信息工程学院第4章总复习_第2页
数字电路-课件及习题信息工程学院第4章总复习_第3页
数字电路-课件及习题信息工程学院第4章总复习_第4页
数字电路-课件及习题信息工程学院第4章总复习_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第4章时序逻辑电路4.1时序逻辑电路的结构和特点4.2触发器4.3时序逻辑电路的分析4.4时序逻辑电路的设计第4章时序逻辑电路教学要求:掌握触发器的逻辑功能,触发方式,特性和参数;

理解触发器的存储功能理解同步的意义正确理解触发器的工作原理;掌握时序逻辑电路的分析方法;常用时序逻辑功能器件及其应用。REVIEW一、选择题1.时序逻辑电路的特点有____.A任一时刻电路的输出仅取决于当时电路的输入

B电路的具有记忆功能

C电路的输出与以前电路的输入和状态有关

D电路结构上存在反馈电路2.基本RS触发器(同步RS触发器)的逻辑功能有____.A保持B置0C置1D翻转3.同步RS触发器是在基本RS触发器的基础上增加一个时钟控制端构成的,其目的是____.A提高触发器的存储能力B提高触发器的抗干扰能力C可使多个触发器能够在一个控制信号下同步工作D为了满足约束条件RS=0二、填空题时序逻辑电路通常由______和_______两部分组成。触发器有两个稳定的状态,分别称为___和____状态。在分析触发器的状态变化时,将外加信号变化之前触发器的状态称为____,用____表示;将外加信号变化之后触发器的状态称为____,用_____表示。触发器的Q输出端为0时称为___状态,Q为1时称为___状态。4.反映触发器的次态和输入信号以及现态之间关系的表称为触发器的___表。5.我们用特征方程来描述触发器的次态和输入关系以及现态之间的逻辑关系。基本RS触发器的特性方程为___,同步RS触发器的特性方程为____;D触发器的特性方程为____.Review描述触发器逻辑功能的常用方式有:特性方程、特性表、驱动表、状态转换图、时序图。特性方程描述触发器的次态和输入信号以及现态之间的关系;特性表(或称功能表)反映触发器的次态和输入信号以及现态之间的关系;驱动表(又称激励表)用表格的形式描述触发器从一个状态转换为另一个状态所需的驱动信号;状态转换图是用图形来描述触发器的转换和相应驱动信号的关系;时序图反映时钟控制信号、输入信号、触发器状态变化的时间对应关系。ReviewRS、JK、D、T触发器的特性方程不同逻辑功能触发器的转换(1)JKRS、D、T;(2)DRS、JK、T3.时序逻辑电路的分析

(1)步骤

(2)几个概念:时钟方程、时钟方程、驱动方程、特性方程、状态方程Review同步时序逻辑电路设计步骤:分析逻辑功能要求,画状态转换图(或已给出转换图)选定触发器类型(或已指定触发器类型),列出次态和现态

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论