模块七时序逻辑电路课件_第1页
模块七时序逻辑电路课件_第2页
模块七时序逻辑电路课件_第3页
模块七时序逻辑电路课件_第4页
模块七时序逻辑电路课件_第5页
已阅读5页,还剩27页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

模块七时序逻辑电路目录

课题1寄存器课题2计数器课题3综合实训项目:制作秒计数器下一页返回课题1寄存器课题1寄存器学习目标(1)了解寄存器的功能、基本构成和常见类型。(2)了解典型集成移位寄存器的应用。上一页下一页返回课题1寄存器前提知识 时序逻辑电路是这样一种逻辑电路,他在任何时刻的稳定输出不仅取决于该时刻电路的输入,而且还取决于电路过去的输入所确定的电路状态,即与输入的历史过程有关。寄存器是由具有存储功能的触发器组合起来构成的。一个触发器可以存储1位二进制代码,存放n位二进制代码的寄存器,需用n个触发器来构成。上一页下一页返回基本概念具有存储数码或信息功能的逻辑电路称寄存器。

寄存器最起码具备以下4种功能:

1)清除数码:将寄存器里的原有数码清除。2)接收数码:在接收脉冲作用下,将外输入数码存入寄存器中。3)存储数码:在没有新的写入脉冲来之前,寄存器能保存原有数码不变。4)输出数码:在输出脉冲作用下,才通过电路输出数码。返回下一页课题1寄存器上一页6.4.2数码寄存器

上一页返回下一页课题1寄存器实现清零功能

脉冲上升沿到实现存入功能

输出清零脉冲未到,触发器输出不变,实现寄存功能。

:存储二进制数码的时序电路组件:存储二进制数码的时序电路组件:存储二进制数码的时序电路组件:存储二进制数码的时序电路组件:存储二进制数码的时序电路组件输出脉冲到,实现数码输出功能,二进制从寄存器中取出。数码一次存入后,可以反复取出。这种数码寄存器称为并行输入,并行输出数码寄存器不仅可以由D触发器构成,任何类型的触发器只要将它们转换成D触发器都可以构成寄存器。设移位寄存器的初始状态为0000,串行输入数码DI=1011,从高位到低位依次输入。其状态表如下:CP顺序输入输出移位过程DQ3Q2Q1Q000

清零11输入第一个数码20左移一位3`1左移二位41左移三位01010000000100101011上一页下一页返回左移寄存器的时序图:在4个移位脉冲作用下,输入的4位串行数码1011全部存入了寄存器中。这种输入方式称为串行输入方式。课题1寄存器上一页下一页返回(2)右移寄存器右移寄存器的结构特点:左边触发器的输出端接右邻触发器的输入端。课题1寄存器上一页下一页返回课题1寄存器

3.环形脉冲分配器计数器

环形计数器的特点:它可以使一个矩形脉冲,按一定的顺序在输出端之间,轮流分配反复循环的输出。

上一页下一页返回课题2计数器课题2计数器学习目标(1)了解计数器的功能及计数器的类型。(2)掌握二进制、十进制等经典型集成计数器的外特性及应用。返回下一页上一页课题2计数器任务分析 计数器是一种应用十分广泛的时序电路,除用于计数、分频外,还广泛用于数字测量、运算和控制,从小型数字仪表,到大型数字电子计算机,几乎无所不在,是任何现代数字系统中不可缺少的组成部分。返回下一页上一页课题2计数器统计输入脉冲个数的功能称为计数,具有计数功能的电路称为计数器。

按触发方式分,计数器有异步和同步两种按计数容量分,计数器有二进制计数器和非二进制计数器两种。

按计数增减趋势分,有加法计数器、减法计数器和即能加法又能减法的可逆计数器三种。上一页下一页返回6.5.1二进制计数器

1.二进制异步加法计数器(3位)

工作原理:4个JK触发器都接成T’触发器。

每来一个CP的下降沿时,FF0向相反的状态翻转一次;

每当Q0由1变0,FF1向相反的状态翻转一次;

每当Q1由1变0,FF2向相反的状态翻转一次;课题2计数器上一页下一页返回课题2计数器1.二进制同步加法计数器(4位)

各触发器的驱动方程为

将驱动方程代入触发器的特性方程:得状态方程

上一页下一页返回脉冲个数

00000100012001030011401005010160110701118100091001101010111011121100131101141110151111160000上一页下一页课题2计数器课题2计数器图所示是四位同步十进制加法计数器,它是在四位同步二进制加法计数器的基础上改进而来的。

激励方程改动上一页下一页返回课题2计数器二进制计数器的时钟输入端为CP1,输出端为Q0;五进制计数器的时钟输入端为CP2,输出端为Q1、Q2、Q3。74290包含一个独立的1位二进制计数器和一个独立的异步五进制计数器。如果将Q0与CP2相连,CP1作时钟脉冲输入端,Q0~Q3作输出端,则为8421BCD码十进制计数器。74290引脚图

74290功能表

上一页下一页返回7.2N进制计数器1.复位法利用反馈复位使计数器清零从而跳过无效状态构成所需进制计数器的方法,称为复位法

例:用集成计数器74290组成的6进制计数器。课题2计数器上一页下一页返回7.2N进制计数器为了得到计数容量较大的计数器,可以将两个以上的计数器串联起来使用例如,把一个六进制计数器和一个十进制计数器串联起来,就构成了一个六十进制计数器。2.级联法用74290构成的六十进制计数器

课题2计数器上一页下一页返回课题3训练项目:秒信号发生器技能训练

训练项目:秒信号发生器技能目标

1.掌握基本的手工焊接技术。 2.能熟练在万能板上进行合理布局布线。 3.掌握计数器的使用方法。 4.熟悉计数器的逻辑功能。返回下一页上一页课题3训练项目:秒信号发生器技能训练

1.电路原理图及工作原理分析 秒信号产生是依靠50Hz220V交流电源,经变压器降压过后由VD1-VD4全波整流成为100Hz的脉动信号。此脉动信号经R2、R3分压后,由VT5、VT6组成的施密特整形电路产生100Hz的矩形脉冲,输入到IC1(CD4518)计数。从IC1的14脚输出端得到1Hz的脉冲秒信号。此脉冲信号送VT3-VT7组成的声光显示电路。使讯响器HA每秒发出“嘟”的一声报时声,发光管VD6同步闪光显示。返回下一页上一页课题3训练项目:秒信号发生器课题3训练项目:秒信号发生器2.装配要求和方法 工艺流程:准

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论