Xilinx公司ISE软件及简单设计流程介绍_第1页
Xilinx公司ISE软件及简单设计流程介绍_第2页
Xilinx公司ISE软件及简单设计流程介绍_第3页
Xilinx公司ISE软件及简单设计流程介绍_第4页
Xilinx公司ISE软件及简单设计流程介绍_第5页
已阅读5页,还剩39页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

会计学1Xilinx公司ISE软件及简单设计流程介绍Xilinx公司ISE10.1软件介绍

--ISE设计流程翻译映射布局和布线规划和预算HDLRTL仿真综合以创建网表功能仿真得到时序收敛时序仿真实现创建代码/原理图配置FPGA产生比特流文件第1页/共44页Xilinx公司ISE10.1软件介绍

--ISE主界面第2页/共44页Xilinx公司ISE10.1软件介绍

--主要功能ISE的主要功能包括设计输入、综合、仿真、实现和下载,涵盖了可编程逻辑器件开发的全过程,从功能上讲,完成CPLD/FPGA的设计流程无需借助任何第三方EDA软件。下面简要说明各功能的作用:

1、设计输入:ISE提供的设计输入工具包括用于HDL代码输入和查看报告的ISE文本编辑器(TheISETextEditor),用于原理图编辑的工具ECS(TheEngineeringCaptureSystem),用于生成IPCore的CoreGenerator,用于状态机设计的StateCAD以及用于约束文件编辑的ConstraintEditor等。

第3页/共44页Xilinx公司ISE10.1软件介绍

--主要功能2、综合:ISE的综合工具不但包含了Xilinx自身提供的综合工具XST,同时还可以内嵌MentorGraphics公司的LeonardoSpectrum和Synplicity公司的Synplify,实现无缝链接。

3、仿真:ISE本身自带了一个具有图形化波形编辑功能的仿真工具HDLBencher,同时又提供了使用ModelTech公司的Modelsim进行仿真的接口。第4页/共44页Xilinx公司ISE10.1软件介绍

--主要功能4、实现:此功能包括了翻译、映射、布局布线等,还具备时序分析、管脚指定以及增量设计等高级功能。

5、下载:下载功能包括了BitGen,用于将布局布线后的设计文件转换为位流文件,还包括了IMPACT,功能是进行芯片配置和通信,控制将程序烧写到FPGA芯片中去。第5页/共44页Xilinx公司ISE10.1软件介绍

--ISE主界面窗口功能概述1)左上角的窗口是源文件窗口,设计工程所包括的文件以分层的形式列出。

2)在该子窗口的下面是处理窗口,该窗口描述的是对于选定的设计文件可以使用的处理流程。

3)在ISE主界面最下面是脚本窗口,在该窗口中显示了消息、错误和警告的状态。同时还有Tcl脚本的交互和文件中查找的功能。

4)在ISE的右上角是多文档的窗口,在该窗口可以查看html的报告,ASCII码文件、原理图和仿真波形。通过选择View->RestoreDefaultLayout可以恢复界面的原始设置。第6页/共44页Xilinx公司ISE10.1软件介绍

--源文件(source)子窗口

这个窗口有三个标签:源(Source)、Snapshots(快照)、Library(库)。源标签内显示工程名、指定的芯片和设计相关文档。在设计视图的每一个文件都有一个相关的图标,这个图标显示的是文件的类型(HDL文件、原理图、IP核和文本文件)。‘+’表示该设计文件包含了更低层次的设计模块。标签内显示的是目前所打开文件快照。一个快照是在该工程里所有文件的一个拷贝。通过该标签可以察看报告、用户文档和源文件。该标签下所有的信息只读。库标签内显示与当前工程相关的库。第7页/共44页Xilinx公司ISE10.1软件介绍

--处理(process)子窗口在该窗口只有一个处理标签。该标签有下列功能:添加已有文件;创建新文件;察看设计总结(访问符号产生工具,例化模板,察看命令行历史和仿真库编辑);用户约束文件(访问和编辑位置和时序约束);综合(检查语法、综合、察看RTL和综合报告);设计实现(访问实现工具,设计流程报告和其它一些工具);产生可编程文件(访问配置工具和产生比特流文件)。第8页/共44页Xilinx公司ISE10.1软件介绍

--脚本(transcript)子窗口

脚本子窗口有5个默认标签:Console,error,warnings,Tclshell,findinfile。

Console标签显示错误、警告和信息。X表示错误,!表示警告。

Warning标签只显示警告消息。

Error标签只显示错误消息。

Tclshell标签是与设计人员的交互控制台。除了显示错误、警告和信息外,还允许输入ISE特定命令。

Findinfile标签显示的是选择Edit>FindinFile操作后的查询结果。第9页/共44页Xilinx公司ISE10.1软件介绍

--工作区(Workspace)子窗口

工作区子窗口提供了设计总结、文本编辑器、ISE仿真器/波形编辑器、原理图编辑器功能。设计总结提供了关于该设计工程的更高级信息,包括信息概况、芯片资源利用报告、与布局布线相关性能数据、约束信息和总结信息等。源文件和其它文本文件可以通过设计人员指定的编辑工具打开。编辑工具的选择由Edit->Preference属性决定,默认ISE的文本编辑器,通过该编辑器可以编辑源文件和用户文档,也可以访问语言模板。第10页/共44页Xilinx公司ISE10.1软件设计流程介绍

--打开ISE软件时的面板

当以前使用过该软件时会默认打开上一个工程。第11页/共44页Xilinx公司ISE10.1软件设计流程介绍

--创建一个新工程第12页/共44页选择芯片选择综合工具选择仿真工具选择代码语言NextXilinx公司ISE10.1软件设计流程介绍--创建一个新工程第13页/共44页这里可以新建一个文件,也可以在工程属性建立完成后在工程内新建,我们选择NextXilinx公司ISE10.1软件设计流程介绍--创建一个新工程第14页/共44页这里可以添加工程文件,也可以在工程建立后添加,我们选择NextXilinx公司ISE10.1软件设计流程介绍--创建一个新工程第15页/共44页给出了整个工程大致属性FinishXilinx公司ISE10.1软件设计流程介绍--创建一个新工程第16页/共44页完成后在Sources窗口中显示工程文件夹以及工程所用芯片。在该窗口中右键可以新建文件,添加已经写好的文件,添加文件并复制该文件到工程文件夹中。Xilinx公司ISE10.1软件设计流程介绍

--创建一个新工程第17页/共44页该文件的实体名新建文件的类型,不同的类型有着不同的功能和意义。Xilinx公司ISE10.1软件设计流程介绍

--创建一个新工程第18页/共44页端口名端口的类型及位数NextXilinx公司ISE10.1软件设计流程介绍

--添加实体端口第19页/共44页给出了该文件的概要FinishXilinx公司ISE10.1软件设计流程介绍

--添加实体端口第20页/共44页Xilinx公司ISE10.1软件设计流程介绍

--添加实体端口第21页/共44页双击gate文件自动生成实体结构生成了结构体框架只需加入逻辑语句即可Xilinx公司ISE10.1软件设计流程介绍--自动生成文件结构框架第22页/共44页添加的逻辑代码--之后为注释语句Xilinx公司ISE10.1软件设计流程介绍--添加代码及注释第23页/共44页设计中常用的四个操作:综合、实现、生成bit文件、下载这个图标指示顶层文件选中顶层文件,Processes窗口中给出能操作的项目双击XST进行综合操作Xilinx公司ISE10.1软件设计流程介绍第24页/共44页NextXilinx公司ISE10.1软件设计流程介绍--添加波形仿真文件第25页/共44页选择所要仿真的VHDL文件NextXilinx公司ISE10.1软件设计流程介绍--添加波形仿真文件第26页/共44页给出该波形文件的相关属性FinishXilinx公司ISE10.1软件设计流程介绍--添加波形仿真文件第27页/共44页仿真波形的设置界面:这里显示的主要是时钟方面的设置。Xilinx公司ISE10.1软件设计流程介绍--添加波形仿真文件第28页/共44页增对该工程设置方式如图波形文件长度的设置FinishXilinx公司ISE10.1软件设计流程介绍--添加波形仿真文件第29页/共44页在这里设置输入波形可以进行窗口的切换Xilinx公司ISE10.1软件设计流程介绍--添加波形仿真文件第30页/共44页切换到行为仿真如图设置输入波形并保存选中刚设计波形文件Processes窗口右键选择属性设置Xilinx公司ISE10.1软件设计流程介绍--添加波形仿真文件第31页/共44页设置仿真时间与建立波形文件的时间相同点击OKXilinx公司ISE10.1软件设计流程介绍--添加波形仿真文件第32页/共44页双击进行行为仿真仿真波形验证设计逻辑的正确性Xilinx公司ISE10.1软件设计流程介绍--添加波形仿真文件第33页/共44页通过Sources窗口切换到ImplementationNextUCF文件的属性概要FinishXilinx公司ISE10.1软件设计流程介绍--添加管脚约束文件(.UCF文件)第34页/共44页Xilinx公司ISE10.1软件设计流程介绍--对管脚进行约束选中顶层文件在Processes窗口中双击进行对应管脚的约束保存关闭

两种方法第35页/共44页Xilinx公司ISE10.1软件设计流程介绍--对管脚进行约束第36页/共44页单击选中双击查看Xilinx公司ISE10.1软件设计流程介绍--查看或修改管脚约束文件第37页/共44页选中顶层文件双击进行实现操作双击产生.bit文件Xilinx公司ISE10.1软件设计流程介绍--工程实现及产生位流文件第38页/共44页默认选择边界扫描方式Xilinx公司ISE10.1软件设计流程介绍--下载bit文件第39页/共44页点击Finish出现以下窗口弹出的窗口是为Prom配置文件,这里不配置选择CancelXilinx公司ISE10.1软件设计流程介绍--下载bit文件第40页/共44页

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论