序列发生器设计课件_第1页
序列发生器设计课件_第2页
序列发生器设计课件_第3页
序列发生器设计课件_第4页
序列发生器设计课件_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

序列发生器设计1序列发生器数字系统中,常需要串行周期性信号;序列信号:按照特定顺序排列的串行数字信号;序列信号发生器:生成某个特定规则下的序列信号的电路。2序列发生器的应用序列发生器的应用广泛:例—M序列加密系统XEYEYX3移存型序列信号发生器以移位寄存器作为主要存储部件;将给定的长度为M的序列信号,按移存规律,组成M个状态组合,完成状态转移;求出移位寄存器的串行输入激励函数,即可构成该序列信号的产生电路。例:设计产生序列信号为11000的发生器5移存型序列信号发生器序号Q3Q2Q101101100200030014011状态转移表6移存型序列信号发生器第一步:根据要求列真值表和状态图第二步:根据真值表画卡诺图,求次态方程;Q1n+1=not(Q3n.Q2n)第三步:检查系统能否自启动;第四步:确定触发器类型和数目;第五步:确定逻辑电路图;7序列发生器的功能仿真波形的建立9计数型序列信号发生器以同步计数器为基础;例:设计产生序列信号为1111000100的发生器;序列长度M=10,选用一个模10的同步计数器10计数型序列信号发生器Q3Q2Q1Q0F00001000110010100111010000101001100011111000010010F=(not(Q3)andnot(Q2))or(Q1andQ0)11计数型序列信号发生器13状态机实现序列信号发生器试用状态机的设计方法实现序列0110101发生器14状态机实现序列信号发生器architectureBehavioralofexam_stateistypestate_typeis(S0,s1,s2,s3,s4,s5,S6);signalstate:state_type;beginSYNC_PROC:process(CLK)beginif(CLK'eventandCLK='1')thencase(state)iswhenS0=>state<=S1;current_state<='0';whenS1=>state<=S2;current_state<='1';whenS2=>state<=S3;current_state<='1';whenS3=> state<=S4; current_state<='0';whenS4=> state<=S5; current_state<='1';whenS5=> state<=S6;current_state<='0';whenS6=> state<=S0;current_state<='1';whenothers=>st

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论