第11章微电子噪声问题_第1页
第11章微电子噪声问题_第2页
第11章微电子噪声问题_第3页
第11章微电子噪声问题_第4页
第11章微电子噪声问题_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

集成电路版图设计

第八章噪声

1第八章噪声问题利用常识解决噪声的方法

导线方面的解决方法2原因:噪声在集成电路中可以成为一个很大的问题,特别是当电路是一个要接收某一很弱信号的非常敏感的电路,而它又位于一个正在进行着各种计算、控制逻辑和频繁切换的电路旁边的时候。必须特别注意版图和平面布局。

吵闹的邻居和祖母聊天–摇滚乐队–调小声音–乐队回屋-

关好门窗-和祖母回屋(搬家)(拒绝回屋-司法长官–定时排练–轮换错开)利用常识解决噪声的方法3调小音量:在电路中相当于减小信号摆幅。

在一个混合信号芯片中,主要是让数字部分保持安静,即采用电压摆幅小的数字逻辑。电压摆幅基本上不属于版图问题,但在某些时候也可以成为版图问题,如可以选择电压摆幅小的库。

摇滚乐队搬进他们自己的屋里:房间提供“隔离”。可把产生噪声的模块藏在“死亡之墙”的后面。建立墙壁的版图技术有许多种。一个简单的方法是用一大圈接地的衬底接触把整个模块围起来。利用常识解决噪声的方法4摇滚乐队搬进他们自己的屋里:如果将衬底接触的尺寸设计得很小,噪声就有可能绕过它或从它的下面通过。一个大的接触则意味着不会发生这种情况。如果担心噪声问题,不要使用很细的导线。要用导电良好的粗大导线。利用常识解决噪声的方法100mVGNDnoise0mVGNDnoisebigfatwire5导线宽度由于高频电流在印刷线路上所产生的噪声主要是由印刷导线的电感效应造成的,因此应尽量减小印刷线路的电感量。印刷线路的电感量与其线路长度成正比,与其宽度成反比,因而短而粗的导线对抑制噪声是有利的。6衬底噪声(substratenoise)产生原因:源/漏-衬底pn结正偏导通,或者电源连线接点引入的串扰,使得衬底电位会产生抖动偏差。解决方法:

a.轻掺杂的衬底,用保护环把敏感部分电路包围起来

b.把gnd和衬底在片内连在一起,然后由一条线连到片外的全局地线,使得gnd和衬底的跳动一致,也可以消除衬底噪声

c.场屏蔽作用:每个block外围一层金属,使每单元模块同电势,而且模块之间不相互影响利用常识解决噪声的方法7衬底可靠电位的连接:a.尽量把衬底电源接触孔(substratecontact)的位置与管子的衬底注入极(substrateinjector)的距离缩小,距离越近越好,因为这种距离的大小对衬底电位偏差影响非常大。

b.把衬底接触孔的数量增多,尽量多打孔,保证衬底与电源的接触电阻较小。利用常识解决噪声的方法8回到自己的屋里:不仅在噪声模块周围放置保护带,把安静模块也用保护带围起来。双重隔离利用常识解决噪声的方法noisyblockquietblock9关闭所有的门窗:要用保护带包围整个噪声模块,而不要留有任何缝隙。因有些噪声会从此处溜出去。

利用常识解决噪声的方法10利用常识解决噪声的方法呼叫行政长官:使摇滚乐队同意在每周特定时间排练相当于一个设计人员对电路的协调问题而不属于版图问题。控制噪声电路和安静电路在不同的时间工作,轮换错开。11搬到一个新的居住小区:把噪声电路和安静电路远离放置。利用常识解决噪声的方法noisyquietnoisyquiet12同轴屏蔽:信号沿内部导线传送,外层的屏蔽线接地。外界出现的任何噪声都由接地信号线接收而不会被内部的信号线接收。

版图中可以采用同样的方法。想办法用360度的屏蔽包围信号线。

导线方面的解决方法signalM3GNDM3GNDM2M2surroundedbyshieldingsignalsM3GNDM3GNDM2M2lotsofquietsignals13差分信号:差分电路是一种用来检测两个同一来源的特殊走线的信号之差的设计技术。两条导线自始至终并排排列。每条线传递同样的信息,但信息的状态相反。差分逻辑有很强的抗噪声能力。导线方面的解决方法block1block2noisepairedlineswillbehitbythesamenoisespikes.signalthroughlineAsignalthroughlineBdifferentialA-B14去耦供电轨线:供电轨线上放置尺寸很大的去耦电容。

闯入供电轨线的任何噪声首先被吸收到接地线,只有很少的噪声能越过这个电容进入电路。导线方面的解决方法quiet高频噪声信号通过电容接地要比冲向电路容易得多noiseV+V-15层叠供电轨线:把电源轨线和接地轨线交替排列。

这一技术本身就在轨线之间形成了额外的去耦小电容,采用这种方法我们可以用小得多的空间来去耦供电轨线,而不需要在电路中插入一个大电容。导线方面的解决方法层叠供电轨线能得到额外的小电容V+M4GNDM3V+M2GNDM116谐波干扰:把信号分解,会看到一个基本频率和许多谐波。谐波通常比原有信号弱且其频率位于原有频率的倍数上的信号。

导线方面的解决方法17谐波干扰:

电路的某一个谐波可能正好与你需要处理的另一个输入信号的频率一样,必须消除这一谐波噪声。可以采用相关噪声技术,如保护带、隔离屏蔽信号等,来消除/减弱谐波有可能引起的干扰。导线方面的解决方法18widthandspacing:

wideningwiresandincreasingspacingbetweenwiresreducecouplingnoisetosomeextent.solvinginductiveandcapacitancenoise:oneapproachisdedicatepowerandgroundplanes,muchlikeinaprintedcircuitboard.anotherapproachistoshieldnoise-sensitivenets(clock,analogvoltage)withpowerandgroundlines.athirdapproachistousedifferentialsignaling.导线方面的解决方法191.(美)塞因特(Saint,C.),(美)塞因特(Saint,J.)著,李伟华,孙伟锋译.ICLayoutBasics:APracticalGuide,集成电路版图基础——实用指南,清华大学出版社,2006-10.2.(美)塞因特(Saint,C.),(美)塞因特(Saint,J.)著,周润德,金申美译.ICMaskDesign-EssentialLayoutTechniques,集成电路掩模设计——基础版图技术,清华大学出版社,2006-01.3.(加)DanClein著,邓红辉王晓蕾耿罗锋译.CMOSICLayoutConcepts,MethodologiesandTools,CMOS集成电路版图——概念、方法与工具,电子工业出版社,2006-01.4.模拟电路版图的艺术The

Art

of

Analog

Layout

--Alan

Hastings5.CMOS

Circuit

Design,Layout,and

Simulation--R.Jacob

Baker,Harry

W.Li,David

E.Boyce6.Design

of

Analog

CMOS

Intergrate

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论