计算机组成原理第1章系统总线课件_第1页
计算机组成原理第1章系统总线课件_第2页
计算机组成原理第1章系统总线课件_第3页
计算机组成原理第1章系统总线课件_第4页
计算机组成原理第1章系统总线课件_第5页
已阅读5页,还剩67页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第3章系统总线3.1总线的基本概念3.2总线的分类3.3总线特性及性能指标3.4总线结构3.5总线控制第3章系统总线3.1总线的基本概念3.2总线的分类33.1总线的基本概念一、为什么要用总线二、什么是总线三、总线上信息的传送总线是连接各个部件的信息传输线,是各个部件共享的传输介质串行并行3.1总线的基本概念一、为什么要用总线二、什么是总线三、四、总线结构的计算机举例1.面向CPU的双总线结构框图

中央处理器

CPUI/O总线M总线3.1主存

I/O接口

I/O设备1

I/O设备2……I/O接口I/O接口

I/O设备n四、总线结构的计算机举例1.面向CPU的双总线结构框图单总线(系统总线)2.单总线结构框图CPU

主存I/O接口

I/O设备1

I/O设备2I/O接口…

I/O设备nI/O接口…3.1单总线(系统总线)2.单总线结构框图I/O接口3.以存储器为中心的双总线结构框图系统总线

主存CPUI/O接口

I/O设备1…

I/O设备nI/O接口…存储总线3.13.以存储器为中心的双总线结构框图系统总线I/O接口3.2总线的分类1.片内总线2.系统总线芯片内部的总线数据总线地址总线控制总线双向与机器字长、存储字长有关单向与存储地址、I/O地址有关有出有入计算机各部件之间的信息传输线存储器读、存储器写总线允许、中断确认中断请求、总线请求3.2总线的分类1.片内总线2.系统总线芯片内部的总线数3.通信总线串行通信总线并行通信总线传输方式3.2用于计算机系统之间或计算机系统与其他系统(如控制仪表、移动通信等)之间的通信3.通信总线串行通信总线并行通信总线传输方式3.23.3总线特性及性能指标CPU插板主存插板I/O插板一、总线物理实现BUS主板3.3总线特性及性能指标CPU插板主存插板I/O1.机械特性2.电气特性3.功能特性4.时间特性二、总线特性尺寸、形状、管脚数

排列顺序传输方向和有效的电平范围每根传输线的功能信号的时序关系3.3地址数据控制1.机械特性2.电气特性3.功能特性4.时间特性二、三、总线的性能指标1.总线宽度2.标准传输率3.时钟同步/异步4.总线复用5.信号线数6.总线控制方式7.其他指标数据线的根数每秒传输的最大字节数(MBps)同步、不同步地址线与数据线复用地址线、数据线和控制线的总和负载能力并发、自动、仲裁、逻辑、计数3.3三、总线的性能指标1.总线宽度2.标准传输率3.时钟同ISAEISAVESA(LV-BUS)PCIAGPRS-232USB模块系统总线标准四、总线标准系统模块3.3标准界面ISA模块系统总四、总线标准系统模块3.3标准界面总线标准数据线总线时钟带宽ISA168MHz(独立)33MBpsEISA328MHz(独立)33MBpsVESA(VL-BUS)3232MHz(CPU)133MBpsPCI326433MHz(独立)64MHz(独立)132MBps528MBpsAGP3266.7MHz(独立)133MHz(独立)266MBps533MBpsRS-232串行通信总线标准数据终端设备(计算机)和数据通信设备(调制解调器)之间的标准接口USB串行接口总线标准普通无屏蔽双绞线带屏蔽双绞线最高1.5Mbps(USB1.0)12Mbps(USB1.0)480Mbps

(USB2.0)3.3四、总线标准总线标准数据线总线时钟带宽ISA168MHz(独立)333.4总线结构一、单总线结构单总线(系统总线)CPU

主存I/O接口

I/O设备1

I/O设备2I/O接口…

I/O设备nI/O接口…3.4总线结构一、单总线结构单总线(系统总线)I/O1.双总线结构具有特殊功能的处理器,由通道对I/O统一管理通道I/O接口设备n

……I/O接口设备0

CPU主存主存总线I/O总线二、多总线结构3.41.双总线结构具有特殊功能的处理器,通道I/O接口设2.三总线结构主存总线DMA总线I/O总线CPU

主存设备1设备n高速外设I/O接口I/O接口I/O接口……3.42.三总线结构主存总线DMA总线I/O总线CPU主存设3.三总线结构的又一形式3.4局域网系统总线CPUCache局部总线扩展总线接口扩展总线Modem串行接口SCSI局部I/O控制器主存3.三总线结构的又一形式3.4局域网系统总线CPUCach4.四总线结构多媒体Modem主存扩展总线接口局域网SCSICPU串行接口FAX系统总线局部总线高速总线扩展总线图形Cache/桥3.44.四总线结构多媒体Modem主存扩展总线接口局域网S1.传统微型机总线结构三、总线结构举例3.4存储器SCSIⅡ控制器主存控制器ISA、EISA8MHz的16位数据通路标准总线控制器33MHz的32位数据通路系统总线多媒体高速局域网高性能图形CPU……Modem1.传统微型机总线结构三、总线结构举例3.4存储器SCS2.VL-BUS局部总线结构3.433MHz的32位数据通路系统总线ISA、EISA多媒体高速局域网高性能图形图文传真8MHz的16位数据通路标准总线控制器CPU主存控制器存储器局部总线控制器

SCSIⅡ控制器VLBUS……Modem2.VL-BUS局部总线结构3.433MHz的32位数据3.PCI总线结构3.4CPU多媒体PCI桥高速局域网高性能图形图文传真PCI总线系统总线33MHz的32位数据通路8MHz的16位数据通路ISA、EISA标准总线控制器SCSIⅡ

控制器存储器Modem3.PCI总线结构3.4CPU多媒体PCI桥高速局域网4.多层PCI总线结构PCI总线2存储器桥0桥4PCI设备桥5总线桥桥3桥1设备桥2第一级桥第二级桥第三级桥PCI总线4PCI总线5PCI总线3PCI总线1PCI总线0存储器总线

标准总线CPU3.44.多层PCI总线结构PCI总线2存储器桥0桥4PC3.5总线控制一、总线判优控制总线判优控制分布式集中式主设备(模块)对总线有控制权从设备(模块)响应从主设备发来的总线命令1.基本概念链式查询计数器定时查询独立请求方式3.5总线控制一、总线判优控制总线判优控制分布式集中式2.链式查询方式总线控制部件I/O接口0…BSBRI/O接口1I/O接口n…BG数据线地址线BS

-总线忙BR-总线请求BG-总线同意3.5I/O接口12.链式查询方式总I/O接口0…BSBRI/O接口1I/O0BS

-总线忙BR-总线请求总线控制部件数据线地址线I/O接口0…BSBRI/O接口1I/O接口n设备地址3.计数器定时查询方式I/O接口13.5计数器设备地址10总数据线地址线I/O接口0…BSBRI/O接口1I/O接排队器排队器4.独立请求方式总线控制部件数据线地址线I/O接口0I/O接口1I/O接口n…BR0BG0BR1BG1BRnBGnBG-总线同意BR-总线请求3.5排队器排队器4.独立请求方式总数据线地址线I/O接口0I/二、总线通信控制1.目的2.总线传输周期主模块申请,总线仲裁决定主模块向从模块给出地址和命令主模块和从模块交换数据主模块撤消有关信息申请分配阶段寻址阶段传数阶段结束阶段解决通信双方协调配合问题3.5二、总线通信控制1.目的2.总线传输周期主模块申请,总线由统一时标控制数据传送充分挖掘系统总线每个瞬间的潜力同步通信异步通信

半同步通信

分离式通信

3.总线通信的四种方式采用应答方式

,没有公共时钟标准同步、异步结合3.5由统一时标控制数据传送充分挖掘系统总线每个瞬间的读命令(1)同步式数据输入T1总线传输周期T2T3T4时钟地址数据3.5读(1)同步式数据输入T1总线传输周期T2T3T4时数据(2)同步式数据输出T1总线传输周期T2T3T4时钟地址写命令3.5数据(2)同步式数据输出T1总线传输周期T2T3T4时不互锁半互锁全互锁(3)异步通信3.5主设备从设备请求回答不互锁半互锁全互锁(3)异步通信3.5主设备从设备请回(4)半同步通信同步发送方用系统时钟前沿发信号

接收方用系统时钟后沿判断、识别3.5(同步、异步结合)异步允许不同速度的模块和谐工作

增加一条“等待”响应信号

WAIT(4)半同步通信同步发送方用系统时钟前沿发信号以输入数据为例的半同步通信时序T1主模块发地址T2主模块发命令…T3从模块提供数据T4从模块撤销数据,主模块撤销命令Tw

当为低电平时,等待一个TWAITTw

当为低电平时,等待一个TWAIT3.5以输入数据为例的半同步通信时序T1主模块发地址T2

命令WAIT

地址

数据3.5

时钟总线传输周期T1T2TWTWT3T4(4)半同步通信(同步、异步结合)读命令WAIT地址数据3.5时钟总线传输周期T1T上述三种通信的共同点一个总线传输周期(以输入数据为例)主模块发地址、命令从模块准备数据从模块向主模块发数据总线空闲3.5占用总线不占用总线占用总线上述三种通信的共同点一个总线传输周期(以输入数据为例)主模(5)分离式通信充分挖掘系统总线每个瞬间的潜力主模块申请占用总线,使用完后即放弃总线的使用权从模块申请占用总线,将各种信息送至总线上一个总线传输周期子周期1子周期23.5主模块(5)分离式通信充分挖掘系统总线每个瞬间的潜力主模块申请1.各模块有权申请占用总线分离式通信特点充分提高了总线的有效占用2.采用同步方式通信,不等对方回答3.各模块准备数据时,不占用总线4.总线被占用时,无空闲3.51.各模块有权申请占用总线分离式通信特点充分提高了总线的有第3章系统总线3.1总线的基本概念3.2总线的分类3.3总线特性及性能指标3.4总线结构3.5总线控制第3章系统总线3.1总线的基本概念3.2总线的分类33.1总线的基本概念一、为什么要用总线二、什么是总线三、总线上信息的传送总线是连接各个部件的信息传输线,是各个部件共享的传输介质串行并行3.1总线的基本概念一、为什么要用总线二、什么是总线三、四、总线结构的计算机举例1.面向CPU的双总线结构框图

中央处理器

CPUI/O总线M总线3.1主存

I/O接口

I/O设备1

I/O设备2……I/O接口I/O接口

I/O设备n四、总线结构的计算机举例1.面向CPU的双总线结构框图单总线(系统总线)2.单总线结构框图CPU

主存I/O接口

I/O设备1

I/O设备2I/O接口…

I/O设备nI/O接口…3.1单总线(系统总线)2.单总线结构框图I/O接口3.以存储器为中心的双总线结构框图系统总线

主存CPUI/O接口

I/O设备1…

I/O设备nI/O接口…存储总线3.13.以存储器为中心的双总线结构框图系统总线I/O接口3.2总线的分类1.片内总线2.系统总线芯片内部的总线数据总线地址总线控制总线双向与机器字长、存储字长有关单向与存储地址、I/O地址有关有出有入计算机各部件之间的信息传输线存储器读、存储器写总线允许、中断确认中断请求、总线请求3.2总线的分类1.片内总线2.系统总线芯片内部的总线数3.通信总线串行通信总线并行通信总线传输方式3.2用于计算机系统之间或计算机系统与其他系统(如控制仪表、移动通信等)之间的通信3.通信总线串行通信总线并行通信总线传输方式3.23.3总线特性及性能指标CPU插板主存插板I/O插板一、总线物理实现BUS主板3.3总线特性及性能指标CPU插板主存插板I/O1.机械特性2.电气特性3.功能特性4.时间特性二、总线特性尺寸、形状、管脚数

排列顺序传输方向和有效的电平范围每根传输线的功能信号的时序关系3.3地址数据控制1.机械特性2.电气特性3.功能特性4.时间特性二、三、总线的性能指标1.总线宽度2.标准传输率3.时钟同步/异步4.总线复用5.信号线数6.总线控制方式7.其他指标数据线的根数每秒传输的最大字节数(MBps)同步、不同步地址线与数据线复用地址线、数据线和控制线的总和负载能力并发、自动、仲裁、逻辑、计数3.3三、总线的性能指标1.总线宽度2.标准传输率3.时钟同ISAEISAVESA(LV-BUS)PCIAGPRS-232USB模块系统总线标准四、总线标准系统模块3.3标准界面ISA模块系统总四、总线标准系统模块3.3标准界面总线标准数据线总线时钟带宽ISA168MHz(独立)33MBpsEISA328MHz(独立)33MBpsVESA(VL-BUS)3232MHz(CPU)133MBpsPCI326433MHz(独立)64MHz(独立)132MBps528MBpsAGP3266.7MHz(独立)133MHz(独立)266MBps533MBpsRS-232串行通信总线标准数据终端设备(计算机)和数据通信设备(调制解调器)之间的标准接口USB串行接口总线标准普通无屏蔽双绞线带屏蔽双绞线最高1.5Mbps(USB1.0)12Mbps(USB1.0)480Mbps

(USB2.0)3.3四、总线标准总线标准数据线总线时钟带宽ISA168MHz(独立)333.4总线结构一、单总线结构单总线(系统总线)CPU

主存I/O接口

I/O设备1

I/O设备2I/O接口…

I/O设备nI/O接口…3.4总线结构一、单总线结构单总线(系统总线)I/O1.双总线结构具有特殊功能的处理器,由通道对I/O统一管理通道I/O接口设备n

……I/O接口设备0

CPU主存主存总线I/O总线二、多总线结构3.41.双总线结构具有特殊功能的处理器,通道I/O接口设2.三总线结构主存总线DMA总线I/O总线CPU

主存设备1设备n高速外设I/O接口I/O接口I/O接口……3.42.三总线结构主存总线DMA总线I/O总线CPU主存设3.三总线结构的又一形式3.4局域网系统总线CPUCache局部总线扩展总线接口扩展总线Modem串行接口SCSI局部I/O控制器主存3.三总线结构的又一形式3.4局域网系统总线CPUCach4.四总线结构多媒体Modem主存扩展总线接口局域网SCSICPU串行接口FAX系统总线局部总线高速总线扩展总线图形Cache/桥3.44.四总线结构多媒体Modem主存扩展总线接口局域网S1.传统微型机总线结构三、总线结构举例3.4存储器SCSIⅡ控制器主存控制器ISA、EISA8MHz的16位数据通路标准总线控制器33MHz的32位数据通路系统总线多媒体高速局域网高性能图形CPU……Modem1.传统微型机总线结构三、总线结构举例3.4存储器SCS2.VL-BUS局部总线结构3.433MHz的32位数据通路系统总线ISA、EISA多媒体高速局域网高性能图形图文传真8MHz的16位数据通路标准总线控制器CPU主存控制器存储器局部总线控制器

SCSIⅡ控制器VLBUS……Modem2.VL-BUS局部总线结构3.433MHz的32位数据3.PCI总线结构3.4CPU多媒体PCI桥高速局域网高性能图形图文传真PCI总线系统总线33MHz的32位数据通路8MHz的16位数据通路ISA、EISA标准总线控制器SCSIⅡ

控制器存储器Modem3.PCI总线结构3.4CPU多媒体PCI桥高速局域网4.多层PCI总线结构PCI总线2存储器桥0桥4PCI设备桥5总线桥桥3桥1设备桥2第一级桥第二级桥第三级桥PCI总线4PCI总线5PCI总线3PCI总线1PCI总线0存储器总线

标准总线CPU3.44.多层PCI总线结构PCI总线2存储器桥0桥4PC3.5总线控制一、总线判优控制总线判优控制分布式集中式主设备(模块)对总线有控制权从设备(模块)响应从主设备发来的总线命令1.基本概念链式查询计数器定时查询独立请求方式3.5总线控制一、总线判优控制总线判优控制分布式集中式2.链式查询方式总线控制部件I/O接口0…BSBRI/O接口1I/O接口n…BG数据线地址线BS

-总线忙BR-总线请求BG-总线同意3.5I/O接口12.链式查询方式总I/O接口0…BSBRI/O接口1I/O0BS

-总线忙BR-总线请求总线控制部件数据线地址线I/O接口0…BSBRI/O接口1I/O接口n设备地址3.计数器定时查询方式I/O接口13.5计数器设备地址10总数据线地址线I/O接口0…BSBRI/O接口1I/O接排队器排队器4.独立请求方式总线控制部件数据线地址线I/O接口0I/O接口1I/O接口n…BR0BG0BR1BG1BRnBGnBG-总线同意BR-总线请求3.5排队器排队器4.独立请求方式总数据线地址线I/O接口0I/二、总线通信控制1.目的2.总线传输周期主模块申请,总线仲裁决定主模块向从模块给出地址和命令主模块和从模块交换数据主模块撤消有关信息申请分配阶段寻址阶段传数阶段结束阶段解决通信双方协调配合问题3.5二、总线通信控制1.目的2.总线传输周期主模块申请,总线由统一时标控制数据传送充分挖掘系统总线每个瞬间的潜力同步通信异步通信

半同步通信

分离式通信

3.总线通信的四种方式采用应答方式

,没有公共时钟标准同步、异步结合3.5由统一时标控制数据传送充分挖掘系统总线每个瞬间的读命令(1)同步式数据输入T1总线传输周期T2T3T4时钟地址数据3.5读(1)同步式数据输入

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论