版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
计算机系统结构复习题计算机系统结构复习题计算机系统结构复习题计算机系统结构复习题编制仅供参考审核批准生效日期地址:电话:传真:邮编:Question4Asingle-issueprocessorusestomasulo’salgorithminitsfloating-pointunit,whichhasoneadderandonemultiplier,eachwithitsownsetofreservationstation,thereisonlyoneCDB,andbroadcastonthisCDBtakesanentireprocessorisexecutingthefollowingsequenceofinstructionand,foreachinstruction,weshowthecycleinwhichtheinstructionisfetched,decoded,issued,beginstoexecute,andwritesresult.单发射处理器在其浮点单元中使用托马斯算法,其具有一个加法器和一个乘法器,每个具有其自己的一组保留站,只有一个CDB,并且在该CDB上广播需要整个周期。处理器正在执行以下指令序列,并且对于每个指令,我们示出指令被取出,解码,发出,开始执行和写入结果的周期。instructionfetchdecodeissueexecuteWriteresultI1MULR1,R2,R212348I2ADDR1,R1,R2234910I3MULR2,R2,R3345813I4ADDR3,R1,R14561112I5MULR1,R1,R15671216I6ADDR2,R3,R46711I7ADDR1,R5,78131718whatisthelatencyofthemultiplier4IsthemultiplierpipelinedNHowmanyreservationstationaretherefortheadder2InwhichcycledoesI6begintoexecute13WhichregisterdoesRepresentinI7R1IftheprioryforusingCDBdependsonthetypeofinstruction,betweenADDandMULthepriorityforusingtheCDBgoesto___ADDQuestion8(书本92页).Loop: LDR1,0(R2) ;loadR1fromaddress0+R2DADDIR1,R1,#1 ;R1=R1+1SDR1,0,(R2) ;storeR1ataddress0+R2DADDIR2,R2,#4 ;R2=R2+4DSUBR4,R3,R2 ;R4=R3-R2BNEZR4,Loop ;branchtoLoopifR4!=0AssumethattheinitialvalueofR3isR2+396.答案:(1)依题意可得,指令序列执行的流水线时空图如下:1234567891011121314151617181920211234561时钟周期为:17*98+18=1684(2)依题意可得,指令序列执行的流水线时空图如下:1234567891011121314151234567 时钟周期为:10*98+11=991(3)依题意可得,指令序列执行的流水线时空图如下:12345678910111234561时钟周期为:6*98+10=598Question99a)Whatistheeffectiveaccesstimeofacachememorysysteminwhichthereisa2-waysetassociativecache,havingthefollowingparameters:Parameter:Value:numberofsets1024setslinesize16wordscacheaccesstime15ns/linemainmemoryaccesstime70ns/wordmainmemoryaddressspacesize256Mwordscachehitrate95%Labelthefieldsofthememoryaddressbelowusedtoaccessthecacheandindicatethesizeofeachfield(innumberofbits).Assumethatmemoryisword-addressed.Tag:_14_bitsIndex:_10_bitsOffset:_4_bits9b)Whatistheeffectiveaccesstimeofacachememorysysteminwhichthereisadirectmappedlevel1(L1)cacheandafullyassociativelevel2(L2)cache,havingthefollowingparameters:Parameter:Value:L1numberofsets128setsL1linesize4wordsL1cacheaccesstime10ns/lineL2linesize8wordsL2cacheaccesstime20ns/linemainmemoryaccesstime70ns/wordmainmemorysize256MwordsL1cachehitrate95%L2cachehitrate89%LabelthefieldsofthememoryaddressbelowusedtoaccesstheL1cacheandindicatethesizeofeachfield(innumberofbits).Assumethatmemoryisword-addressed.Tag:_19_bitsIndex:_7_bitsOffset:_2_bits LabelthefieldsofthememoryaddressbelowusedtoaccesstheL2cacheandindicatethesizeofeachfield(innumberofbits).Assumethatmemoryisword-addressed.Tag:_25_bitsIndex:_0_bitsOffset:_3_bitsQuestion11一个简单的共享内存cache-coherent机有四个处理器,没有\"虚拟到物理\"的翻译和16位(物理)地址。每个处理器有一个L1数据缓存,没有L2高速缓存。每个L1缓存是有四个64字节的块(每个缓存的大小是256字节)的直接変换,他们使用MESI一致性协议来保持一致的。每个缓存的初始状态(十六进制符号标记所示):P0P1P2P3statetagstatetagstatetagstatetagI0FS0FS01S01M01E02M03E04I0FI0FE0FI0FM00E02S04I06如果按顺序执行下面的内存访问,将会发生什么特别是,指定每个其他的缓存发生在由于总线广播、数据从哪里来(如果在缓存中没有准备好),和新状态块的请求者的缓存。P0写一个字到地址00fcP1读一个字到地址0f8cP2读一个字到地址0f8cP3写一个字到地址0444答案:P0P1P2P3statetagstatetagstatetagstatetagIOFSOFSOFSOFM01E02M03M04IOFIOFEOFIOFM00E02S04I06Question13答案:A:P0B0(S,120,00,20) B:P0B0(M,120,00,80)P1B0(I,120,00,20)C:P2B0(M,120,00,80)P0B0(I,120,00,80)P1B0(I,120,00,80)D:P1B2(S,110,00,30) P2B2(S,110,00,30)E:P0B1(M,108,00,48)P1B1(I,108,,0,08)P2B1(I,108,00,08)F:P0B2(M,130,00,78) 处理器中某功能部件占总应用程序执行时间的比例为40%,先将该功能部件改进(加速10倍),则整个应用程序的加速比为多少(D)A. B. C. D.在计算机系统设计中,比较好的方法是:(D)A. 从上向下设计B. 从下向上设计C. 从两头向中间设计D. 从中间开始向上、向下设计对系统程序员不透明的是:(D)A.Cache存储器 B.系列机各档不同的数据通路宽度C.指令缓冲寄存器 D.虚拟存储器系列机软件应做到:(B)A. 向前兼容,并向上兼容 B. 向后兼容,力争向上兼容C. 向前兼容,并向下兼容D. 向后兼容,力争向下兼容属计算机系统结构考虑的应是(C)。A.主存采用CMOS还是TTLB.主存采用多体交叉还是单体C.主存容量和编址方式D.主存频宽的确定最能确保提高虚拟存储器访问主存的命中率的改进途径是(D)。A.增大辅存容量B.采用FIFO替换算法并增大页面C.改用LRU替换算法并增大页面D.改用LRU替换算法并增大页面数静态流水线是指(C)。A.只有一种功能的流水线B.功能不能改变的流水线C.同时只能完成一种功能的多功能流水线D.可同时执行多种功能的流水线假设用软件方法在A计算机上实现B计算机的指令系统,则B称为(C)。A.仿真机 B.宿主机C.虚拟机 D.目标机计算机中优化使用的操作码编码方法是(D)。A.哈夫曼编码码码D.扩展操作码在采用基准测试程序来测试评价机器的性能时,下列方法按照评价准确性递增的顺序排列是(B)。(1).实际的应用程序方法(2).核心程序方法(3).玩具基准测试程序(小测试程序)(4).综合基准测试程序A:(1)(2)(3)(4)B:(2)(3)(4)(1)C:(3)(4)(1)(2)D:(4)(3)(2)(1)10.在系统结构设计中,提高软件功能实现的比例会(C)。A、提高解题速度B、减少需要的存贮容量C、提高系统的灵活性D、提高系统的性能价格比CPI是量化计算机性能的一个重要指标,关于CPI说法正确的是(C)A.CPI由计算机的结构决定B.CPI由运行在计算机系统上的应用程序决定C.CPI由计算机的结构和应用程序共同决定由计算机的时钟周期决定以下不属于计算机性能公式的变量是(D)A.ICB.时钟周期C.CPID.MIPS未曾实现的商业计算机结构类型是(C)A.SISDB.SIMDC.MISDD.MIMD关于近10年CPU从单核转向多核处理器的解释正确的是(D)A.指令级并行技术已经发展到极限B.CPU的工作电压很难再下降C.提高时钟频率会带来CPU的散热极限问题D.上述理由全部正确图像处理器GPU属于哪种结构(B)SISDB.SIMDC.MISDD.MIMD以下不属于Flynn体系结构类型的是(C)A.SISDB.SIMDC.SIMTD.MISDCPI是量化计算机性能的一个重要指标,关于CPI说法正确的是(B)A.CPI由计算机的结构决定B.CPI由运行在计算机系统上的应用程序决定C.CPI由计算机的结构和应用程序共同决定由计存储器系统决定分析:CPI=TC/IC与存储器-存储器结构指令集结构相比,寄存器-寄存器结构(D).A.CPI大B.完成同一个算法需要的指令数更少C.指令的功能更复杂D.固定长度的指令编码方式计算机系统的执行时间的通用公式为:CPUtime=y×时钟周期×CPI,此处y是(B)程序执行的周期数被执行的指令总数C.包括访问存缺失在内的指令平均执行时间D.每个周期内执行的指令数RISC与CISC不同处有(C)A.RISC指令复杂B.CISC指令效率高C.RISC指令数量少D.以上说法均错误关于MIPS的指令集结构类型说法正确的是(A)寄存器-寄存器寄存器-存储器C.存储器-存储器D.以上说法均错流水线技术可以(A)A.提高吞吐率B.降低吞吐率C.降低响应时间D.增加响应时间流水线通过哪种方式提高系统的性能(C)减少指令的响应时间B.消除指令相关C.开发指令级的并行D.降低CACHE的缺失率恶化流水线的处理器性能的原因是(D)A.流水线每级处理时间不同B.连续的指令间的相关C.流水线的结构相关D.以上全部正确流水线技术可以(D)提高吞吐率和不改变响应时间B.提高吞吐率和降低响应时间C.降低吞吐率和降低响应时间D.提高吞吐率和增加响应时间在k级单流水线中执行n个任务,所消耗的时钟周期数(A)A.k+n-1B.nk+1C.kD.以上说法全部错误关于静态指令调度和指令动态调度说法错误的是(C)编译器相比于硬件有更多的时间处理复杂的调度算法编译器静态调度的前提是假设指令间存在比时间更复杂的冲突C.编译器静态调度需要比动态调度更多的关于冲突的精确历史数据D.以上说法都错误保留站项在流水线的哪一级释放(A)A.写结果B.发射C.执行D.确认使用独立的指令CACHE和数据CACHE的理由是(D)A.数据和指令存在在不同的存储器。B.每个核的指令不同但数据共享C.存储器的方法模式不同D.减少指令和数据访存的冲突关于全相联CACHE说法正确的是(C)等价于一个1组1路组相联CACHE等价于一个多组1路组相联CACHEC.等价于一个1组多路直接映像CACHED.等价于一个多组1路组直接映像CACHE关于强制性不命中说法正确的是(A)A.块第一次被访存所以不在CACHE中.B.程序执行过程中由于cache容量有限不能保存所有块C.因为采用组相联和直接映像所以发生冲突被替换掉D.以上说法全错在采用单流水线、顺序执行和顺序提交结果的处理器中,那种情况会导致数据冒险(C) A.写后写B.读后写C.写后读D.读后读为什么乱序执行的处理器采用顺序方式提交指令执行结果(D)A.确保精确异常B.确保多CACHE的一致性C.纠正和恢复分支预测错误的现场D.A和C都正确在块替换策略中,采用替换最近很少使用方法的理由是(A)A.充分利用了程序的时间和空间局部性原理B.充分利用了程序的局部性原理C.充分利用了程序的空间局部性原理D.没用充分利用了程序的时间和空间局部性原理在4路组相联缓存中,一个新的块的位置被映像到(C)A.任何位置B.块地址与组数取余运算的结果选组号,然后固定在组中的固定位置C.块地址与组数取余运算的结果选组号,然后存放在组中的任何位置D.以上说法都不对关于最近20年内发生的事情说法正确的是(A)A.处理器和存储器性能都提高了,但是处理器提高更多。B.存储器性能提高但处理器没有。C.处理器和存储器性能都提高了,但是存储器提高更多。D.处理器性能提高但存储器没有。相比于写直达发,写回法的优势在于(A)A.减少存储器访存次数B.减少不命中的开销C.减少命中时间D.降低缺失率假设指令的处理必须使用五个功能部件,这五个部件的执行时间分别为:10ns,8ns,10ns,10nsand7ns.如果使用流水线技术,流水线寄存器的时间开销为1ns,采用流水线与非流水线的加速比为(A)A.B.5C.D.3下列说法错误是:(B)分支预测转移比预测分支不转移困难,因为需要提前指导分支转移目标指令的地址。B.预测分支转移和不转移的准确率都为50%。C.根据BTB可以在取指令前判断该指令是否为分支指令。D.流水线的深度会增加分支预测错误的开销时间。寄存器换名技术可以消除(D)写后写冒险读后写冒险写后读冒险A和C全部正确以下说法错误的是(D)第一级缓存的容量小于第二级缓存的容量第一级缓存的响应时间小于第二级缓存的响应时间第一级缓存的被访问次数小于第二级缓存的访问次数第一级缓存和第二级缓存都采用相同的地址映像方法假设指令的处理必须使用五个功能部件,这五个部件的执行时间分别为:10ns,8ns,10ns,10nsand7ns.如果使用流水线技术,流水线寄存器的时间开销为1ns,采用流水线与非流水线的加速比为(A)A.B.5C.D.3为什么乱序执行的处理器采用顺序方式提交指令执行结果(D)确保精确异常确保多CACHE的一致性C.纠正和恢复分支预测错误的现场D.A和C都正确在前瞻执行中,ROB中的项释放处在那一级(C)A.译码B.发射C.执行D.确认以下说法正确的是(D)直接映像cache与只有1个组多路组相联CACHE等价直接映像cache与只有1个组的全相联CACHE等价直接映像cache与只有1个组1路组相联CACHE等价以上说法都错下列哪种地址映像方式不适合使用位预测技术(D)全相联4路组全相联8路组全相联直接映像在监听协议中,那种情况下主存的信息不是最新的(C)A.对共享状态数据进行写操作后的写直达cachesB.写回caches有数据被标记为独享状态C.写回caches有数据被标记为修改状态D.写回caches有数据被标记为共享状态下列哪种技术并没用通过采用开发并行度方法提高系统的性能(B)A.增加流水线深度提高工作频率B.采用小缓存减少访存响应时间C.增加功能部件提高吞吐率D.采用多核处理器假设有一单级非流水线处理器其机器周期为5ns,如果采用4级流水线实现该处理器,其机器周期为2ns,后者与前者的加速比是(D)A.3B.C.2D.流水线寄存器发射出一条加法指令,同时也没收到气泡和停顿信息停顿信号,此时在指令队列的尾部存在一条XOR运算指令,则等待发射的是(A)AaddBxorC气泡D停顿对于以下代码:Intsum=0;for(intj=0;j<1000;j++)sum=sum+arr[i]}下列那个变量利用了程序的空间局部性原理()和时间局部性原理(B)jB.sumC.elementsofarrD.以上都不正确在使用虚拟存储系统中,应用程序所使用的地址是(D)主存空间物理地址地址空间虚拟地址某计算机的Cache-主存层次采用组相联映象方式,块大小为128字节,Cache容量为64块,按4块分组,主存容量为4096块。那么主存地址共需(A)位。 D.以上都不对基本的MIPS整数流水线中,访存地址的计算发生在流水线的第(C)段。A.1B.2C.3D.4RISC执行程序的速度比CISC要快的原因是(C)。的指令系统中指令条数较少B.程序在RISC上编译生成的目标程序较短。的指令平均执行周期数较少。只允许load和store指令访存。通过编译器重新安排指令的执行顺序以减少流水的停顿方法,称之为(D)。A.线性流水线B.非线性流水线C.动态调度D.静态调度判断题1.ADistributedMemoryMultiprocessorisalsocalledaSymmetricMultiprocessor(SMP).分布式内存的多处理器也称为对称多处理器(SMP)。(T)2.Supposeweexpectatleastan80Xparallelspeedupfrom100processors.Atmost%ofthe executionoftheoriginalprogrammaybesequential.,non-parallelizable).假设我们希望至少一个从80年80x并行加速处理器。最多%的原始程序的执行顺序(即。non-parallelizable)。(T)3.Supposeaconditionalbranchalternatesbetweentakenandnottakeneverytimeitisexecuted. Aone-bitBHTpredictorislikelytohaveamispredictionrateof100%onthisbranch.假设一个条件分支之间的交替而不是采取每次执行时。一个一比特的二叔丁基对甲酚预测可能会对这个分支的错误预测率为100%。(T)4.Supposeaconditionalbranchistakenthefirst1000timesitisexecuted,andnottakenthe second1000times.Aone-bitBHTpredictorislikelytohaveperformancesimilartoa correlatingbranchpredictoronthisbranch.假设条件分支被执行第一的1000倍,而不是采取第二个1000次。一比特的二叔丁基对甲酚预测可能是性能类似于相关分支预测在这个分支。(F)InTomasulo'salgorithmwithspeculation,whenabranchismispredicted,thedatawrittento memoryandtheregisterfileasaresultofthatbrancharerolledbacktotheirpreviousvalues.与投机Tomasulo的算法,当一个分支预测错误,数据写入内存和寄存器文件的分支被回滚到之前的值。(T)ASingle-Instruction-Multiple-Data(SIMD)modelofcomputationischaracterizedby independentthreadscomputingonprivatememories.单指令多数据(SIMD)计算模型计算的特点是独立的线程在私人记忆。(T)Areturnaddresspredictorislikelytomispredictwhenthereisdeeprecursion.(F)深度递归的时候,返回地址预测相当于误预测。Computerarchitecturedesignneedstoprovidesupporttocompiler.计算机体系结构设计需要为编译器提供支持。(T)IntheMIPSPipeling,'UpdatingthePC'iscompletedinEXstage.在MIPSPipeling,“更新电脑”是在前阶段完成。(F)ForforwardingyouneedonlylookatthedataavailableintheMEMstage.转发你只需要看数据在MEM阶段。(F)IntheMIPSpipeline,bothreadingandwritingtheregisterfilecanbedoneduringhalfa clockcycleperiod.Inparticularreadingisdoneinthefirsthalfwhilewritingisdoneinthe secondhalf.在MIPS管道,读写寄存器文件可以半个时钟周期期间完成。在上半年完成特定的阅读写作是在下半年完成。(F)InTomasulo'salgorithmwithspeculation,instructionsmaycompleteoutoforder.与投机Tomasulo的算法,说明可能完成的订单。(F)Thereorderbufferenablespreciseexceptionsandinterrupts.重新排序缓冲区支持精确的异常和中断。(T)Criticalwordfirstreducethecachemisspenalty.关键字首先减少缓存错过点球。(T)TheLRU(least-recentlyused)replacementpolicyworksbecauseprogramsexhibittemporal locality.LRU(最近最少使用)替代政策工作,因为项目展览时间局部性。(T)Adistributedsharedmemory(DSM)multiprocessorusuallyhasnon-uniformmemoryaccess.分布式共享内存(DSM)多处理器通常有非一致内存访问。(T)Computerarchitectureisintendtocoverthreeaffectsofhardware,organizationandISA.计算机体系结构是打算覆盖硬件的三个影响,组织和ISA。(T)Comparedwithmemory-memoryarchitecture,register-registerarchitecturehashigherCPI.与memory-memory架构相比,注册登记体系结构具有较高的CPI。(F)ForforwardingyouneedonlylookatthedataavailableintheWBStage.转发你只需要看数据在白平衡阶段。(F)Datahazardrisewhenaninstructiondependsontheresultsofapreviousinstructioninaway thatisexposedbytheoverlappingofinstructionsinthepipeline.数据风险上升,当一个指令的结果依赖于前一个指令的方式公开的重叠在管道的指令。(T)Doublingtheassociativityofacachewithoutchangingitsoverallcapacityorblocksizewill increasethetagsizebyonebit.翻倍的结合性缓存不改变其整体能力或块大小将增加标签的大小。(T)TheMIPSCPUhasaRISCISA.(T)CPIisalwaysanumbergreaterthanorequalto1,becauseaninstructioncan’tbeexecutedin lessthanonecycle.CPI总是大于或等于1,因为一个指令不能被执行在不到一个周期。(F)Splittingtheshorteststageofafive-stagepipelinewillresultinahigherclockrate.分裂的最短阶段五级管道将导致更高的时钟频率。(F)Thereare3typesofpipelinehazards:structure,data,andcontrolhazards.有3种管道危险:结构、数据和控制危害。(T)InTomasulo'salgorithmwithspeculation,whenabranchismispredicted,thedatawrittento memoryandtheregisterfileasaresultofthatbrancharerolledbacktotheirpreviousvalues.与投机Tomasulo的算法,当一个分支预测错误,数据写入内存和寄存器文件的分支被回滚到之前的值。(T)Atwo-bitpredictorperformsbetterthanasinglebitpredictoreveniftheconditionalbranchis executedexactlyonce.低廉的预测性能优于单一位预测即使条件分支完全执行一次。(F)Adirect-mappedcacheofsizeNhasthesamemissrateasa2-wayset-associativecacheof sizeN/2.direct-mapped缓存大小为N的缺页率具有相同的双向set-associative缓存的大小为N/2。(T)ACISCarchitecturehasafixedinstructionlength.CISC体系结构有一个固定的指令长度。(F)Splittingtheshorteststageofafive-stagepipelinewillresultinahigherclockrate.分裂的最短阶段五级管道将导致更高的时钟频率。(F)Datahazardsarecausedbyhardwareconflict.数据危害是由硬件引起的冲突。(F)MergingwriteBufferreducethecachemisspenalty.合并写缓冲减少缓存错过点球。(T)CPIisalwaysanumbergreaterthanorequalto1,becauseaninstructioncan’tbeexecutedin lessthanonecycle.CPI总是大于或等于1,因为一个指令不能被执行在不到一个周期。()Supposeaconditionalbranchalternatesbetweentakenandnottakeneverytimeitisexecuted. Aone-bitBHTpredictorislikelytohaveamispredictionrateof100%onthisbranch.假设一个条件分支之间的交替而不是采取每次执行时。一个一比特的二叔丁基对甲酚预测可能会对这个分支的错误预测率为100%。(T)Registerrenamingeliminatesstallsduetoflow(WAR)dependencesonregisters.寄存器重命名消除摊位由于流(战争)依赖性寄存器。(T)Adynamicbranchpredictorisalwaysbetterthanastaticone.一个动态分支预测总是比静态的好。(F)Translationlook-asidebuffers(TLBs)arecachesthatholdvirtualaddresstophysicaladdress translations.转换后援缓冲区(tlb)缓存,虚拟地址到物理地址的翻译。(T)简答题(红色为A卷试题)RISC机器的设计原则答:①指令条数少、指令功能简单。确定指令系统时,只选取使用频度很高的指令,在此基础上补充一些最有用的指令(如支持操作系统和高级语言实现的指令);②采用简单而又统一的指令格式,并减少寻址方式,指令字长都为32位或64位;③指令的执行在单周期内完成(采用流水线技术后);④采用load-store结构,即只有load和store指令才能访问存储器,其他指令的操作都是在寄存器之间完成的;⑤大多数指令都采用硬连接逻辑来实现;⑥强调优化编译器的作用,为高级语言程序生成优化的代码;⑦充分利用流水技术来提高性能。MIPS机器五级流水线(哪五级,每级的功能)答:包括:取指令(IF),指令译码/读寄存器(ID),执行/有效地址计算(EX),存储器访问/分支完成(MEM),写回(WB)。①取指令(IF):以PC中的值作为地址从存储器中取出一条指令,放入指令寄存器(IR);同时PC值加4,然后放入NPC;②指令译码/读寄存器(ID):对指令进行译码,并以指令中的rs和rt字段作为地址访问通用寄存器组,把读出的操作数分别放入A和B中。同时IR的低16位进行符号扩展,然后存入Imm。③在这一级,ALU对在前一级准备好的操作数进行计算。④存储器访问/分支完成(MEM):所有指令都要在该级进行更新。除了分支指令,其他指令都是做:PC←NPC。在该级处理的指令只有load、store和分支三种指令;⑤写回(WB):把在前面4级中得到的结果写入通用寄存器组。降低Cache命中时间的方法。(任意列出三种,并给出解释)答:降低Cache的命中时间:①采用容量小、结构简单的Cache:硬件越简单,速度就越快。应使Cache容量足够小,以便可以与处理器做在同一芯片上,避免因片外访问而增加时间开销。还要保持Cache结构的简单性,例如采用直接映像Cache,优点是可以让标识检测和数据传送同时进行,从而有效减少命中时间;②采用虚拟Cache:是指直接用虚拟地址进行访问的Cache,其标识存储器中存放的是虚拟地址,进行地址检测用的也是虚拟地址。虚拟Cache的优点:在命中时不需要地址转换,因而也就省去了地址转换的时间。另外,即使不命中,地址转换和访问Cache也是并行进行的,其速度比物理Cache快很多。③采用踪迹Cache:踪迹Cache中存放的是CPU所执行过的动态指令序列,其中包含了由分支预测展开了的指令。该分支预测是否正确需要在取到该指令时进行确认。能够提高指令Cache的空间利用率,避免因分支成功发生跳转处于该块之后的指令用不到,跳转到的块的位置之前的指令用
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 制鞋业市场产品差异化考核试卷
- 木材的电子与通讯应用考核试卷
- 福建省福州市福清市2024-2025学年六年级上学期期中英语试卷
- 企业知识产权培训方案
- 化学纤维在水利工程领域的应用考核试卷
- 煤矿安全管理与风险预控考核试卷
- 低温低价设备制造技术在铁合金冶炼中的应用考核试卷
- 城市交通管理的案例分析考核试卷
- 2025年中考语文备考之名著复习:《艾青诗选》题集组(答案)
- DB11T 590-2010 盲人保健按摩服务规范
- QJ44型直流双臂电桥使用说明书
- 帷幕灌浆孔原始记录表
- 《临床决策分析》课件.ppt
- 泪道冲洗PPT学习教案
- 新课程背景下初中语文教学的转变与创新
- 浅谈校园影视在学校教育中的作用
- 咖啡种植标准化规程
- 上海大众汽车商务礼仪培训PPT课件
- 理论力学习题集含答案
- 驱动压在肺保护性通气策略中的研究进展(全文)
- 公路工程施工安全技术规范
评论
0/150
提交评论